CN107078723A - 信号处理系统和信号处理的方法 - Google Patents

信号处理系统和信号处理的方法 Download PDF

Info

Publication number
CN107078723A
CN107078723A CN201780000083.6A CN201780000083A CN107078723A CN 107078723 A CN107078723 A CN 107078723A CN 201780000083 A CN201780000083 A CN 201780000083A CN 107078723 A CN107078723 A CN 107078723A
Authority
CN
China
Prior art keywords
signal
negative
positive
input
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201780000083.6A
Other languages
English (en)
Other versions
CN107078723B (zh
Inventor
张孟文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Goodix Technology Co Ltd
Original Assignee
Shenzhen Huiding Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Huiding Technology Co Ltd filed Critical Shenzhen Huiding Technology Co Ltd
Publication of CN107078723A publication Critical patent/CN107078723A/zh
Application granted granted Critical
Publication of CN107078723B publication Critical patent/CN107078723B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/017Adjustment of width or dutycycle of pulses

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

本申请提供一种信号处理系统和信号处理的方法。该信号处理系统包括:输出设备包括第一正输出端和第一负输出端;第一比较器包括第二正输入端和第二负输入端,该第二正输入端与该第一正输出端连接,该第二负输入端与该第一负输出端连接,且对第一正信号和第一负信号进行整形处理生成第二信号;第二比较器包括第三正输入端和第三负输入端,该第三正输入端与该第一负输出端连接,该第三负输入端与该第一正输出端连接,且该第二比较器用于对该第一正信号和该第一负信号进行整形处理生成第三信号;多路选择器用于选择该第二信号或该第三信号生成第四信号,该第四信号具有准确的上升沿;边沿触发器用于根据该第四信号的上升沿进行边沿跳变生成第五信号。

Description

信号处理系统和信号处理的方法
技术领域
本申请涉及电子设备领域,并且更具体地,涉及信号处理系统和信号处理的方法。
背景技术
目前的主动笔电感式压力检测传感器,会在触摸屏的控制电路或控制芯片中,利用方波信号检测时间和功耗。目前的方波信号产生,通常是通过对全差分振荡器输出的波形经过一个比较器进行整形,最终输出占空比为50%的方波信号。但是,通常情况下比较器存在正负高低延迟(例如,从高到低的延迟或者从低到高的延迟)不一致的问题,从而导致实际的方波的占空比偏离50%。对于一些对方波的占空比比较敏感的应用(例如双沿计数器),占空比的偏离将会降低计算精确度,进而影响检测到的时间和功耗的准确度。
发明内容
本申请实施例提供一种信号处理系统和信号处理的方法,能够得到具有准确的占空比的信号,从而提高了计算精确度。
第一方面,提供了一种信号处理系统。该信号处理系统包括:输出设备,该输出设备包括第一正输出端和第一负输出端,该第一正输出端输出的第一正信号和该第一负输出端输出的第一负信号的相位差为固定值;第一比较器,该第一比较器包括第二正输入端和第二负输入端,该第二正输入端与该第一正输出端连接,该第二负输入端与该第一负输出端连接,且该第一比较器用于对该第一正信号和该第一负信号进行整形处理生成第二信号,该第二信号为方波信号;第二比较器,该第二比较器包括第三正输入端和第三负输入端,该第三正输入端与该第一负输出端连接,该第三负输入端与该第一正输出端连接,且该第二比较器用于对该第一正信号和该第一负信号进行整形处理生成第三信号,该第三信号为方波信号;多路选择器,用于选择该第二信号或该第三信号生成第四信号,该第四信号具有准确的上升沿;边沿触发器,用于根据该第四信号的上升沿进行边沿跳变生成第五信号,该边沿触发器包括第一输出端,该第一输出端用于输出第五信号。
本申请实施例可以通过选择第二信号或第三信号产生具有准确上升沿的第四信号,进而第五信号能够根据准确的上升沿进行上升沿和下降沿的切换,即生成占空比比较准确的信号,能够提高对占空比比较敏感的应用的计算精确度。
在一些可能的实现方式中,该边沿触发器还包括第二输出端,该边沿触发器还用于通过该第二输出端输出第六信号,该第六信号为与该第五信号相反的信号;该多路选择器具体用于:根据该第六信号的高低电平的边沿跳变,轮流选择该第二信号或该第三信号生成该第四信号。
多路选择器在第六信号的高低电平的边沿跳变,切换选择的第二信号或第三信号作为第四信号,使得第四信号的上升沿不存在误差,最终生成占空比比较准确的信号,从而提高对占空比比较敏感的应用的计算精确度。
在一些可能的实现方式中,该第一正信号和该第一负信号的相位差为180°,该第五信号的占空比为50%。
若第一正信号和第一负信号的相位相差180°,根据上述信号处理系统生成的第五信号为精确的高电平占空比为50%的信号,从而能够提高对占空比比较敏感的应用的计算精确度。
在一些可能的实现方式中,该第一正信号和该第一负信号的相位差为不等于180°的固定值,该第五信号的占空比与该第一正信号和该第一负信号的相位差成正比。
若第一正信号和第二负信号的相位差为不等于180°的固定值,则生成的第五信号的占空比与该相位差成正比。相比现有技术,在第一正信号和第二负信号的相位差为不等于180°的固定值时,仍然生成占空比为50%的高电平占空比,提高了该信号处理系统的应用范围,且能够得到比较准确的高电平占空比的信号。
在一些可能的实现方式中,该边沿触发器为能够进行二分频的边沿触发器。
该边沿触发器为能够进行二分频的边沿触发器,这样边沿触发器输出的第五信号为在每个准确的第四信号的上升沿时发生边沿跳变,能够得到比较准确的高电平占空比的信号。
在一些可能的实现方式中,该能够进行二分频的边沿触发器还包括第一输入端和第二输入端,该第一输入端用于接收该第四信号,该第二输入端与该第二输出端连接。
能够进行二分频的边沿触发器可以通过其中一个输出端接入输入实现,从而得到比较准确的高电平占空比信号。
在一些可能的实现方式中,该多路选择器包括第一与非门、第二与非门和第三与非门,该第一与非门包括第三输入端、第四输入端和第三输出端,该第二与非门包括第五输入端、第六输入端和第四输出端,该第三与非门包括第七输入端、第八输入端和第五输出端,且该第三输出端与该第七输入端连接,该第四输出端与该第八输入端连接,该第三输入端用于接收该第二信号,该第四输入端用于接收该第六信号,该第五输出端用于输出该第四信号,该第五输入端用于接收该第三信号,该第六输入端用于接收第七信号,该第七信号为与该第六信号相反的信号。
通过该结构的多路选择器能够实现选择第二信号或第三信号作为第四信号,这样能够生成根据第四信号的上升沿进行跳变的第五信号,从而能够提高对占空比比较敏感的应用的计算精确度。
在一些可能的实现方式中,该信号处理系统还包括反向器,该反向器用于将该第六信号转换为该第七信号。
通过在反向器可以实现对信号的取反,进而将第六信号转换为第七信号,使得多路选择器能够根据第六信号和第七信号选择第二信号或第三信号作为第四信号,,这样能够生成根据第四信号的上升沿进行跳变的第五信号,从而能够提高对占空比比较敏感的应用的计算精确度。
在一些可能的实现方式中,该输出设备为电感电容LC振荡器。
在一些可能的实现方式中,该第一比较器和该第二比较器为自偏置比较器。
第二方面,提供了一种信号处理的方法,该方法由第一方面或第一方面的任一种可能的实现方式所述的信号处理系统的模块执行。
基于上述技术方案,通过输出设备的第一正输出端输出第一正信号和第一负输出端输出第一负信号,且该第一正信号和该第一负信号的相位差为固定值,第一比较器对该第一正信号和第一负信号进行整形处理生成为方波信号的第二信号,第二比较器对第一正信号和第一负信号并进行整形处理生成为方波信号的第三信号,多路选择器选择第二信号或第三信号生成具有准确上升沿的第四信号,边沿触发器根据该第四信号的上升沿进行边沿跳变生成第五信号,这样通过选择完全对称的两个比较器处理后的信号实现生成占空比比较准确的方波信号,能够提高对占空比比较敏感的应用的计算精确度。
附图说明
图1是现有技术的信号处理系统的架构图;
图2是现有技术中信号处理系统输出信号的占空比偏离的示意图;
图3是本申请实施例的信号处理系统的示意图;
图4是本申请实施例的电感电容(LC)振荡器的结构示意图;
图5(a)和图5(b)是本申请实施例的比较器的结构示意图;
图6是本申请实施例的边沿触发器的结构示意图;
图7是本申请实施例的多路选择器的结构示意图;
图8是本申请一个实施例的信号处理的信号变化的示意图;
图9是本申请又一个实施例的信号处理的信号变化的示意图;
图10是本申请又一个实施例的信号处理的信号变化的示意图;
图11是本申请实施例的信号处理的方法的示意性流程图。
具体实施方式
为了方便理解本申请实施例,在介绍本申请实施例之前首先引入以下几个要素。
振荡器是一种能量转换装置,能够将直流电能转换为具有一定频率的交流电能,构成的电路叫振荡电路。
比较器是通过比较两个输入端的电流或电压的大小,在输出端输出不同电压结果的电子元件,比较器常被用于模数转换电路中。
多路选择器是在多路数据传送过程中,能够根据需要将其中任意一路选择出来的电路。
边沿触发器接收的是时钟脉冲(clock pulses,CP)的某一约定跳变(正跳变或负跳变)到来时的输入数据。
占空比,是指高电平在一个周期之内所占的时间比率,例如方波的占空比为50%,说明高电平所占时间为0.5个周期。
如图1示出了现有技术的信号处理系统的架构图。如图1所示,该信号处理系统包括振荡器110和比较器120。振荡器110的正端输出V1p,负端输出V1n,通过比较器120的处理输出V5信号。由于单一比较器相当于先将V1p和V1n做差,然后再同0电压作比较,这样V1p和V1n的相位不同,影响的只是做差后的幅度大小,因此V1p和V1n的相位为任意固定值时,输出的V5信号都为占空比大约为50%的方波信号,例如,若V1p和V1n的相位相差为90°或125°时,V5信号仍然为占空比大约为50%的方波信号,造成该信号处理系统的应用范围较小,计算精度也较低。
进一步地,在V1p和V1n的相位相差为180°时,从理论来讲,V5信号为占空比为50%的信号,但是由于比较器120会存在高低延迟不一致的问题,使得输出的V5信号的占空比偏离50%,占空比偏移50%包括占空比偏大(如图2所示的V5信号)和占空比偏小(如图2所示的V5')。这样,对于对占空比比较敏感的应用,将严重影响计算精确度。
图3示出了根据本申请实施例的一种信号处理系统300。该信号处理系统300包括:输出设备301、第一比较器302、第二比较器303、多路选择器304和边沿触发器305,
该输出设备301包括第一正输出端和第一负输出端,该第一正输出端输出第一正信号和该第一负输出端输出第一负信号的相位差为固定值;
该第一比较器302包括第二正输入端和第二负输入端,该第二正输入端与该第一正输出端连接,该第二负输入端与该第一负输出端连接,该第一比较器302用于对该第一正信号和该第一负信号进行整形处理生成第二信号V2p,该第二信号V2p为方波信号;
该第二比较器303包括第三正输入端和第三负输入端,该第三正输入端与该第一负输出端连接,该第三负输入端与该第一正输出端连接,该第二比较器303用于对该第一正信号和该第一负信号进行整形处理生成第三信号V2n,该第三信号V2n为方波信号;
该多路选择器304,用于选择该第二信号V2p或该第三信号V2n生成第四信号V4,该第四信号V4具有准确的上升沿;
该边沿触发器305,用于根据第四信号的上升沿进行边沿跳变生成第五信号V5,该边沿触发器包括第一输出端,该第一输出端用于输出第五信号。
第一比较器302和第二比较器303与输出设备301的输出端完全对称,这样第一比较器302和第二比较器303输出波形的相位严格存在180°的相位差。此外,从图2所示可以看出,V5信号占空比大于50%,但是上升沿是准确的,因此,本申请实施例可以通过选择对称的两个比较器产生的第二信号或第三信号得到具有准确上升沿的第四信号,进而第五信号能够根据准确的上升沿进行上升沿和下降沿的切换,即生成占空比比较准确的信号。
需要说明的是,第一正信号和第一负信号可以都是模拟信号,因此通过第一比较器和第二比较器进行整形处理具体可以是进行模数转换,即将模拟信号转换为数字信号(即方波信号)。
应理解,第一正输出端和第一负输出端连续输出信号,且将第一正输出端输出的信号称为“第一正信号”,第一负输出端输出的信号称为“第一负信号”,这样连续输出的第一正信号和第一负信号的相位差一直保持为固定值。
还应理解,本申请实施例可以应用于信号的占空比偏大的场景中,也可以应用于信号的占空比偏小的场景中,但为描述方便,本申请实施例以信号的占空比偏大为例进行说明,但本申请并不限于此。
因此,本申请实施例的信号处理系统,通过输出设备的第一正输出端输出第一正信号和第一负输出端输出第一负信号,且该第一正信号和该第一负信号的相位差为固定值,第一比较器对该第一正信号和第一负信号进行整形处理生成为方波信号的第二信号,第二比较器对第一正信号和第一负信号并进行整形处理生成为方波信号的第三信号,多路选择器选择第二信号或第三信号生成具有准确上升沿的第四信号,边沿触发器根据该第四信号的上升沿进行边沿跳变生成第五信号,这样通过选择完全对称的两个比较器处理后的信号实现生成占空比比较准确的方波信号,能够提高对占空比比较敏感的应用的计算精确度。
可选地,若第一正信号和第一负信号的相位相差180°,则根据上述信号处理系统生成的第五信号为精确的高电平占空比为50%的信号。
可选地,若第一正信号和第二负信号的相位差为不等于180°的固定值,则生成的第五信号的占空比与该相位差成正比。例如,如第一正信号和第一负信号的相位差为90°,则第五信号的高电平占空比为25%。相比现有技术,本申请在第一正信号和第二负信号的相位差为不等于180°的固定值时,可以生成占空比为与相位差成正比的高电平占空比,提高了该信号处理系统的应用范围,且能够得到比较准确的高电平占空比。
可选地,本申请实施例的该输出设备301可以是振荡器,具体地振荡器可以是电感电容LC振荡器(如图4所示),或者还可以是电阻电容(RC)振荡器或者晶体振荡器等,本申请对此不进行限定。
可选地,第一比较器302可以是如图5(a)所示的自偏置比较器,第二比较器303可以是如图5(b)所示的自偏置比较器。第一比较器302接收第一正信号V1p和第一负信号V1n生成第二信号V2p,第二比较器303接收第一正信号V1p和第一负信号V1n生成第三信号V2n
应理解,第一比较器302和第二比较器303还可以是其他结构的比较器,本申请对比不进行限定。
可选地,多路选择器304可以如图6所示,即多路选择器是由三个与非门组成,将这三个与非门分别称为第一与非门1、第二与非门2和第三与非门3进行区分,该第一与非门包括第三输入端V2p输入端、第四输入端V3n和第三输出端,该第二与非门包括第五输入端V2n、第六输入端V3p和第四输出端,该第三与非门包括第七输入端、第八输入端和第五输出端V4,且该第三输出端与该第七输入端连接,该第四输出端与该第八输入端连接,即第一与非门的输出和第二与非门的输出作为第三与非的输入。
例如,如图6所示,假设V3n为数字信号“0”,V3p为数字信号“1”,则V2p与“0”进行与操作得到“0”,再进行非操作得到“1”;而“1”与V2n进行与操作得到V2n,再进行非操作得到将1和再进行与操作得到再进行非操作得到V2n,即输出V4等于V2n
同样地,以V3n为数字信号“1”,以V3p为数字信号“0”通过图6所示的多路选择器304得到输出V4=V2p
在该第三输入端接收到该第二信号V2p,该第四输入端接收到该第六信号V3n,该第五输入端接收该第三信号V2n,该第六输入端接收第七信号V3p,因为该V3p信号是与该V3n信号正负相反的信号,第五输出端就可以输出该第四信号V4。也就是说,多路选择器通过输入一个存在高低电平变化且相反的两个信号分别与第二信号和第三信号进行与非处理,并对其结果再进行与非处理最终实现选择第二信号或第三信号得到具有准确上升沿的第四信号。
应理解,多路选择器304还可以是其他结构的多路选择器,本申请对比不进行限定。
可选地,该边沿触发器为能够进行二分频的边沿触发器,这样边沿触发器输出的第五信号为在每个第四信号的上升沿时发生边沿跳变,也就是说,第四信号的频率是第五信号的频率的2倍,对第四信号的频率二分频后得到第五信号的频率。
可选地,能够对输入信号进行二分频的边沿触发器可以是如图7所示的边沿触发器,边沿触发器305包括两个输入端和两个输出端,两个输出端的信号为相反的信号,例如,图7中的V5和V3n为相反的信号,即V5为数字信号“1”,则V3n为数字信号“0”。本申请实施例中,将输出端QB与输入端D连接,进而实现对V4信号的二分频,即V4信号的频率为V5信号的频率的2倍。
可选地,边沿触发器305的第一输出端用于输出第五信号,第二输出端用于输出第六信号V3p,多路选择器304可以根据第六信号的高低电平的边沿跳变选择第二信号或第三信号作为第四信号。
可选地,多路选择器304可以是根据第七信号的高低电平的边沿跳变选择第二信号或第三信号作为第四信号,第七信号为对第六信号取反后得到的信号,本申请对此不进行限定。
可选地,信号处理系统可以是将图7中的V3n输入到图6中的第四输入端,以及对V3n进行取反后得到第七信号输入第六输入端,实现选择第二信号或第三信号作为第四信号,从而能够得到准确的占空比为50%的信号。
可选地,本申请实施例的信号处理系统可以在第二输出端和第六输入端之间可以设置反向器,以实现将第六信号取反转换为第七信号输入第六输入端。
应理解,在第七信号与第五信号都是第六信号的取反后的信号时,第七信号和第五信号为相同的信号。
还应理解,该反向器可以设置在多路选择器中,也可以设置在边沿触发器的第二输出端之后,以得到多路选择器需要的两路相反的信号,本申请对此不进行限定。
例如,该边沿触发器输出V3n,反向器对V3n进行取反操作生成第七信号,输入到多路选择器的第六输入端,在多路选择器第四输入端设置反向器,将第七信号再转换为相反的信号,输入到第四输入端。
可选地,边沿触发器在输出V5的同时,也可以将V5返回给多路选择器的第四输入端,在多路选择器第六输入端设置反相器(invertor),将V5转换为相反的信号,输入到第六输入端。即不考虑V3n的输出,直接将V5作为多路选择器的输入。
下面介绍本申请的一个具体的实施例,如图8所示,以输出设备301输出的信号相位差为180°为例进行说明,在T0~T1时间段内,假设V5为高电平时,则根据图6所示的多路选择器304可知选择V2n确定V4,即V4为与V2n一致的低电平。直到T1时刻V2n为上升沿,则V4也为上升沿,边沿触发器检测到V4的上升沿后,V5的边沿进行跳变(即从高电平变为低电平)。在V5为低电平时,多路选择器304选择V2p作为V4(如图8中T1~T2时间段内),即V4为与V2n一致的从高电平到低电平的变化。由此反复,这样生成的V5信号的占空比为准确的50%。
同样地,以输出设备301输出的信号相位差为180°为例进行说明,如图9所示,若假设V5为低电平时,则根据图6所示的多路选择器304可知选择V2p确定V4,即V4为与V2p一致,则V5也一直保持低电平,直到在T2时刻V2p出现上升沿,则在T2时刻也为V4的上升沿,边沿触发器检测到V4的上升沿后进行V5的边沿跳变(即从低电平变为高电平)。在V5为高电平时,多路选择器304选择V2n生成V4(如图9中T2~T3时间段内),即V4为与V2n一致的从高电平到低电平的变化。由此反复,这样生成的V5信号的占空比为准确的50%。
此外,以输出设备301输出的信号相位差为180°为例进行说明,若图6中的V2p与V3p共同输入第一与非门,而V3n与V2n共同输入第二与非门,则各个信号变化如图10所示,最终仍然可以输出占空比为准确的50%的V5信号。
因此,本申请实施例的信号处理系统,通过输出设备的第一正输出端输出第一正信号和第一负输出端输出第一负信号,且该第一正信号和该第一负信号的相位差为固定值,第一比较器对该第一正信号和第一负信号进行整形处理生成为方波信号的第二信号,第二比较器对第一正信号和第一负信号并进行整形处理生成为方波信号的第三信号,多路选择器选择第二信号或第三信号生成具有准确上升沿的第四信号,边沿触发器根据该第四信号的上升沿进行边沿跳变生成第五信号,这样通过选择完全对称的两个比较器处理后的信号实现生成占空比比较准确的方波信号,能够提高对占空比比较敏感的应用的计算精确度。
上述图3至图10描述了信号处理系统,下述详细描述本申请实施例信号处理的方法。
图11示出了根据本申请实施例的一种信号处理的方法1100的示意性流程图。如图11所示,该信号处理的方法应用于信号处理系统,该信号处理系统包括输出设备、第一比较器、第二比较器、多路选择器和边沿触发器,该输出设备包括第一正输出端和第一负输出端,该第一比较器包括第二正输入端和第二负输入端,该第二正输入端与该第一正输出端连接,该第二负输入端与该第一负输出端连接,该第二比较器包括第三正输入端和第三负输入端,该第三正输入端与该第一负输出端连接,该第三负输入端与该第一正输出端连接,该方法1100包括:
S1110,该输出设备通过该第一正输出端输出第一正信号和通过该第一负输出端输出第一负信号,且该第一正信号和该第一负信号的相位差为固定值;
S1120,该第一比较器对该第一正信号和该第一负信号进行整形处理生成第二信号,该第二信号为方波信号;
S1130,该第二比较器对该第一正信号和该第一负信号进行整形处理生成第三信号,该第三信号为方波信号;
S1140,该多路选择器选择该第二信号或该第三信号生成第四信号,该第四信号具有准确的上升沿;
S1150,该边沿触发器接收该第四信号,并根据第四信号的上升沿进行高低电平的边沿跳变生成第五信号。
可选地,作为一个实施例,该方法还包括:该边沿触发器输出第六信号,该第六信号为与该第五信号相反的信号,或该第六信号为与该第五信号相同的信号;其中,该多路选择器轮流选择该第二信号或该第三信号生成第四信号,包括:根据该第六信号的高低电平的边沿跳变,轮流选择该第二信号或该第三信号生成该第四信号。
可选地,作为一个实施例,该第一正信号和该第一负信号的相位差为180°,该第五信号的占空比为50%。
可选地,作为一个实施例,该第一正信号和该第一负信号的相位差为不等于180°的固定值,该第五信号的占空比与该第一正信号和该第一负信号的相位差成正比。
可选地,作为一个实施例,该边沿触发器为能够进行二分频的边沿触发器。
可选地,作为一个实施例,该输出设备为电感电容LC振荡器。
可选地,作为一个实施例,该第一比较器和该第二比较器为自偏置比较器。
还应理解,本申请实施例中的各种术语的含义与前述各实施例相同,为避免重复,在此不再赘述。
因此,本申请实施例的信号处理的方法,通过输出设备的第一正输出端输出第一正信号和第一负输出端输出第一负信号,且该第一正信号和该第一负信号的相位差为固定值,第一比较器对该第一正信号和第一负信号进行整形处理生成为方波信号的第二信号,第二比较器对第一正信号和第一负信号并进行整形处理生成为方波信号的第三信号,多路选择器选择第二信号或第三信号生成具有准确上升沿的第四信号,边沿触发器根据该第四信号的上升沿进行边沿跳变生成第五信号,这样通过选择完全对称的两个比较器处理后的信号实现生成占空比比较准确的方波信号,能够提高对占空比比较敏感的应用的计算精确度。
应理解,本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
应理解,在本申请的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,该单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以该权利要求的保护范围为准。

Claims (17)

1.一种信号处理系统,其特征在于,包括:
输出设备,包括第一正输出端和第一负输出端,所述第一正输出端输出的第一正信号和所述第一负输出端输出的第一负信号的相位差为固定值;
第一比较器,包括第二正输入端和第二负输入端,所述第二正输入端与所述第一正输出端连接,所述第二负输入端与所述第一负输出端连接,且所述第一比较器用于对所述第一正信号和所述第一负信号进行整形处理生成第二信号,所述第二信号为方波信号;
第二比较器,包括第三正输入端和第三负输入端,所述第三正输入端与所述第一负输出端连接,所述第三负输入端与所述第一正输出端连接,且所述第二比较器用于对所述第一正信号和所述第一负信号进行整形处理生成第三信号,所述第三信号为方波信号;
多路选择器,用于选择所述第二信号或所述第三信号生成第四信号,所述第四信号具有准确的上升沿;
边沿触发器,用于根据所述第四信号的上升沿进行边沿跳变生成第五信号,所述边沿触发器包括第一输出端,所述第一输出端用于输出第五信号。
2.根据权利要求1所述的信号处理系统,其特征在于,所述边沿触发器还包括第二输出端,所述边沿触发器还用于通过所述第二输出端输出第六信号,所述第六信号为与所述第五信号相反的信号,或所述第六信号为与所述第五信号相同的信号;
所述多路选择器用于:
根据所述第六信号的高低电平的边沿跳变,轮流选择所述第二信号或所述第三信号生成所述第四信号。
3.根据权利要求1或2所述的信号处理系统,其特征在于,所述第一正信号和所述第一负信号的相位差为180°,所述第五信号的占空比为50%。
4.根据权利要求1或2所述的信号处理系统,其特征在于,所述第一正信号和所述第一负信号的相位差为不等于180°的固定值,所述第五信号的占空比与所述第一正信号和所述第一负信号的相位差成正比。
5.根据权利要求1至4中任一项所述的信号处理系统,其特征在于,所述边沿触发器为能够进行二分频的边沿触发器。
6.根据权利要求5所述的信号处理系统,其特征在于,所述能够进行二分频的边沿触发器还包括第一输入端和第二输入端,所述第一输入端用于接收所述第四信号,所述第二输入端与所述边沿触发器的第二输出端连接。
7.根据权利要求1至6中任一项所述的信号处理系统,其特征在于,所述多路选择器包括第一与非门、第二与非门和第三与非门,所述第一与非门包括第三输入端、第四输入端和第三输出端,所述第二与非门包括第五输入端、第六输入端和第四输出端,所述第三与非门包括第七输入端、第八输入端和第五输出端,且所述第三输出端与所述第七输入端连接,所述第四输出端与所述第八输入端连接,所述第三输入端用于接收所述第二信号,所述第四输入端用于接收所述第六信号,所述第五输出端用于输出所述第四信号,所述第五输入端用于接收所述第三信号,所述第六输入端用于接收第七信号,所述第七信号为与所述第六信号相反的信号。
8.根据权利要求7所述的信号处理系统,其特征在于,所述信号处理系统还包括反向器,所述反向器用于将所述第六信号转换为所述第七信号。
9.根据权利要求1至8中任一项所述的信号处理系统,其特征在于,所述输出设备为电感电容LC振荡器。
10.根据权利要求1至9中任一项所述的信号处理系统,其特征在于,所述第一比较器和所述第二比较器为自偏置比较器。
11.一种信号处理的方法,其特征在于,所述方法应用于信号处理系统,所述信号处理系统包括输出设备、第一比较器、第二比较器、多路选择器和边沿触发器,所述输出设备包括第一正输出端和第一负输出端,所述第一比较器包括第二正输入端和第二负输入端,所述第二正输入端与所述第一正输出端连接,所述第二负输入端与所述第一负输出端连接,所述第二比较器包括第三正输入端和第三负输入端,所述第三正输入端与所述第一负输出端连接,所述第三负输入端与所述第一正输出端连接,所述方法包括:
所述输出设备通过所述第一正输出端输出第一正信号和通过所述第一负输出端输出第一负信号,且所述第一正信号和所述第一负信号的相位差为固定值;
所述第一比较器对所述第一正信号和所述第一负信号进行整形处理生成第二信号,所述第二信号为方波信号;
所述第二比较器对所述第一正信号和所述第一负信号进行整形处理生成第三信号,所述第三信号为方波信号;
所述多路选择器选择所述第二信号或所述第三信号生成第四信号,所述第四信号具有准确的上升沿;
所述边沿触发器根据第四信号的上升沿进行高低电平的边沿跳变生成第五信号。
12.根据权利要求11所述的方法,其特征在于,所述方法还包括:
所述边沿触发器输出第六信号,所述第六信号为与所述第五信号相反的信号,或所述第六信号为与所述第五信号相同的信号;
其中,所述多路选择器轮流选择所述第二信号或所述第三信号生成第四信号,包括:
根据所述第六信号的高低电平的边沿跳变,轮流选择所述第二信号或所述第三信号生成所述第四信号。
13.根据权利要求11或12所述的方法,其特征在于,所述第一正信号和所述第一负信号的相位差为180°,所述第五信号的占空比为50%。
14.根据权利要求11或12所述的方法,其特征在于,所述第一正信号和所述第一负信号的相位差为不等于180°的固定值,所述第五信号的占空比与所述第一正信号和所述第一负信号的相位差成正比。
15.根据权利要求11至14中任一项所述的方法,其特征在于,所述边沿触发器为能够进行二分频的边沿触发器。
16.根据权利要求11至15中任一项所述的方法,其特征在于,所述输出设备为电感电容LC振荡器。
17.根据权利要求11至16中任一项所述的方法,其特征在于,所述第一比较器和所述第二比较器为自偏置比较器。
CN201780000083.6A 2017-01-23 2017-01-23 信号处理系统和信号处理的方法 Active CN107078723B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2017/072181 WO2018133092A1 (zh) 2017-01-23 2017-01-23 信号处理系统和信号处理的方法

Publications (2)

Publication Number Publication Date
CN107078723A true CN107078723A (zh) 2017-08-18
CN107078723B CN107078723B (zh) 2020-08-25

Family

ID=59613891

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780000083.6A Active CN107078723B (zh) 2017-01-23 2017-01-23 信号处理系统和信号处理的方法

Country Status (2)

Country Link
CN (1) CN107078723B (zh)
WO (1) WO2018133092A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110333598A (zh) * 2019-04-29 2019-10-15 西安知微传感技术有限公司 获取电容反馈式微扭转镜电容反馈信号的方法及电路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101340422A (zh) * 2007-07-02 2009-01-07 聚积科技股份有限公司 信号编码器与信号译码器
CN103095622A (zh) * 2011-11-01 2013-05-08 上海华虹集成电路有限责任公司 一种适用于iso14443协议的bpsk信号恢复电路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4735992B2 (ja) * 2008-03-25 2011-07-27 ソニー株式会社 信号処理装置
US8829953B1 (en) * 2014-01-09 2014-09-09 Freescale Semiconductor, Inc. Programmable clock divider

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101340422A (zh) * 2007-07-02 2009-01-07 聚积科技股份有限公司 信号编码器与信号译码器
CN103095622A (zh) * 2011-11-01 2013-05-08 上海华虹集成电路有限责任公司 一种适用于iso14443协议的bpsk信号恢复电路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110333598A (zh) * 2019-04-29 2019-10-15 西安知微传感技术有限公司 获取电容反馈式微扭转镜电容反馈信号的方法及电路
CN110333598B (zh) * 2019-04-29 2021-04-23 西安知微传感技术有限公司 获取电容反馈式微扭转镜电容反馈信号的方法及电路
US11402952B2 (en) 2019-04-29 2022-08-02 Xi An Zhisensor Technologies Co., Ltd. Method and circuit for obtaining capacitive feedback signal of capacitive feedback-type micro torsion mirror

Also Published As

Publication number Publication date
CN107078723B (zh) 2020-08-25
WO2018133092A1 (zh) 2018-07-26

Similar Documents

Publication Publication Date Title
CN108768619B (zh) 一种基于环形振荡器的强puf电路的工作方法
CN102916687B (zh) 基于cmos工艺的三值时钟发生器
US20190199356A1 (en) By odd integer digital frequency divider circuit and method
CN109816105A (zh) 一种可配置的神经网络激活函数实现装置
CN108540109A (zh) 基于环形振荡器的物理指纹生成电路及方法
CN111262559B (zh) 具有校正功能的延迟线电路及其校正方法
CN113268220B (zh) 基于时间域的存内乘法电路和基于时间域的存内乘加电路
US8867694B1 (en) Modular gray code counter
CN107078723A (zh) 信号处理系统和信号处理的方法
CN112230130B (zh) 监测传感器及芯片
CN111934655B (zh) 一种脉冲时钟产生电路、集成电路和相关方法
CN110401444A (zh) 异步时钟adc电路的亚稳态的检测消除电路
TWI245212B (en) Key input circuit and key detection method
CN106505977B (zh) 一种脉冲展宽电路及脉冲展宽方法
CN102270110B (zh) 一种改进的基16Booth编码器
US5129042A (en) Sorting circuit using neural network
CN107196658B (zh) 模拟数字转换器与数据转换方法
CN104956442A (zh) 用于存储装置读取的设备和方法
CN109086631B (zh) 一种抗模型攻击的强/弱混合型puf电路
CN116208145B (zh) 基于fpga的低开销三态puf电路及配置方法
US11652485B2 (en) Analog hashing engines using physical dynamical systems
Huemer et al. Revisiting sorting network based completion detection for 4 phase delay insensitive codes
RU2231921C2 (ru) Троичное счетное устройство
CN113364599B (zh) 一种双态物理不可克隆函数电路
US9748968B1 (en) Extreme index finder and finding method thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant