CN106997877A - 阵列基板及其制造方法、显示面板和显示装置 - Google Patents
阵列基板及其制造方法、显示面板和显示装置 Download PDFInfo
- Publication number
- CN106997877A CN106997877A CN201710244489.0A CN201710244489A CN106997877A CN 106997877 A CN106997877 A CN 106997877A CN 201710244489 A CN201710244489 A CN 201710244489A CN 106997877 A CN106997877 A CN 106997877A
- Authority
- CN
- China
- Prior art keywords
- array base
- grounding wire
- auxiliary grounding
- base palte
- wire
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0288—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/60—Protection against electrostatic charges or discharges, e.g. Faraday shields
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0296—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
Abstract
本公开是关于一种阵列基板及其制造方法、显示面板和显示装置,该阵列基板包括:栅极金属层,设于基板上且所述栅极金属层包括位于周边区域的接地线;栅极绝缘层,至少覆盖所述栅极金属层;以及导电层结构,设于所述栅极绝缘层上方且所述导电层结构包括位于所述周边区域的辅助接地线;其中,所述辅助接地线与所述接地线连接。本公开能够更加有效地预防ESD。
Description
技术领域
本公开涉及显示技术领域,具体而言,涉及一种阵列基板、该阵列基板的制造方法、显示面板和显示装置。
背景技术
随着信息社会的发展,人们对显示装置的要求越来越高,这促使对显示技术的研究不断深入。与此同时,显示装置的外观越来越受到重视。其中,窄边框作为一种设计潮流已几乎遍及整个显示领域。对于相同尺寸的面板,窄边框产品的屏幕显示面积更大,能够让用户获得更好的视觉效果,并且产品的外观更加美观、时尚。此外,在显示装置需要双屏拼接时,窄边框可以实现更好的拼接效果。
在显示装置的测试以及使用过程中,静电可能会造成诸多不良影响(如,显示画面不稳定、显示面板失效等),因此,预防ESD(Electrostatic Discharge,静电放电)的设计十分重要。对于液晶显示装置而言,通常可以在基板的周边区域布置栅极金属层来形成接地线,以预防ESD的发生。然而,窄边框的设计通过会造成基板的周边区域的宽度较小,这就导致接地线的宽度较小而电阻较大,不能及时且有效地将静电移除,进而可能影响显示装置内部各部件的性能。
鉴于此,需要一种新的阵列基板、阵列基板的制造方法、显示面板和显示装置。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种阵列基板、阵列基板的制造方法、显示面板和显示装置,进而至少在一定程度上克服由于相关技术的限制和缺陷而导致的一个或者多个问题。
根据本公开的一个方面,提供一种阵列基板,包括显示区域和环绕所述显示区域的周边区域,所述阵列基板包括:
栅极金属层,设于基板上且所述栅极金属层包括位于所述周边区域的接地线;
栅极绝缘层,至少覆盖所述栅极金属层;以及
导电层结构,设于所述栅极绝缘层上方且所述导电层结构包括位于所述周边区域的辅助接地线;其中,所述辅助接地线与所述接地线连接。
在本公开的一种示例性实施例中,所述导电层结构包括源漏金属层且所述辅助接地线包括位于所述源漏金属层的第一辅助接地线。
在本公开的一种示例性实施例中,所述第一辅助接地线位于所述接地线的正上方。
在本公开的一种示例性实施例中,所述阵列基板还包括:
钝化层,至少覆盖所述源漏金属层。
在本公开的一种示例性实施例中,所述导电层结构包括透明电极层且所述辅助接地线包括位于所述透明电极层的第二辅助接地线。
在本公开的一种示例性实施例中,所述第二辅助接地线的宽度大于所述接地线的宽度。
在本公开的一种示例性实施例中,所述导电层结构包括透明电极层且所述辅助接地线包括位于所述透明电极层的第二辅助接地线。
在本公开的一种示例性实施例中,所述第二辅助接地线的宽度大于所述接地线的宽度。
在本公开的一种示例性实施例中,所述阵列基板还包括:
静电环,所述静电环与所述接地线、所述第一辅助接地线以及所述第二辅助接地线中的至少之一电连接。
根据本公开的一个方面,提供一种显示面板,所述显示面板包括上述任意一项所述的阵列基板。
根据本公开的一个方面,提供一种显示装置,所述显示装置包括上述任意一项所述的显示面板。
根据本公开的一个方面,提供一种阵列基板制造方法,所述阵列基板包括显示区域和环绕所述显示区域的周边区域,所述阵列基板制造方法包括:
在基板上形成栅极金属层,所述栅极金属层包括位于所述周边区域的接地线;
形成至少覆盖所述栅极金属层的栅极绝缘层;以及
在所述栅极绝缘层上方形成导电层结构,所述导电层结构包括位于所述周边区域的辅助接地线;其中,所述辅助接地线与所述接地线连接。
在本公开的一种示例性实施例中,所述导电层结构包括漏源金属层且所述辅助接地线包括位于所述漏源金属层的第一辅助接地线。
在本公开的一种示例性实施例中,所述导电层结构包括透明电极层且所述辅助接地线包括位于所述透明电极层的第二辅助接地线。
在本公开的一些实施例所提供的技术方案中,由于在栅极绝缘层上方配置了包括辅助接地线的导电层结构,因此,通过配置辅助接地线并结合栅极金属层的接地线,可以构成至少两层接地线的结构,降低了用于引导静电的接地线的电阻,有助于预防ESD。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1示意性示出了一种预防ESD的阵列基板的正视图;
图2示意性示出了图1中阵列基板沿虚线AA’的部分的截面图;
图3示意性示出了根据本公开的示例性实施方式的阵列基板的与虚线AA’位置对应的部分的第一实施例的截面图;
图4示意性示出了根据本公开的示例性实施方式的阵列基板的与虚线AA’位置对应的部分的第二实施例的截面图;
图5示意性示出了根据本公开的示例性实施方式的阵列基板的与虚线AA’位置对应的部分的第三实施例的截面图;以及
图6示意性示出了根据本公开的示例性实施方式的阵列基板的制造方法的流程图。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本公开将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中。在下面的描述中,提供许多具体细节从而给出对本公开的实施方式的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而省略所述特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知技术方案以避免喧宾夺主而使得本公开的各方面变得模糊。
此外,附图仅为本公开的示意性图解,并非一定是按比例绘制。图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。另外,本公开中所使用的术语“上方”意指某结构“直接”形成于其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
附图中所示的流程图仅是示例性说明,不是必须包括所有的步骤。例如,有的步骤还可以分解,而有的步骤可以合并或部分合并,因此实际执行的顺序有可能根据实际情况改变。
图1示意性示出了一种预防ESD的阵列基板的正视图。参考图1,阵列基板可以包括显示区域90以及环绕该显示区域90的周边区域。进一步的,该周边区域可以包括基板10以及设于基板10上的接地线20、公共电极线30和GOA(Gate Driver on Array,阵列基板行驱动)单元40,此外,该周边区域还可以包括银胶区域50等其他结构,银胶区域50可以用于与彩膜基板的导电膜建立电连接。其中,通过在周边区域内设置的接地线20,可以将产生的静电移除,以防止静电对阵列基板上各部件的影响。
图2示意性示出了图1中阵列基板沿虚线AA’的部分的截面图,参考图2,在基板10上可以设置有接地线20、公共电极线30、覆盖接地线20和公共电极线30的栅极绝缘层60以及覆盖栅极绝缘层60的钝化层。
然而,对于窄边框设计的显示装置,环绕显示区域的周边区域的宽度通常较小,这就导致接地线的宽度较小,电阻较大,不能及时且有效地传导静电,有可能导致显示异常的问题。
鉴于此,本公开的示例性实施方式提供了一种新的阵列基板。该阵列基板可以包括:
栅极金属层,设于基板上且栅极金属层包括位于周边区域的接地线;
栅极绝缘层,至少覆盖该栅极金属层;以及
导电层结构,设于该栅极绝缘层上方且该导电层结构包括位于周边区域的辅助接地线。
在本公开的示例性实施方式中,通过配置辅助接地线并结合栅极金属层的接地线,可以构成至少两层接地线的结构,降低了用于引导静电的接地线的电阻,有助于预防ESD。
下面将参考图3对本公开的第一实施例进行说明,在本公开的第一实施例中,导电层结构可以是SD金属层(即,源漏金属层),并且辅助接地线可以是位于SD金属层的第一辅助接地线。
参考图3,基板10可以是玻璃基板,然而,基板10也可以是石英基板或者用于柔性显示的透明塑料基板。虽然本公开以玻璃基板为例进行说明,但使用其他材质的基板也应当属于本发明的保护范围。
在基板10上可以设置有栅极金属层(未示出),栅极金属层可以包括位于周边区域的接地线20,接地线20可以是由钼(Mo)、钼铌合金(MoNb)、铝(Al)、铝钕合金(AlNd)、钛(Ti)或铜(Cu)形成的单层接地线,另外,接地线20也可以是由钼(Mo)、钼铌合金(MoNb)、铝(Al)、铝钕合金(AlNd)、钛(Ti)或铜(Cu)中的多种材料形成的复合叠层。优选地,接地线20可以是由Mo、Al或者包含Mo或Al的合金形成的单层接地线,或者接地线20可以是由Mo、Al、包含Mo或Al的合金中的多种材料形成的复合叠层。
类似地,在基板10上还可以设置有公共电极线30,公共电极线30可以与接地线20平行设置,并且公共电极线30的材料可以与2接地线20的材料相同,在此不再赘述。
在基板10上还可以设置有栅极绝缘层60,栅极绝缘层60可以至少覆盖栅极金属层。栅极绝缘层60可以由硅的氧化物(SiOx)、硅的氮化物(SiNx)、铪的氧化物(HfOx)等材质组成的单层绝缘层,另外,栅极绝缘层60也可以是由硅的氧化物(SiOx)、硅的氮化物(SiNx)、铪的氧化物(HfOx)中的至少两种材料组成的复合叠层。优选地,栅极绝缘层60可以是由SiOx形成的单层绝缘层。
在栅极绝缘层60上可以设置有导电层结构,并且该导电层结构可以包括位于周边区域的辅助接地线。在本实施例中,导电层结构可以是SD金属层,并且辅助接地线可以是位于SD金属层的第一辅助接地线100。SD金属层的材料可以与上述接地线20的材料相同,在此不再赘述。然而,SD金属层的材料也可以与接地线20的材料不同。
此外,在本实例中,第一辅助接地线100可以位于接地线20的正上方。然而,在周边区域内,第一辅助接地线100可以设置在栅极绝缘层60上的任意其他位置,并且第一辅助接地线100的宽度也不限于图3中所示的相对宽度,第一辅助接地线100的宽度可以远宽于接地线20的宽度。
另外,可以将第一辅助接地线100的一端和接地线20的一端与银胶区域(例如图1中所示的银胶区域50)连接。由此,将第一辅助接地线100与接地线20相结合,相当于为接地线20并联了另一接地线,就整体而言,第一辅助接地线100的宽度越宽,电阻越小,有助于预防ESD。
本公开第一实施例的阵列基板还可以包括至少覆盖SD金属层的钝化层70。钝化层70的材料可以与栅极绝缘层60的材料相同,然而,钝化层70的材料可以是铝的氧化物(AlOx),或者钝化层70可以由亚克力系材料或树脂等有机材料构成,本示例性实施方式中对此不做特殊限定。
在本公开的第一实施例中,通过配置第一辅助接地线100,降低了用于引导静电的接地线的电阻,有助于预防ESD。
下面将参考图4对本公开的第二实施例进行说明,在本公开的第二实施例中,导电层结构可以是透明电极层,该透明电极层可以例如是ITO(Indium Tin Oxide,铟锡氧化物)层。另外,辅助接地线可以是位于透明电极层的第二辅助接地线。
图4中基板10、接地线20、公共电极线30和栅极绝缘层60可以与本公开的第一实施例中图3所示的基板10、接地线20、公共电极线30和栅极绝缘层60相同,在此不再赘述。
参考图4,在栅极绝缘层60上可以设置有钝化层70,钝化层70的材料可以与第一实施例中图3所示的钝化层70相同,在此不再赘述。
在本公开的第二实施例中,在钝化层70上可以设置有导电层结构,并且该导电层结构可以包括位于周边区域的辅助接地线。在本实施例中,导电层结构可以是透明电极层,具体的,透明电极层可以例如是ITO层,并且辅助接地线可以是位于透明电极层的第二辅助接地线200。
第二辅助接地线200的宽度可以大于接地线20的宽度,例如,在图4中,第二辅助接地线200可以覆盖虚线AA’对应的整个区域。然而,第二辅助接地线200的宽度不限于此。
另外,可以将第二辅助接地线200的一端和接地线20的一端与银胶区域(例如图1中所示的银胶区域50)连接。由此,将第二辅助接地线200与接地线20相结合,相当于为接地线20并联了另一接地线,就整体而言,第二辅助接地线200的宽度越宽,电阻越小,有助于预防ESD。
此外,在本公开的第二实施例中,阵列基板还可以包括静电环(未示出),所述静电环可以与接地线20、第二辅助接地线200中的至少之一电连接。
在本公开的第二实施例中,通过配置第二辅助接地线200,降低了用于引导静电的接地线的电阻,有助于预防ESD,同时,通过配置静电环,进一步增强了ESD的预防能力。
下面将参考图5对本公开的第三实施例进行说明,在本公开的第三实施例中,导电层结构可以包括SD金属层和透明电极层。另外,辅助接地线可以包括分别位于SD金属层的第一辅助接地线和位于透明电极层的第二辅助接地线。
图5中基板10、接地线20、公共电极线30、栅极绝缘层60、第一辅助接地线100和钝化层70可以与本公开的第一实施例中图3所示的基板10、接地线20、公共电极线30、栅极绝缘层60、第一辅助接地线100和钝化层70相同,在此不再赘述。
参考图5,在钝化层70上可以设置有透明电极层,该透明电极层可以包括位于周边区域的第二辅助接地线200。与图4所示的本公开的第二实施例类似,第二辅助接地线200的宽度可以大于接地线20的宽度。
此外,可以将接地线20的一端、第一辅助接地线100的一端和第二辅助接地线200的一端与银胶区域(例如图1中所示的银胶区域50)连接。由此,将接地线20、第一辅助接地线100与第二辅助接地线200相结合,相当于接地线20、第一辅助接地线100和第二辅助接地线200构成了一引导静电的三层结构,就该结构整体而言,大大减小了传导电阻,能够更加有效地预防ESD。
此外,在本公开的第三实施例中,阵列基板还可以包括静电环(未示出),所述静电环可以与接地线20、第一辅助接地线100、第二辅助接地线200中的至少之一电连接。
在本公开的第三实施例中,通过配置第一辅助接地线100和第二辅助接地线200,大大降低了用于引导静电的接地线的电阻,有助于预防ESD,同时,通过配置静电环,进一步增强了ESD的预防能力。
进一步的,示例性实施方式还提供了一种阵列基板的制造方法,具体的,参考图6,阵列基板的制造方法可以包括:
S10.在基板上形成栅极金属层,所述栅极金属层包括位于所述周边区域的接地线;
S20.形成至少覆盖所述栅极金属层的栅极绝缘层;以及
S30.在所述栅极绝缘层上方形成导电层结构,所述导电层结构包括位于所述周边区域的辅助接地线。
根据本公开的示例性实施例,所述导电层结构包括漏源金属层且所述辅助接地线包括位于所述漏源金属层的第一辅助接地线。
根据本公开的示例性实施例,所述导电层结构包括透明电极层且所述辅助接地线包括位于所述透明电极层的第二辅助接地线。
具体的,在本公开的示例性实施方式中,可以采用溅射沉积的方式在基板上形成栅极金属层,并可以通过构图工艺形成接地线。另外,可以采用PECVD(Plasma EnhancedChemical Vapor Deposition,等离子体增强化学气相沉积)的方式形成至少覆盖栅极金属层的栅极绝缘层。此外,可以采用溅射沉积的方式在栅极绝缘层上方形成导电层结构,并可以通过构图工艺形成辅助接地线。然而,本领域技术人员容易联想到还可以采用其他工艺过程来对本公开的阵列基板进行制造,例如,形成栅极金属层的方法还可以包括热蒸发,形成导电层结构的方法还可以包括PECVD,等等。
应当注意,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
进一步的,本示例实施方式中还提供了一种显示面板,该显示面板包括上面描述的阵列基板。
进一步的,本示例性实施方式还提供了一种显示装置,该显示装置可以包括上面描述的显示面板。该显示装置具体可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等具有任何显示功能的产品或者部件。
本公开所提供的阵列基板、显示面板和显示装置可以更加有效地预防ESD。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方式。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限制。
Claims (14)
1.一种阵列基板,包括显示区域和环绕所述显示区域的周边区域,其特征在于,所述阵列基板包括:
栅极金属层,设于基板上且所述栅极金属层包括位于所述周边区域的接地线;
栅极绝缘层,至少覆盖所述栅极金属层;以及
导电层结构,设于所述栅极绝缘层上方且所述导电层结构包括位于所述周边区域的辅助接地线;其中,所述辅助接地线与所述接地线连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述导电层结构包括源漏金属层且所述辅助接地线包括位于所述源漏金属层的第一辅助接地线。
3.根据权利要求2所述的阵列基板,其特征在于,所述第一辅助接地线位于所述接地线的正上方。
4.根据权利要求2所述的阵列基板,其特征在于,所述阵列基板还包括:
钝化层,至少覆盖所述源漏金属层。
5.根据权利要求1所述的阵列基板,其特征在于,所述导电层结构包括透明电极层且所述辅助接地线包括位于所述透明电极层的第二辅助接地线。
6.根据权利要求5所述的阵列基板,其特征在于,所述第二辅助接地线的宽度大于所述接地线的宽度。
7.根据权利要求2至4中任一项所述的阵列基板,其特征在于,所述导电层结构包括透明电极层且所述辅助接地线包括位于所述透明电极层的第二辅助接地线。
8.根据权利要求7所述的阵列基板,其特征在于,所述第二辅助接地线的宽度大于所述接地线的宽度。
9.根据权利要求7所述的阵列基板,其特征在于,所述阵列基板还包括:
静电环,所述静电环与所述接地线、所述第一辅助接地线以及所述第二辅助接地线中的至少之一电连接。
10.一种显示面板,其特征在于,所述显示面板包括权利要求1至9中任一项所述的阵列基板。
11.一种显示装置,其特征在于,所述显示装置包括权利要求10所述的显示面板。
12.一种阵列基板制造方法,所述阵列基板包括显示区域和环绕所述显示区域的周边区域,其特征在于,所述阵列基板制造方法包括:
在基板上形成栅极金属层,所述栅极金属层包括位于所述周边区域的接地线;
形成至少覆盖所述栅极金属层的栅极绝缘层;以及
在所述栅极绝缘层上方形成导电层结构,所述导电层结构包括位于所述周边区域的辅助接地线;其中,所述辅助接地线与所述接地线连接。
13.根据权利要求12所述的阵列基板制造方法,其特征在于,所述导电层结构包括漏源金属层且所述辅助接地线包括位于所述漏源金属层的第一辅助接地线。
14.根据权利要求12或13所述的阵列基板制造方法,其特征在于,所述导电层结构包括透明电极层且所述辅助接地线包括位于所述透明电极层的第二辅助接地线。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710244489.0A CN106997877A (zh) | 2017-04-14 | 2017-04-14 | 阵列基板及其制造方法、显示面板和显示装置 |
PCT/CN2017/106860 WO2018188299A1 (zh) | 2017-04-14 | 2017-10-19 | 阵列基板及其制造方法、显示面板和显示装置 |
US16/066,660 US11164895B2 (en) | 2017-04-14 | 2017-10-19 | Array substrate, method for manufacturing the same, display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710244489.0A CN106997877A (zh) | 2017-04-14 | 2017-04-14 | 阵列基板及其制造方法、显示面板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106997877A true CN106997877A (zh) | 2017-08-01 |
Family
ID=59434720
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710244489.0A Pending CN106997877A (zh) | 2017-04-14 | 2017-04-14 | 阵列基板及其制造方法、显示面板和显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11164895B2 (zh) |
CN (1) | CN106997877A (zh) |
WO (1) | WO2018188299A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018188299A1 (zh) * | 2017-04-14 | 2018-10-18 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示面板和显示装置 |
CN108732840A (zh) * | 2018-05-31 | 2018-11-02 | 深圳市华星光电技术有限公司 | 阵列基板及其制作方法 |
WO2019227854A1 (zh) * | 2018-05-31 | 2019-12-05 | 广州视源电子科技股份有限公司 | 导电膜 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103513459A (zh) * | 2013-10-14 | 2014-01-15 | 北京京东方光电科技有限公司 | 阵列基板及其制备方法、显示装置及其制备方法 |
CN104965368A (zh) * | 2015-07-27 | 2015-10-07 | 武汉华星光电技术有限公司 | 液晶面板及显示装置 |
CN105070712A (zh) * | 2015-07-10 | 2015-11-18 | 合肥鑫晟光电科技有限公司 | 显示基板及其制作方法、显示面板、显示装置 |
CN105575961A (zh) * | 2016-03-18 | 2016-05-11 | 京东方科技集团股份有限公司 | 显示基板及其制造方法、显示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100372300B1 (ko) * | 1999-08-12 | 2003-02-17 | 삼성전자주식회사 | 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판 |
CN101546076B (zh) * | 2008-03-26 | 2012-05-30 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板和彩膜基板及其制造方法 |
CN106997877A (zh) | 2017-04-14 | 2017-08-01 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示面板和显示装置 |
-
2017
- 2017-04-14 CN CN201710244489.0A patent/CN106997877A/zh active Pending
- 2017-10-19 US US16/066,660 patent/US11164895B2/en active Active
- 2017-10-19 WO PCT/CN2017/106860 patent/WO2018188299A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103513459A (zh) * | 2013-10-14 | 2014-01-15 | 北京京东方光电科技有限公司 | 阵列基板及其制备方法、显示装置及其制备方法 |
CN105070712A (zh) * | 2015-07-10 | 2015-11-18 | 合肥鑫晟光电科技有限公司 | 显示基板及其制作方法、显示面板、显示装置 |
CN104965368A (zh) * | 2015-07-27 | 2015-10-07 | 武汉华星光电技术有限公司 | 液晶面板及显示装置 |
CN105575961A (zh) * | 2016-03-18 | 2016-05-11 | 京东方科技集团股份有限公司 | 显示基板及其制造方法、显示装置 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018188299A1 (zh) * | 2017-04-14 | 2018-10-18 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示面板和显示装置 |
US11164895B2 (en) | 2017-04-14 | 2021-11-02 | Boe Technology Group Co., Ltd. | Array substrate, method for manufacturing the same, display panel and display device |
CN108732840A (zh) * | 2018-05-31 | 2018-11-02 | 深圳市华星光电技术有限公司 | 阵列基板及其制作方法 |
WO2019227854A1 (zh) * | 2018-05-31 | 2019-12-05 | 广州视源电子科技股份有限公司 | 导电膜 |
Also Published As
Publication number | Publication date |
---|---|
WO2018188299A1 (zh) | 2018-10-18 |
US20210013231A1 (en) | 2021-01-14 |
US11164895B2 (en) | 2021-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105405851B (zh) | 薄膜晶体管基板及其制造方法 | |
US9515097B2 (en) | Flexible display device and manufacturing method thereof | |
CN104749805B (zh) | 显示装置 | |
CN106324924B (zh) | 一种阵列基板及其制备方法、显示面板、显示装置 | |
US9419027B2 (en) | Array substrate, method for fabricating the same and display device | |
US10998353B2 (en) | Array substrate and display device | |
JP2012118531A (ja) | 表示装置及び表示装置の製造方法 | |
US8885128B2 (en) | Liquid crystal display device and method for fabricating the same | |
US9786506B2 (en) | Array substrate, manufacturing method therefor and display device | |
US9588389B2 (en) | Array substrate and method for manufacturing the same, and display device | |
CN103513459A (zh) | 阵列基板及其制备方法、显示装置及其制备方法 | |
CN1897270A (zh) | 布线结构、制造布线的方法、薄膜晶体管基板及其制造方法 | |
US9097951B2 (en) | Thin film transistor array substrate and method for manufacturing the same, and liquid crystal display device | |
US9978880B2 (en) | Display device | |
CN106997877A (zh) | 阵列基板及其制造方法、显示面板和显示装置 | |
TW201814470A (zh) | 內嵌式觸控液晶顯示裝置及其製作方法 | |
CN106898617A (zh) | 基板及其制备方法、显示面板和显示装置 | |
CN104934443A (zh) | 阵列基板及其制造方法、显示装置 | |
CN105304559A (zh) | 阵列基板的制造方法、阵列基板和显示装置 | |
JP2009265662A (ja) | 高開口率アレイ基板、液晶表示装置およびこれらの製造方法 | |
CN106292100B (zh) | 阵列基板及具有该阵列基板的液晶显示面板 | |
CN110187798A (zh) | 一种触控显示基板及其制作方法、触控显示装置 | |
CN105575977B (zh) | 显示基板、制备方法及显示装置 | |
US20170162609A1 (en) | Display panel and manufacturing method thereof | |
WO2018082003A1 (en) | Display substrate, liquid crystal display panel and fabricating method thereof, and liquid crystal display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170801 |