CN106919517B - 闪存及其访问方法 - Google Patents

闪存及其访问方法 Download PDF

Info

Publication number
CN106919517B
CN106919517B CN201610093907.6A CN201610093907A CN106919517B CN 106919517 B CN106919517 B CN 106919517B CN 201610093907 A CN201610093907 A CN 201610093907A CN 106919517 B CN106919517 B CN 106919517B
Authority
CN
China
Prior art keywords
page
address
physical
mapping table
block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610093907.6A
Other languages
English (en)
Other versions
CN106919517A (zh
Inventor
陈孟豪
廖炳煌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asolid Technology Co Ltd
Original Assignee
Asolid Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asolid Technology Co Ltd filed Critical Asolid Technology Co Ltd
Publication of CN106919517A publication Critical patent/CN106919517A/zh
Application granted granted Critical
Publication of CN106919517B publication Critical patent/CN106919517B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本发明提供一种闪存及其访问方法。闪存的访问方法包括:建立全地址映像数据库,全地址映像数据库包括多个页映像表,各页映像表被区分为多个逻辑地址区,且各逻辑地址区包括分别对应多个逻辑页地址的多个储存字段,各储存字段用来储存对应的逻辑页地址映像的实体区块地址以及实体页地址;建立管理区块,并对管理区块写入页映像表索引数据;依据页映像表索引数据以加载页映像表的其中之一,并依据被加载的页映像表获得对应实体记忆区块;以及,针对对应实体记忆区块进行数据存取动作。本发明中闪存存取动作更为快速,有效增进闪存的使用效率。

Description

闪存及其访问方法
技术领域
本发明涉及一种闪存及其访问方法,尤其涉及一种闪存的全区域的页地址映像方法。
背景技术
随着信息时代的来临,在电子装置中设置大量的内存成为一种趋势。在现今的技术中,具有非易失性记忆能力的闪存成为最受欢迎的选项之一。
随着数据量需求变大,且需快速存取的条件下,针对闪存所进行的逻辑地址与实体地址间的映像动作,成为关键的技术。在现有的技术领域中,有提出区块映像(blockmapping)、页映像(page mapping)以及混合式映像(Hybrid mapping)等方式。其中,页映像的方式需要很大尺寸的记忆空间来储存映像数据库,而区块映像在随机存取时所呈现的效能较差。并且,混合式映像通过一个逻辑区块地址对应一个实体区块地址的方式,同样的在随机存取时所呈现的效能并不佳,且当所存取的数据不全在相同的实体记忆区块中时,需要进行额外的垃圾搜集的动作,造成系统额外的负担。
发明内容
本发明提供一种闪存及其访问方法,有效增进闪存的使用效率。
本发明的闪存的访问方法,包括:建立全地址映像数据库,全地址映像数据库包括多个页映像表,各页映像表被区分为多个逻辑地址区,且各逻辑地址区包括分别对应多个逻辑页地址的多个储存字段,各储存字段用来储存对应的逻辑页地址映像的实体区块地址以及实体页地址;建立管理区块,并对管理区块写入页映像表索引数据;依据页映像表索引数据以加载页映像表的其中之一,并依据被加载的页映像表获得对应实体记忆区块;以及,针对对应实体记忆区块进行数据存取动作。
本发明的闪存则包括多个实体记忆区块以及内存控制器。各实体记忆区块包括多个实体记忆页,内存控制器耦接实体记忆区块。内存控制器执行:建立全地址映像数据库,全地址映像数据库包括多个页映像表,各页映像表被区分为多个逻辑地址区,且各逻辑地址区包括分别对应多个逻辑页地址的多个储存字段,各储存字段用来储存对应的逻辑页地址映像的实体区块地址以及实体页地址;建立管理区块,并对管理区块写入页映像表索引数据;依据页映像表索引数据以加载页映像表的其中之一,并依据被加载的页映像表获得对应实体记忆区块;以及,针对对应实体记忆区块进行数据存取动作。
基于上述,本发明提供全地址映像数据库,通过打破记忆区块限制,利用多个逻辑地址区分别对应全地址映像数据库中的多个页映像表的方式,来使逻辑页地址可以快速的映像到对映的实体记忆区块的实体记忆页,并完成数据的存取动作。如此一来,闪存的使用效率可以得到提升,且执行随机存取动作时的表现度也可以得到提升。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1显示本发明一实施例的闪存的访问方法的流程图;
图2显示本发明一实施例的全地址映像数据库的示意图;
图3显示本发明一实施例的管理区块的示意图;
图4显示本发明实施例的全地址映像数据库的实施方式的示意图;
图5显示本发明实施例的页映像表进行整合的动作示意图;
图6显示本发明实施例的管理区块的另一实施方式的示意图;
图7显示本发明一实施例的闪存的示意图。
附图标记:
S110~S140:闪存的存取步骤
PMT0~PMTN:页映射表
200:全地址映像数据库
LA0~LAM:逻辑地址区
LPA0、LPA1~LPAP:逻辑页地址
F0~FP:储存字段
PPA1、PPA2:实体页地址
PBA1、PBA2:实体区块地址
300、600:管理区块
310:页映像表索引数据
320:逻辑存取地址
PMTB0~PMTBN:实体记忆区块
A0:原页映射表
A1~A4:更新页映射表
NPMTB0:置换实体记忆区块
610:页映像表索引数据
620:逻辑存取地址
631、632:空白队列
640:有效计数值字段
710:闪存
711~71N:实体记忆区块
720:内存控制器
721:静态内存
具体实施方式
请参照图1,图1显示本发明一实施例的闪存的访问方法的流程图。其中,步骤S110建立全地址映像数据库。此全地址映像数据库包括多个页映像表,各页映像表被区分为多个逻辑地址区,且各逻辑地址区包括分别对应多个逻辑页地址的多个储存字段,各储存字段用来储存对应的逻辑页地址映像的实体区块地址以及实体页地址。在此,请同步参照图2,图2显示本发明一实施例的全地址映像数据库的示意图。全地址映像数据库200包括多个页映像表PMT0~PMTN,各页映射表PMT0~PMTN都可以分为多个逻辑地址区LA0~LAM。在各页映像表PMT0~PMTN的各个逻辑地址区LA0~LAM中均包括多个储存字段,这些储存字段分别对应至多个逻辑页地址LPA0、逻辑页地址LPA1~LPAP。以页映像表PMT0的逻辑地址区LA0为范例,页映像表PMT0的逻辑地址区LA0中包括储存字段F0~FP,储存字段F0~FP分别对应逻辑页地址LPA0~LPAP。
值得一提的,本发明实施例的各储存字段中记录对应逻辑页地址的实体区块地址以及实体页地址。以储存字段F0、储存字段F1为范例,储存字段F0储存实体区块地址PBA1以及实体页地址PPA1,储存字段F1则储存实体区块地址PBA2以及实体页地址PPA2。
请重新参照图1,步骤S120则建立管理区块,并对管理区块写入一页映像表索引数据。在此,请同步参照图3,图3显示本发明一实施例的管理区块的示意图。管理区块300包括页映像表索引数据310以及逻辑存取地址320。页映像表索引数据310可用来对应至页映像表0PMT0至页映射表3PMT3的其中之一。
在本实施例中,页映像表索引数据310对应至页映像表3PMT3,并且,在步骤S130,则依据页映像表索引数据310来加载页映像表PMT0~PMT3的其中之一,并依据被加载的页映像表PMT3,且依据逻辑存取地址320来获得对应实体记忆区块。接着,在步骤S140,则可针对对应实体记忆区块进行数据存取动作。
由上述的说明不难得知,通过本发明实施例的全地址映像数据库200,各个逻辑地址区中的各个逻辑页地址可以依据储存字段直接映像到任意实体记忆区块中的任意实体记忆页,并快速的完成数据存取的动作,有效提升闪存的存取效率。
以下请参照图4,图4显示本发明实施例的全地址映像数据库的实施方式的示意图。全地址映像数据库中所包括的页映像表0PMT0~页映射表NPMTN被分成多个页映射表群组,且这些页映像表群组被分别储存在闪存中的多个实体记忆区块PMTB0~PMBTN中。在本实施方式中,页映像表0~页映像表3为相同的页映像表群组,并被储存在实体记忆区块PMTB0中,页映射表4~页映射表7为相同的页映像表群组,并被储存在实体记忆区块PMTB1中,另外,页映射表N-3~页映射表N为相同的页映像表群组,并被储存在实体记忆区块PMTBN中。
值得一提的,为确保储存页映像表的数据稳定,且可快速的提供存取,储存页映像表的内存可使用单阶储存单元(Single-level cell,SLC)的记忆胞来实施。
以下请参照图5,图5显示本发明实施例的页映像表进行整合的动作示意图。当页映像表需要被更新时,被更新的页映像表会被写入至与原页映像表相同的实体记忆区块中。如图5所示,页映射表0发生四次的更新动作,因此,更新页映像表A1~A4依序被写入与原页映射表A0相同的实体记忆区块PMTB0中。在当更新页映射表A4被填入实体记忆区块PMTB0后,实体记忆区块PMTB0的可储存空间少于一默认值,在此时,页映像表整合动作就可以被执行。具体来说明,当页映像表整合动作被执行时,一个新的置换实体记忆区块NPMTB0可以被建立。并且,实体记忆区块PMTB0中最新版本的页映像表0A4以及页映像表1~页映像表3可以被复制到置换实体记忆区块NPMTB0中。而在完成上述的复制动作后,实体记忆区块PMTB0可以被释出。
通过上述的页映射表整合动作,闪存的记忆空间不会发生浪费,且页映射表的更新动作也可以持续被进行,提升闪存的存取效率。
附带一提的,上述的默认值可以由工程人员预先设定,并通过软件或硬件的实施方式来告知内存控制器以进行相对映的检查及页映像表的整合动作。
接着请参照图6,图6显示本发明实施例的管理区块的另一实施方式的示意图。管理区块600除包括页映像表索引数据610、逻辑存取地址620外,另包括至少一个空白队列631、空白队列632(图6显示两个仅只是示范性的范例)。其中,空白队列631及空白队列632可以储存两个空白实体记忆区块或无有效数据记忆区块。当发生对闪存执行数据写入动作时,内存控制器可接收到写入数据及对应的写入逻辑地址,并将写入数据写入至空白队列631中的空白实体记忆区块中。并且,内存控制器可依据写入逻辑地址以及空白实体记忆区块以同步更新对应的页映射表。
在空白队列631中的空白实体记忆区块对应的实体记忆页有数据被写入后,空白队列可以被更新。
在另一方面,管理区块600还包括有效计数值字段640。有效计数值字段640记录对应实体记忆区块中的有效记忆页数量。通过有效计数值可以得知实体记忆区块中有效的实体记忆页的数量。当实体记忆区块不使用时,有效计数值可以提供内存控制器选择哪一个实体记忆区块来执行垃圾整理动作。例如,当有效计数值指示某第一实体记忆区块有效的实体记忆页的数量只有一个时,内存控制器只需要整理一个实体记忆页就可以将此第一实体记忆区块释放出来提供使用。
在上述的实施方式中,内存控制器可以判断有效记忆页数量是否小于一个预设的设定值,并在当有效记忆页数量小于默认的设定值,转存其中的有效记忆页的数据至其他实体记忆区块,并释放对应实体记忆区块。
请参照图7,图7显示本发明一实施例的闪存的示意图。闪存710包括多个实体记忆区块711~71N、内存控制器720以及静态内存721。其中,各实体记忆区块711~71N包括多个实体记忆页。实体记忆区块711~71N并耦接至内存控制器720。
内存控制器720用来执行多个动作,其中,在本实施例中,内存控制器720建立全地址映像数据库,其中,全地址映像数据库包括多个页映像表,各页映像表被区分为多个逻辑地址区,且各逻辑地址区包括分别对应多个逻辑页地址的多个储存字段,各储存字段用来储存对应的逻辑页地址映像的实体区块地址以及实体页地址;并且,内存控制器720建立管理区块,并对管理区块写入页映像表索引数据;内存控制器720另依据页映像表索引数据以加载页映像表的其中之一,并依据被加载的页映像表获得对应实体记忆区块;再依据写入逻辑地址以及空白页地址更新对应的页映像表。
附带一提的,内存控制器720可将被加载的页映像表暂存在静态内存721中。而静态内存721可以内建在内存控制器720中,也可以外挂于内存控制器720之外。
关于内存控制器720执行各项动作的细节,在前述多个实施例及实施方式都有详尽的介绍,在此不多赘述。
综上所述,本发明通过建立全地址映像数据库,并打破内存的区块限制以进行地址映像,并进一步完成数据存取的动作。如此一来,闪存的存取动作可以更为快速,且动态的存取动作也可以顺利的被完成,闪存的整体效率都可以有效的被提升。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中普通技术人员,在不脱离本发明的精神和范围内,当可作些许的改动与润饰,故本发明的保护范围当视所附权利要求界定范围为准。

Claims (14)

1.一种闪存的访问方法,其特征在于,包括:
建立全地址映像数据库,所述全地址映像数据库包括多个页映像表,各所述页映像表被区分为多个逻辑地址区,且各逻辑地址区包括分别对应多个逻辑页地址的多个储存字段,各储存字段用来储存对应的逻辑页地址映像的实体区块地址以及实体页地址;
建立管理区块,并对所述管理区块写入页映像表索引数据;
依据所述页映像表索引数据以加载所述多个页映像表的其中之一,并依据被加载的页映像表获得对应实体记忆区块;以及
针对所述对应实体记忆区块的实体记忆页进行数据存取动作,
其中,各所述逻辑地址区中的各所述逻辑页地址依据所述储存字段直接映像到所述对应实体记忆区块中的所述实体记忆页。
2.根据权利要求1所述的闪存的访问方法,其特征在于,所述多个页映射表被区分为多个页映射表群组,所述多个页映像表群组分别被储存在多个实体记忆区块中。
3.根据权利要求2所述的闪存的访问方法,其特征在于,当各所述页映射表群组的中的页映射表的至少其一被更新时,更新页映射表被写入对应的实体记忆区块中。
4.根据权利要求3所述的闪存的访问方法,其特征在于,当各所述页映射表群组对应的实体记忆区块的可储存空间少于默认值时,还包括:
建立置换实体记忆区块;
复制所述对应的实体记忆区块中最新的所述多个页映射表至所述置换实体记忆区块中;以及
释放所述对应的实体记忆区块。
5.根据权利要求1所述的闪存的访问方法,其特征在于,所述管理区块中并记录逻辑存取地址,且其中依据所述页映像表索引数据以加载所述多个页映像表的其中之一,并依据所述被加载的页映像表获得所述对应实体记忆区块的步骤包括:
依据所述逻辑存取地址以通过所述被加载的页映像表来获得所述对应实体记忆区块的存取实体地址。
6.根据权利要求1所述的闪存的访问方法,其特征在于,还包括:
在所述管理区块中设置至少一空白队列,其中所述至少一空白队列储存空白实体记忆区块;
接收写入数据及对应的写入逻辑地址,并将所述写入数据写入至所述空白实体记忆区块的空白实体记忆页;以及
依据所述写入逻辑地址以及所述空白实体记忆区块更新对应的页映射表。
7.根据权利要求1所述的闪存的访问方法,其特征在于,还包括:
在所述管理区块中设置有效计数值字段,其中,所述有效计数值字段记录所述对应实体记忆区块的有效记忆页数量;以及
在当所述有效记忆页数量小于设定值时,转存所述对应实体记忆区块中的有效记忆页的数据至其他实体记忆区块,并释放所述对应实体记忆区块。
8.一种闪存,其特征在于,包括:
多个实体记忆区块,各所述实体记忆区块包括多个实体记忆页;以及
内存控制器,耦接所述多个实体记忆区块,其中所述内存控制器执行:
建立全地址映像数据库,所述全地址映像数据库包括多个页映像表,各所述页映像表被区分为多个逻辑地址区,且各所述逻辑地址区包括分别对应多个逻辑页地址的多个储存字段,各所述储存字段用来储存对应的逻辑页地址映像的实体区块地址以及实体页地址;
建立管理区块,并对所述管理区块写入页映像表索引数据;
依据所述页映像表索引数据以加载所述多个页映像表的其中之一,并依据被加载的页映像表获得对应实体记忆区块;以及
针对所述对应实体记忆区块的实体记忆页进行数据存取动作,
其中,各所述逻辑地址区中的各所述逻辑页地址依据所述储存字段直接映像到所述对应实体记忆区块中的所述实体记忆页。
9.根据权利要求8所述的闪存,其特征在于,所述内存控制器还区分所述多个页映像表被为多个页映射表群组,所述多个页映像表群组分别被储存在所述多个实体记忆区块中。
10.根据权利要求9所述的闪存,其特征在于,当各所述页映射表群组的中的页映射表的至少其一被更新时,更新页映射表被写入对应的实体记忆区块中
11.根据权利要求10所述的闪存,其特征在于,所述内存控制器还复制所述对应的实体记忆区块中最新的所述多个页映射表至置换实体记忆区块中,并释放所述对应的实体记忆区块。
12.根据权利要求8所述的闪存,其特征在于,所述内存控制器依据所述逻辑存取地址以通过所述被加载的页映像表来获得所述对应实体记忆区块的存取实体地址。
13.根据权利要求8所述的闪存,其特征在于,所述内存控制器还在所述管理区块中设置至少一空白队列,其中所述至少一空白队列储存一空白实体记忆区块,并接收写入数据及对应的写入逻辑地址,并将所述写入数据写入至所述空白实体记忆区块的空白实体记忆页,且依据所述写入逻辑地址以及所述空白实体记忆区块更新对应的页映射表。
14.根据权利要求8所述的闪存,其特征在于,所述内存控制器还在所述管理区块中设置有效计数值字段,其中,所述有效计数值字段记录所述对应实体记忆区块的有效记忆页数量,并在当所述有效记忆页数量小于设定值时,转存所述对应实体记忆区块中的有效记忆页的数据至其他实体记忆区块,并释放所述对应实体记忆区块。
CN201610093907.6A 2015-12-28 2016-02-19 闪存及其访问方法 Active CN106919517B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW104144003A TWI570559B (zh) 2015-12-28 2015-12-28 快閃記憶體及其存取方法
TW104144003 2015-12-28

Publications (2)

Publication Number Publication Date
CN106919517A CN106919517A (zh) 2017-07-04
CN106919517B true CN106919517B (zh) 2021-01-26

Family

ID=58608261

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610093907.6A Active CN106919517B (zh) 2015-12-28 2016-02-19 闪存及其访问方法

Country Status (2)

Country Link
CN (1) CN106919517B (zh)
TW (1) TWI570559B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI629591B (zh) * 2017-08-30 2018-07-11 慧榮科技股份有限公司 存取快閃記憶體模組的方法及相關的快閃記憶體控制器與電子裝置
TWI661303B (zh) * 2017-11-13 2019-06-01 慧榮科技股份有限公司 存取快閃記憶體模組的方法及相關的快閃記憶體控制器與電子裝置
TWI650644B (zh) * 2018-01-05 2019-02-11 慧榮科技股份有限公司 管理快閃記憶體模組的方法及相關的快閃記憶體控制器及電子裝置
TWI761440B (zh) * 2018-01-30 2022-04-21 韓商愛思開海力士有限公司 記憶體存取方法
CN109445699A (zh) * 2018-10-23 2019-03-08 江苏华存电子科技有限公司 一种快速响应空白数据区读取动作的系统
CN109446109B (zh) * 2018-10-25 2021-06-29 江苏华存电子科技有限公司 一种混合型记录实体映像表的方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101727295A (zh) * 2008-10-31 2010-06-09 西安奇维测控科技有限公司 一种基于虚拟块闪存地址映射的数据写入及读出方法
CN101739351A (zh) * 2008-11-06 2010-06-16 慧帝科技(深圳)有限公司 一种用来管理一记忆装置的方法以及其相关的记忆装置
CN101911025A (zh) * 2008-01-11 2010-12-08 国际商业机器公司 带有取回保护的动态地址转换
CN102479154A (zh) * 2010-11-30 2012-05-30 慧荣科技股份有限公司 用来进行超区块管理的方法、记忆装置及其控制器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3526452B2 (ja) * 2001-12-18 2004-05-17 株式会社東芝 ディスクアレイ装置及びデータバックアップ方法
TW200832440A (en) * 2007-01-25 2008-08-01 Genesys Logic Inc Flash memory translation layer system
US8364931B2 (en) * 2009-06-29 2013-01-29 Mediatek Inc. Memory system and mapping methods using a random write page mapping table
TWI486767B (zh) * 2012-06-22 2015-06-01 Phison Electronics Corp 資料儲存方法、記憶體控制器與記憶體儲存裝置
US9563551B2 (en) * 2013-06-20 2017-02-07 Silicon Motion, Inc. Data storage device and data fetching method for flash memory
US9208074B2 (en) * 2013-08-30 2015-12-08 Silicon Motion, Inc. Updating address mapping in sub-intervals in a flash memory data storage device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101911025A (zh) * 2008-01-11 2010-12-08 国际商业机器公司 带有取回保护的动态地址转换
CN101727295A (zh) * 2008-10-31 2010-06-09 西安奇维测控科技有限公司 一种基于虚拟块闪存地址映射的数据写入及读出方法
CN101739351A (zh) * 2008-11-06 2010-06-16 慧帝科技(深圳)有限公司 一种用来管理一记忆装置的方法以及其相关的记忆装置
CN102479154A (zh) * 2010-11-30 2012-05-30 慧荣科技股份有限公司 用来进行超区块管理的方法、记忆装置及其控制器

Also Published As

Publication number Publication date
TW201723850A (zh) 2017-07-01
TWI570559B (zh) 2017-02-11
CN106919517A (zh) 2017-07-04

Similar Documents

Publication Publication Date Title
CN106919517B (zh) 闪存及其访问方法
US10318434B2 (en) Optimized hopscotch multiple hash tables for efficient memory in-line deduplication application
TWI741671B (zh) 記憶體系統
JP6778170B2 (ja) 持続性記憶装置からデータを読み取る方法およびシステム、ならびに非一時的記憶媒体
KR101596652B1 (ko) 비휘발성 메모리에 대한 탄력적인 웨어 관리
KR101465789B1 (ko) 페이지 복사 횟수를 줄일 수 있는 메모리 카드 시스템의쓰기 및 병합 방법
US7844772B2 (en) Device driver including a flash memory file system and method thereof and a flash memory device and method thereof
US9966152B2 (en) Dedupe DRAM system algorithm architecture
US20200117368A1 (en) Method for achieving data copying in ftl of solid state drive, system and solid state drive
TW201915741A (zh) 記憶體系統及控制非揮發性記憶體之控制方法
US10296250B2 (en) Method and apparatus for improving performance of sequential logging in a storage device
US9436615B2 (en) Optimistic data read
US10496543B2 (en) Virtual bucket multiple hash tables for efficient memory in-line deduplication application
US20080082727A1 (en) Header blocks for flash memory writes
CN110096221B (zh) 存储器系统及其控制方法
US11347417B2 (en) Locking structures in flash memory
WO2021027340A1 (zh) 一种键值kv的存储方法、装置及存储设备
US10235284B2 (en) Memory system
US11307979B2 (en) Data storage device and non-volatile memory control method
US9965398B2 (en) Method and apparatus for simplified nameless writes using a virtual address table
TW202113610A (zh) 資料儲存裝置以及非揮發式記憶體控制方法
US12039193B2 (en) Apparatus, method and computer program for managing memory page updates within non-volatile memory
US20240354023A1 (en) Data processing method and system, device, storage system, and medium
CN111367823B (zh) 一种写入有效数据的方法以及装置
CN117991992A (zh) 基于小分区zns ssd的数据写入方法、系统、设备及介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant