CN106919492B - 一种通过cpld解析sgpio的系统及方法 - Google Patents

一种通过cpld解析sgpio的系统及方法 Download PDF

Info

Publication number
CN106919492B
CN106919492B CN201710137729.7A CN201710137729A CN106919492B CN 106919492 B CN106919492 B CN 106919492B CN 201710137729 A CN201710137729 A CN 201710137729A CN 106919492 B CN106919492 B CN 106919492B
Authority
CN
China
Prior art keywords
sgpio
sload
register
sdataout
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710137729.7A
Other languages
English (en)
Other versions
CN106919492A (zh
Inventor
张政
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN201710137729.7A priority Critical patent/CN106919492B/zh
Publication of CN106919492A publication Critical patent/CN106919492A/zh
Application granted granted Critical
Publication of CN106919492B publication Critical patent/CN106919492B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3034Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a storage system, e.g. DASD based or network based
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明涉及一种通过CPLD解析SGPIO的系统及方法,它包括SGPIO Initiator端,SGPIO Initiator端通过SGPOI总线连接有SGPIO target端,SGPIO target端连接有寄存器;SGPIO Initiator端为不同的厂家芯片,提供SGPIO的SClock信号、SLoad信号和SDataOut信号,并接收SGPIO target端发出的SDataIn信号;所述的SGPIO target端为CPLD芯片,解析由SGPIO Initiator端发出的SDataOut信号;所述的寄存器内设置有寄存器变量Sload,对6比特位的Sload信号进行移位存储。

Description

一种通过CPLD解析SGPIO的系统及方法
技术领域
本发明属于存储硬盘阵列的管理和监控技术领域,具体涉及一种通过CPLD解析SGPIO的系统及方法。
背景技术
SGPIO总线在服务器和存储产品中使用很多;主要用来进行硬盘灯的控制。而根据SGPIO总线协议描述,SLoad信号被置1后,会有4个比特位的信息携带着vendor-specificpattern(供应商具体模式),与target端交流驱动无关的信息。而这四个比特位的信息对SGPIO的解析带来了一定的麻烦,很多芯片厂商都会不使用这四个比特位,都置为0。这很大程度上降低了SGPIO解析的复杂度,但是如果按照这种方式解析使用vendor-specificpattern比特位厂商的芯片SGPIO信号时,会出现混乱。此为现有技术的不足之处。
因此,本发明针对现有技术中的上述缺陷,提供设计一种通过CPLD解析SGPIO的系统及方法,以避免解析出现错误。
发明内容
本发明的目的在于,针对上述现有技术存在的缺陷,提供设计一种通过CPLD解析SGPIO的系统及方法,以解决上述技术问题。
为实现上述目的,本发明给出以下技术方案:
一种通过CPLD解析SGPIO的系统,它包括SGPIO Initiator端,所述的SGPIOInitiator端通过SGPIO总线连接有SGPIO target端,所述的SGPIO target端连接有寄存器;所述的SGPIO Initiator端为不同的厂家芯片,提供SGPIO的SClock信号、SLoad信号和SDataOut信号,并接收SGPIO target端发出的SDataIn信号;所述的SGPIO target端为CPLD芯片,解析由SGPIO Initiator端发出的SDataOut信号;所述的寄存器内设置有寄存器变量Sload,对6比特位的SLoad信号进行移位存储;
当Sload置1且前五个比特位都为0时,认定为此时的Sload置1为上个比特流结束的标志;并将上个比特流SGPIO Initiator端发出的SDataOut存入寄存器中,进行硬盘灯的控制;
当Sload置1,但是前5个比特位中不全是0,则认定为该5个比特位中的1位是vendor-specific pattern,不进行将SDataOut信号作为一个比特流存入寄存器的操作。
CPLD根据SDataOut写入寄存器的比特流信息对硬盘灯进行相应的控制。
一种通过CPLD解析SGPIO的方法,包括以下步骤:
步骤1):CPLD对reset,Sclock,SLoad,SDataOut四个信号进行解析,当CPLD检测到reset有效时,转到步骤2),否则转到步骤3);
步骤2):对硬盘灯控制的寄存器以及SDataOut,SLoad进行复位操作,并转到步骤1);
步骤3):判断Sclock是否有效,如果有效转到步骤4),否则转到步骤1);
步骤4):分别收集6比特位的SLoad和SDataOut信号值,在寄存器内设置有寄存器变量Sload,检测Sload是否满足比特流结束标志,
当Sload置1且前五个比特位都为0时,认定为此时的Sload置1为上个比特流结束的标志;并将上个比特流SGPIO Initiator端发出的SDataOut存入控制硬盘灯的寄存器中,SLoad信号进行移位缓存,进行硬盘灯的控制;并转到步骤1);
当Sload置1,但是前5个比特位中不全是0,则认定为该5个比特位中的1位是vendor-specific pattern,将SDataOut和SLoad信号进行移位缓存,不进行将SDataOut信号作为一个比特流存入寄存器的操作,寄存器中信息保存原来的数据;并转到步骤1)。
本发明的有益效果在于,通过CPLD监控SGPIO Initiator端的SLoad信号,区别真正的比特流结束的高电位与vendor-specific pattern中的高电位,增加了CPLD解析SGPIO的准确性,可作为标准模块对不同厂家的SGPIO信号进行解析。此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
由此可见,本发明与现有技术相比,具有突出的实质性特点和显著地进步,其实施的有益效果也是显而易见的。
附图说明
图1是本发明提供的一种通过CPLD解析SGPIO的系统的原理框图。
图2是本发明提供的一种通过CPLD解析SGPIO的方法的解析流程图。
其中,1-SGPIO Initiator端,2-SGPOI总线,3-SGPIO target端,4-寄存器。
具体实施方式
下面结合附图并通过具体实施例对本发明进行详细阐述,以下实施例是对本发明的解释,而本发明并不局限于以下实施方式。
如图1所示,本发明提供的一种通过CPLD解析SGPIO的系统,它包括SGPIOInitiator端1,所述的SGPIO Initiator端1通过SGPOI总线2连接有SGPIO target端3,所述的SGPIO target端3连接有寄存器4;
所述的SGPIO Initiator端为不同的厂家芯片,提供SGPIO的SClock信号、SLoad信号和SDataOut信号,并接收SGPIO target端发出的SDataIn信号;所述的SGPIO target端为CPLD芯片,解析由SGPIO Initiator端发出的SDataOut信号;所述的寄存器内设置有寄存器变量Sload,对6比特位的SLoad信号进行移位存储;
当Sload置1且前五个比特位都为0时,认定为此时的Sload置1为上个比特流结束的标志;并将上个比特流SGPIO Initiator端发出的SDataOut存入寄存器中,进行硬盘灯的控制;
当Sload置1,但是前5个比特位中不全是0,则认定为该5个比特位中的1位是vendor-specific pattern,不进行将SDataOut信号作为一个比特流存入寄存器的操作。
CPLD根据SDataOut写入寄存器的比特流信息对硬盘灯进行相应的控制。
如图2所示,本发明提供的一种通过CPLD解析SGPIO的方法,包括以下步骤:
步骤1):CPLD对reset,Sclock,SLoad,SDataOut四个信号进行解析,当CPLD检测到reset有效时,转到步骤2),否则转到步骤3);
步骤2):对硬盘灯控制的寄存器以及SDataOut,SLoad进行复位操作,并转到步骤1);
步骤3):判断Sclock是否有效,如果有效转到步骤4),否则转到步骤1);
步骤4):分别收集6比特位的SLoad和SDataOut信号值,在寄存器内设置有寄存器变量Sload,检测Sload是否满足比特流结束标志,
当Sload置1且前五个比特位都为0时,认定为此时的Sload置1为上个比特流结束的标志;并将上个比特流SGPIO Initiator端发出的SDataOut存入控制硬盘灯的寄存器中,SLoad信号进行移位缓存,进行硬盘灯的控制;并转到步骤1);
当Sload置1,但是前5个比特位中不全是0,则认定为该5个比特位中的1位是vendor-specific pattern,将SDataOut和SLoad信号进行移位缓存,不进行将SDataOut信号作为一个比特流存入寄存器的操作,寄存器中信息保存原来的数据;并转到步骤1)。
以上公开的仅为本发明的优选实施方式,但本发明并非局限于此,任何本领域的技术人员能思之的没有创造性的变化,以及在不脱离本发明原理前提下所作的若干改进和润饰,都应落在本发明的保护范围内。

Claims (2)

1.一种通过CPLD解析SGPIO的系统,它包括SGPIO Initiator端,其特征在于,所述的SGPIO Initiator端通过SGPIO总线连接有SGPIO target端,所述的SGPIO target端连接有寄存器;所述的SGPIO Initiator端为不同的厂家芯片,提供SGPIO的SClock信号、SLoad信号和SDataOut信号,并接收SGPIO target端发出的SDataIn信号;所述的SGPIO target端为CPLD芯片,解析由SGPIO Initiator端发出的SDataOut信号;所述的寄存器内设置有寄存器变量Sload,对6比特位的SLoad信号进行移位存储;
当Sload置1且前五个比特位都为0时,认定为此时的Sload置1为上个比特流结束的标志;并将上个比特流SGPIO Initiator端发出的SDataOut存入寄存器中,进行硬盘灯的控制;
当Sload置1,但是前5个比特位中不全是0,则认定为该5个比特位中的1位是vendor-specific pattern,不进行将SDataOut信号作为一个比特流存入寄存器的操作。
2.一种通过CPLD解析SGPIO的方法,其特征在于,包括以下步骤:
步骤1):CPLD对reset,Sclock,SLoad,SDataOut四个信号进行解析,当CPLD检测到reset有效时,转到步骤2),否则转到步骤3);
步骤2):对硬盘灯控制的寄存器以及SDataOut,SLoad进行复位操作,并转到步骤1);
步骤3):判断Sclock是否有效,如果有效转到步骤4),否则转到步骤1);
步骤4):分别收集6比特位的SLoad和SDataOut信号值,在寄存器内设置有寄存器变量Sload,检测Sload是否满足比特流结束标志,
当Sload置1且前五个比特位都为0时,认定为此时的Sload置1为上个比特流结束的标志;并将上个比特流SGPIO Initiator端发出的SDataOut存入控制硬盘灯的寄存器中,SLoad信号进行移位缓存,进行硬盘灯的控制;并转到步骤1);
当Sload置1,但是前5个比特位中不全是0,则认定为该5个比特位中的1位是vendor-specific pattern,将SDataOut和SLoad信号进行移位缓存,不进行将SDataOut信号作为一个比特流存入寄存器的操作,寄存器中信息保存原来的数据;并转到步骤1)。
CN201710137729.7A 2017-03-09 2017-03-09 一种通过cpld解析sgpio的系统及方法 Active CN106919492B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710137729.7A CN106919492B (zh) 2017-03-09 2017-03-09 一种通过cpld解析sgpio的系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710137729.7A CN106919492B (zh) 2017-03-09 2017-03-09 一种通过cpld解析sgpio的系统及方法

Publications (2)

Publication Number Publication Date
CN106919492A CN106919492A (zh) 2017-07-04
CN106919492B true CN106919492B (zh) 2020-06-26

Family

ID=59460744

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710137729.7A Active CN106919492B (zh) 2017-03-09 2017-03-09 一种通过cpld解析sgpio的系统及方法

Country Status (1)

Country Link
CN (1) CN106919492B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108845899A (zh) * 2018-05-29 2018-11-20 郑州云海信息技术有限公司 一种m.3 ssd上电初始化的方法及系统

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107885638A (zh) * 2017-11-10 2018-04-06 英业达科技有限公司 硬盘背板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105260144A (zh) * 2015-11-09 2016-01-20 浪潮电子信息产业股份有限公司 一种优化硬盘管理的设计方法
CN105404607A (zh) * 2015-11-20 2016-03-16 英业达科技有限公司 通用串行输入输出的数据传输方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105260144A (zh) * 2015-11-09 2016-01-20 浪潮电子信息产业股份有限公司 一种优化硬盘管理的设计方法
CN105404607A (zh) * 2015-11-20 2016-03-16 英业达科技有限公司 通用串行输入输出的数据传输方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108845899A (zh) * 2018-05-29 2018-11-20 郑州云海信息技术有限公司 一种m.3 ssd上电初始化的方法及系统

Also Published As

Publication number Publication date
CN106919492A (zh) 2017-07-04

Similar Documents

Publication Publication Date Title
JP6360588B2 (ja) 動的pcieスイッチ再配置システムおよびその方法
CN108009065B (zh) 监控axi总线的方法和装置
CN103235202B (zh) 一种具有自动补偿功能的多路模拟信号采集系统
CN104239187A (zh) 硬盘状态指示装置
CN106919492B (zh) 一种通过cpld解析sgpio的系统及方法
US9933980B2 (en) NAND raid controller for connection between an SSD controller and multiple non-volatile storage units
CN111210864A (zh) Ddr芯片测试方法、装置、设备和计算机可读存储介质
JP2007323467A (ja) Dma回路およびデータ転送方法
TW201514708A (zh) I 2 c匯流排監控裝置
CN105515893A (zh) 一种确定采样点位置的方法
CN102053898A (zh) 针对主机pcie插槽上总线接口的测试方法及其读写测试方法
CN103346931A (zh) 一种1553b总线监听系统
US20160357653A1 (en) Systems and methods for pre-warning a monitoring tool for a communication bus
CN114944957A (zh) 一种异常数据检测方法、装置、计算机设备及存储介质
CN109542503B (zh) 一种优化存储链路兼容性的方法及系统
CN114710369A (zh) 一种异常数据检测方法、装置、计算机设备及存储介质
TWI635298B (zh) 邏輯分析儀及其資料擷取與效能測試之方法
US8943255B2 (en) Methods and structure for accounting for connection resets between peripheral component interconnect express bridges and host devices
US11882038B2 (en) Transaction analyzer for communication bus traffic
CN103235203B (zh) 具有自动补偿功能的多路模拟信号采集系统的采集方法
CN105677474A (zh) 一种基于fpga的中断聚合装置和方法
US20130013962A1 (en) Computing device and method for analyzing integrality of serial attached scsi signals
CN105573292A (zh) 一种舞台设备表演匹配测试与调试系统
CN114138701B (zh) 一种i2c信号调整方法、装置、设备及可读存储介质
CN114443400B (zh) 信号测试方法、装置、片上系统、电子设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20200603

Address after: 215100 No. 1 Guanpu Road, Guoxiang Street, Wuzhong Economic Development Zone, Suzhou City, Jiangsu Province

Applicant after: SUZHOU LANGCHAO INTELLIGENT TECHNOLOGY Co.,Ltd.

Address before: 450000 Henan province Zheng Dong New District of Zhengzhou City Xinyi Road No. 278 16 floor room 1601

Applicant before: ZHENGZHOU YUNHAI INFORMATION TECHNOLOGY Co.,Ltd.

GR01 Patent grant
GR01 Patent grant