CN106844888A - 一种PCB设计中快速设置artwork的方法 - Google Patents

一种PCB设计中快速设置artwork的方法 Download PDF

Info

Publication number
CN106844888A
CN106844888A CN201611246728.8A CN201611246728A CN106844888A CN 106844888 A CN106844888 A CN 106844888A CN 201611246728 A CN201611246728 A CN 201611246728A CN 106844888 A CN106844888 A CN 106844888A
Authority
CN
China
Prior art keywords
artwork
egative film
variable
pcb design
design
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201611246728.8A
Other languages
English (en)
Inventor
张敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhengzhou Yunhai Information Technology Co Ltd
Original Assignee
Zhengzhou Yunhai Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhengzhou Yunhai Information Technology Co Ltd filed Critical Zhengzhou Yunhai Information Technology Co Ltd
Priority to CN201611246728.8A priority Critical patent/CN106844888A/zh
Publication of CN106844888A publication Critical patent/CN106844888A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开了一种PCB设计中快速设置artwork的方法,其特征在于,包含,获取项目名称;构建以项目名称为前缀的底片(film)名称;创建底片,并设置底片参数;获取项目PCB板的层数保存到底片变量中;根据变量向底片添加相应数目的层。本发明能快速设置artwork,且不同设计中变化的部分都通过变量控制可以自动获取,没有应用限制,也不需手动修改。可简化设计中手动设置artwork的过程,在提高效率的同时,也避免了手动添加可能带来的遗漏和错误。

Description

一种PCB设计中快速设置artwork的方法
技术领域
本发明属于PCB设计领域,尤其涉及一种PCB设计中快速设置artwork的方法。
背景技术
目前在市场上有多款PCB设计软件,Cadence作为业界应用最广泛的软件,不仅是拥有强大的功能和多款相关软件做支撑,而且提供了开放式的二次开发接口和较为完善的开发语言库,用户可根据自身的需要进行开发。
skill语言是Cadence软件内置的一种基于C语言和LISP语言的高级编程语言,Cadence为skill语言提供了丰富的交互式函数,研究skill语言继而编写工具,投入应用可以大大提高工作效率。
在PCB设计检查中,目前采用的artwork设置方法是手动设置,效率低下且容易有遗漏。
发明内容
本发明为解决上述技术问题。为此,本发明提供一种PCB设计中快速设置artwork的方法,它具有可快速设置artwork,可简化设计中手动设置artwork的过程,在提高效率的优点。
为了实现上述目的,本发明采用如下技术方案。
一种PCB设计中快速设置artwork的方法,包含,获取项目名称;构建以项目名称为前缀的底片(film)名称;创建底片,并设置底片参数;获取项目PCB板的层数保存到底片变量中;根据变量向底片添加相应数目的层。
优选的,通过遍历各个层面判断,再根据判断结果设置底片参数。
优选的,在skill语言中,通过axlIsLayerNegative函数遍历各个层面判断,再根据判断结果设置参数。
优选的,在项目名称后连接等叠层编号。
本发明的有益效果:能快速设置artwork,且不同设计中变化的部分都通过变量控制可以自动获取,没有应用限制,也不需手动修改。可简化设计中手动设置artwork的过程,在提高效率的同时,也避免了手动添加可能带来的遗漏和错误。
附图说明
图1是实施例过程输入项目效果图。
图2是实施例流程图。
图3是实施例结果参数设置效果图。
具体实施方式
下面结合附图与实施例对本发明作进一步说明。
如图1-3所示,PCB设计中快速设置artwork的方法,包括包含,获取项目名称;构建以项目名称为前缀的底片(film)名称;创建底片,并设置底片参数;获取项目PCB板的层数保存到底片变量中;根据变量向底片添加相应数目的层。
优选的,通过遍历各个层面判断,再根据判断结果设置底片参数。
优选的,在skill语言中,通过axlIsLayerNegative函数遍历各个层面判断,再根据判断结果设置参数。
优选的,在项目名称后连接等叠层编号。
该设计过程,可通过编程实现,一键完成置artwork的操作。通过编写快速设置artwork的skill程序,在Allegro中执行程序后会弹出窗口提示输入项目名称,该名称作为artwork内film文件夹的命名前缀;以“YPCB-XXXXX-1E1…”格式命名的设计会默认此文本框的值为中间五位,从一定程度上减免了用户的操作,这个默认值可修改。程序运行后的弹窗,如图1所示。
如图1所示,窗口中的项目名称默认取了板卡命名的中间五位,若不需要修改,直接点击创建即可。
本发明的核心技术要点在于:
通过添加film及命名,通过变量控制各个film文件夹的参数和层面。程序设计流程图,如图2所示。从图中可以看出,通过弹窗获取项目名称后构建以项目名称为前缀的film名称,PCB板的层数获取保存到变量中,添加的叠层个数以此变量为准。
本发明中的命名规则是在项目名称后连接“L01”、“L02”、“L03”等叠层编号。除去内层,根据设计需要还需添加ss、ua、md、sp、tp等层面,具体信息参照各公司的checklist设定,每个film需要配置13个参数。
其中:有的参数不是常量,需要通过变量控制。例如,plot mode一项需要根据层面是正片层还是负片层选择。此处在skill语言中,可以通过axlIsLayerNegative函数遍历各个层面判断,再根据判断结果设置参数。
获取当前设计的叠层信息并构建各个film名称的功能。
实现方法是先获取当前的叠层数,然后,在预置列表中取出对应数量的后缀,将项目名称与后缀连接。
需要注意的是,“Manufacturing/NCLEGEND-1-*”为钻孔层,此层面需要添加至md层面中,此层面的最后一位为当前设计的层数,获取层数后此处也需要采用变量。在添加此层面之前,还需要检查是否运行钻孔表。因为在运行后,才会产生此层面,检查方式是检查“Manufacturing/NCLEGEND-1-*”是否为一个层面,否则说明已经运行。
以下详细叙述实施方式:
1)进行软件配置文件及快捷键的修改,首先,在allegro.ilinit文件中添加load(“artwork.il”),其中,artwork.il为源程序文件,此命令用于加载程序;
2)其次,在env文件中添加快捷键,以按键F3为例,funckey F3 artwork,其中:artwork为在程序中定义的命令,执行此命令后即运行本发明所指的程序,现在,此命令以快捷键F3代替;
3)打开allegro软件,按下字母F3,在弹窗内输入项目名称,点击Create即可运行程序;
4)运行完毕后打开artwork设置窗口,用户可检查添加的是否正确。
现在对上述实施方式的具体实施例结果进行展示:
打开一个brd文件,运行程序后得到的结果如图3所示,在截图中可以看到每一个film文件夹下都添加了对应的层面,且右边的参数都进行了正确的设置。本发明的设定是在运行完毕后自动打开原软件的Artwork Control Form,用户可查看设置结果。
上述虽然结合附图对本发明的具体实施方式进行了描述,但并非对本发明保护范围的限制,所属领域技术人员应该明白,在本发明的技术方案的基础上,本领域技术人员不需要付出创造性劳动即可做出的各种修改或变形仍在本发明的保护范围以内。

Claims (4)

1.一种PCB设计中快速设置artwork的方法,其特征在于,包含,获取项目名称;构建以项目名称为前缀的底片名称;创建底片,并设置底片参数;获取项目PCB板的层数保存到底片变量中;根据变量向底片添加相应数目的层。
2.如权利要求1所述的PCB设计中快速设置artwork的方法,其特征在于,通过遍历各个层面判断,再根据判断结果设置底片参数。
3.如权利要求1所述的PCB设计中快速设置artwork的方法,其特征在于,在skill语言中,通过axlIsLayerNegative函数遍历各个层面判断,再根据判断结果设置参数。
4.如权利要求1所述的PCB设计中快速设置artwork的方法,其特征在于,在项目名称后连接等叠层编号。
CN201611246728.8A 2016-12-29 2016-12-29 一种PCB设计中快速设置artwork的方法 Pending CN106844888A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611246728.8A CN106844888A (zh) 2016-12-29 2016-12-29 一种PCB设计中快速设置artwork的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611246728.8A CN106844888A (zh) 2016-12-29 2016-12-29 一种PCB设计中快速设置artwork的方法

Publications (1)

Publication Number Publication Date
CN106844888A true CN106844888A (zh) 2017-06-13

Family

ID=59113866

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611246728.8A Pending CN106844888A (zh) 2016-12-29 2016-12-29 一种PCB设计中快速设置artwork的方法

Country Status (1)

Country Link
CN (1) CN106844888A (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107563060A (zh) * 2017-09-01 2018-01-09 郑州云海信息技术有限公司 利用Skill程序实现PCB板快速自动Gerberout的方法及系统
CN107679264A (zh) * 2017-08-17 2018-02-09 郑州云海信息技术有限公司 一种pcb设计中辅助检查位号错位的方法
CN107742010A (zh) * 2017-09-22 2018-02-27 郑州云海信息技术有限公司 一种在封装建立中批量添加引脚编号的方法
CN107885956A (zh) * 2017-11-30 2018-04-06 上海安路信息科技有限公司 替换版图标签的方法
CN108460179A (zh) * 2018-01-11 2018-08-28 郑州云海信息技术有限公司 Pcb板设计中使用快捷键开关gnd属线的方法及系统
CN110781635A (zh) * 2019-09-27 2020-02-11 上海航天控制技术研究所 一种复杂系统接点表的快速自动化设计方法及系统
CN110831331A (zh) * 2019-10-09 2020-02-21 广州兴森快捷电路科技有限公司 一种自动化镀孔工艺的优化方法
CN111800946A (zh) * 2020-07-15 2020-10-20 恒为科技(上海)股份有限公司 一种设置Allegro中Artwork Film的方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1862544A (zh) * 2005-08-18 2006-11-15 华为技术有限公司 配置pcb设计文件附属信息的方法和装置
CN105095597A (zh) * 2015-08-27 2015-11-25 浪潮集团有限公司 一种建立PCB设计层面和底片的Skill程序的方法
CN105447240A (zh) * 2015-11-17 2016-03-30 浪潮集团有限公司 一种自动建立pcb设计层面和底片的实现方法
CN105930551A (zh) * 2016-04-11 2016-09-07 江苏普诺威电子股份有限公司 自动生成pcb叠构图的方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1862544A (zh) * 2005-08-18 2006-11-15 华为技术有限公司 配置pcb设计文件附属信息的方法和装置
CN105095597A (zh) * 2015-08-27 2015-11-25 浪潮集团有限公司 一种建立PCB设计层面和底片的Skill程序的方法
CN105447240A (zh) * 2015-11-17 2016-03-30 浪潮集团有限公司 一种自动建立pcb设计层面和底片的实现方法
CN105930551A (zh) * 2016-04-11 2016-09-07 江苏普诺威电子股份有限公司 自动生成pcb叠构图的方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
朱彩莲: "《电子线路板设计与制作》", 31 August 2014, 上海交通大学出版社 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107679264A (zh) * 2017-08-17 2018-02-09 郑州云海信息技术有限公司 一种pcb设计中辅助检查位号错位的方法
CN107563060A (zh) * 2017-09-01 2018-01-09 郑州云海信息技术有限公司 利用Skill程序实现PCB板快速自动Gerberout的方法及系统
CN107742010A (zh) * 2017-09-22 2018-02-27 郑州云海信息技术有限公司 一种在封装建立中批量添加引脚编号的方法
CN107885956A (zh) * 2017-11-30 2018-04-06 上海安路信息科技有限公司 替换版图标签的方法
CN108460179A (zh) * 2018-01-11 2018-08-28 郑州云海信息技术有限公司 Pcb板设计中使用快捷键开关gnd属线的方法及系统
CN110781635A (zh) * 2019-09-27 2020-02-11 上海航天控制技术研究所 一种复杂系统接点表的快速自动化设计方法及系统
CN110831331A (zh) * 2019-10-09 2020-02-21 广州兴森快捷电路科技有限公司 一种自动化镀孔工艺的优化方法
CN111800946A (zh) * 2020-07-15 2020-10-20 恒为科技(上海)股份有限公司 一种设置Allegro中Artwork Film的方法及装置
CN111800946B (zh) * 2020-07-15 2022-01-28 恒为科技(上海)股份有限公司 一种设置Allegro中Artwork Film的方法及装置

Similar Documents

Publication Publication Date Title
CN106844888A (zh) 一种PCB设计中快速设置artwork的方法
US9619112B2 (en) Method and apparatus for automatic device program generation
CN102853459B (zh) 基于网络下载食谱进行自动烹饪的微波炉控制系统及方法
US9619122B2 (en) Method and apparatus for automatic device program generation
JP2020531976A (ja) ブロックチェーンのリンクの暗号保護され且つフィルタリングされ且つソートされたトランザクションデータセットの集合を提供する装置
US20120290298A1 (en) System and method for optimizing speech recognition and natural language parameters with user feedback
CN105468582B (zh) 一种基于人机交互的数字串的纠正方法及装置
CN108804188A (zh) 界面换肤方法及装置
CN106775229A (zh) 一种桌面图标操作方法和装置
CN107741950A (zh) 数据同步任务的处理方法、装置、处理器及服务端
CN106991243A (zh) 一种快速检查丝印层和阻焊层重叠的方法
JP2012014590A (ja) ファイル/フォルダ管理プログラムおよび装置
CN109271313A (zh) 代码测试方法、装置及计算机可读存储介质
CN104461548A (zh) 代码片段的添加方法和装置
CN101776993B (zh) 软件交互界面自动生成系统及方法
CN104239212A (zh) 测试用例的查询方法及装置、测试用例的建立方法及装置
CN106779817A (zh) 基于多维度信息的意图识别方法及系统
EP2962181A1 (en) An interface for creating a plan artifact
CN104424173B (zh) 排版界面布局方法及装置
CN109800077A (zh) 全程序静态检测的文件优先检测顺序的处理方法及装置
CN114416533A (zh) 基于人工智能的车载电子产品的用例生成方法和系统
CN113204940A (zh) Pcb设计的处理方法及系统
CN104462498B (zh) 搜索输入框重聚焦的方法、装置及搜索客户端
CN104102739B (zh) 一种扩充实体库的方法及装置
US20150363096A1 (en) Defining a design plan

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170613