CN106784408A - 阵列基板的制造方法 - Google Patents
阵列基板的制造方法 Download PDFInfo
- Publication number
- CN106784408A CN106784408A CN201710049282.8A CN201710049282A CN106784408A CN 106784408 A CN106784408 A CN 106784408A CN 201710049282 A CN201710049282 A CN 201710049282A CN 106784408 A CN106784408 A CN 106784408A
- Authority
- CN
- China
- Prior art keywords
- anode
- thickness
- region
- organic film
- underlay substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 44
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 23
- 239000000758 substrate Substances 0.000 claims abstract description 40
- 238000012545 processing Methods 0.000 claims abstract description 20
- 230000008569 process Effects 0.000 claims abstract description 15
- 238000003672 processing method Methods 0.000 claims abstract description 7
- 239000010408 film Substances 0.000 claims description 67
- 239000010409 thin film Substances 0.000 claims description 10
- 238000005530 etching Methods 0.000 claims description 7
- 230000004888 barrier function Effects 0.000 claims description 6
- 239000012212 insulator Substances 0.000 claims description 6
- 230000006872 improvement Effects 0.000 claims description 5
- 239000002184 metal Substances 0.000 claims description 5
- 229910052751 metal Inorganic materials 0.000 claims description 5
- 239000004065 semiconductor Substances 0.000 claims description 5
- 238000002161 passivation Methods 0.000 claims description 2
- 230000008021 deposition Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000008020 evaporation Effects 0.000 description 2
- 238000001704 evaporation Methods 0.000 description 2
- 239000007921 spray Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000012216 screening Methods 0.000 description 1
- MEYZYGMYMLNUHJ-UHFFFAOYSA-N tunicamycin Natural products CC(C)CCCCCCCCCC=CC(=O)NC1C(O)C(O)C(CC(O)C2OC(C(O)C2O)N3C=CC(=O)NC3=O)OC1OC4OC(CO)C(O)C(O)C4NC(=O)C MEYZYGMYMLNUHJ-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/10—Deposition of organic active material
- H10K71/16—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
- H10K71/164—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering using vacuum deposition
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/10—Deposition of organic active material
- H10K71/16—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
- H10K71/166—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering using selective deposition, e.g. using a mask
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
一种阵列基板的制造方法,包括:利用现有的加工方法在一衬底基板上形成阳极和位于阳极上的有机膜层;由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量;根据得到的各个像素单元内有机膜层膜厚均一区域的宽度和膜厚均一区域相对于阳极的偏移量,调整加工阳极的遮光罩上的开口位置及开口宽度,得到改进后的加工阳极膜层的遮光罩,使得利用该遮光罩加工出的阳极区域的中心与有机膜层膜厚均一区域的中心重合,从而避免了利用现有方法所造成的有机发光层的膜厚均一区域偏离阳极区域的问题。
Description
技术领域
本发明涉及显示器的制造工艺,尤其涉及一种阵列基板的制造方法。
背景技术
阵列基板通常包括形成在基板上的栅线和数据线,以及由栅线和数据线限定的多个像素单元。每个像素单元划分为薄膜晶体管区域和发光区域。薄膜晶体管区域形成有至少一个薄膜晶体管。薄膜晶体管包括形成在基板之上的源漏电极层、有源层、栅绝缘层和栅极。在发光区域的基板上方形成有阳极,阳极连接源漏电极层的漏极,阳极上方依次形成有机发光层和阴极,阳极及阳极对应区域的有机发光层和阴极共同形成有机发光二极管。
在制造阵列基板时,阳极区通常设计为等间距排列,但是,在单个像素单元的内部,如图1所示,由于线源蒸镀角度α(线源蒸镀材料的蒸镀范围边界与水平线之间的夹角)和遮光罩锥角θ的影响,不同位置的喷嘴1喷出的蒸镀材料经过遮光罩2后到达阳极3的位置不同,使得不同位置的像素单元内膜厚均一区域a的宽度和位置发生变化(图中所示膜厚均一的区域即为各喷嘴1喷出的蒸镀材料到达阳极3时位置重叠的区域,各喷嘴1喷出的蒸镀材料到达阳极3时位置不重叠的区域因膜厚不均匀而形成分层),导致部分位置的有机发光层的膜厚均一区域a偏离阳极区域,而有机发光层的膜厚均一区域a偏离阳极区域会造成显示器亮度的不均匀,即mura不良的问题,直接影响显示器的显示性能。
发明内容
有鉴于此,有必要提供一种阵列基板的制造方法,该阵列基板的制造方法可避免有机发光层的膜厚均一区域偏离阳极区域。
本发明提供的阵列基板的制造方法,包括如下步骤:利用现有的加工方法在一衬底基板上形成阳极和位于阳极上的有机膜层;由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量;根据得到的各个像素单元内有机膜层膜厚均一区域的宽度和膜厚均一区域相对于阳极的偏移量,调整加工阳极的遮光罩上的开口位置及开口宽度,得到改进后的加工阳极膜层的遮光罩,使得利用该遮光罩加工出的阳极区域的中心与有机膜层膜厚均一区域的中心重合。
进一步地,该方法还包括:利用改进后的遮光罩制作具有新的阳极排布的阵列基板。
进一步地,利用现有的加工方法在一衬底基板上形成阳极和位于阳极上的有机膜层的步骤包括:在衬底基板上形成薄膜晶体管;在薄膜晶体管上形成阳极;以及在阳极上形成有机膜层。
进一步地,在衬底基板上形成薄膜晶体管的步骤包括:在衬底基板上形成栅极金属层;在栅极金属层上形成栅极绝缘层;在栅极绝缘层上形成氧化物半导体层;在氧化物半导体层上形成刻蚀阻挡层;在刻蚀阻挡层上形成源极和漏极;以及在源极和漏极上形成钝化层。
进一步地,由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量时采用量取、计算以及量取与计算相结合的方式。
进一步地,由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度的步骤包括:利用紫外光显微镜由加工好阳极和有机膜层的衬底基板上测量各个像素单元内有机膜层膜厚均一区域的宽度。
进一步地,由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域相对于阳极的偏移量的步骤包括:利用紫外光显微镜由加工好阳极和有机膜层的衬底基板上测量各个像素单元内有机膜层膜厚均一区域和阳极区域的中心坐标;计算出有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标的差值。
进一步地,在计算出有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标的差值的步骤中计算出的差值指有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标在膜厚均一区域宽度方向的差值。
本发明先利用现有方法在衬底基板上加工出阳极和位于阳极上的有机膜层,接着由加工好的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量,并根据得到的有机膜层膜厚均一区域的宽度和膜厚均一区域相对于阳极的偏移量,调整加工阳极的遮光罩上的开口位置及开口宽度,得到改进后的加工阳极膜层的遮光罩,使得利用改进后的遮光罩加工出的阳极区域的中心可以与有机膜层膜厚均一区域的中心重合,从而避免了利用现有方法所造成的有机发光层的膜厚均一区域偏离阳极区域的问题。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1所示为现有阵列基板制造工艺中造成有机发光层膜厚均一区域偏离阳极区域的原理示意图;
图2所示为本发明阵列基板的制造方法的流程示意图;
其中,1-喷嘴,2-遮光罩,3-阳极,a-有机发光层的膜厚均一区域,θ-遮光罩锥角,α-线源蒸镀角度。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对本发明详细说明如下。
本发明的阵列基板的制造方法既可以用于制造AMOELD显示器的阵列基板,也可以用于制造其它显示器的阵列基板。
如图2所示,本发明的阵列基板的制造方法,包括如下步骤:
步骤S1:利用现有的加工方法在一衬底基板上形成阳极和位于阳极上的有机膜层。
在本步骤中,衬底基板通常为玻璃基板。现有的加工方法即为普通的阵列基板制造工艺,其通常包括:在衬底基板上形成薄膜晶体管;在薄膜晶体管上形成阳极;以及在阳极上形成有机膜层。这里的有机膜层即为有机发光层。
在衬底基板上形成薄膜晶体管的步骤包括:在衬底基板上形成栅极金属层;在栅极金属层上形成栅极绝缘层;在栅极绝缘层上形成氧化物半导体层;在氧化物半导体层上形成刻蚀阻挡层;在刻蚀阻挡层上形成源极和漏极;以及在源极和漏极上形成钝化层。
普通的阵列基板的制造过程涉及的工艺包括:沉积、曝光、显影、蚀刻等,这些工艺均为现有工艺,在此不再赘述。
步骤S2:由加工好阳极和有机膜层的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量。
本步骤中,获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量的方式可以是量取,也可以是计算,或者是二者的结合。
在本发明的一个实施例中,由加工好阳极和有机膜层的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量的步骤包括:
利用紫外光显微镜由加工好阳极和有机膜层的衬底基板上测量各个像素单元内有机膜层膜厚均一区域的宽度;
利用紫外光显微镜由加工好阳极和有机膜层的衬底基板上测量各个像素单元内有机膜层膜厚均一区域和阳极区域的中心坐标(X1,Y1)和(X2,Y2);
计算出有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标在Y方向(即膜厚均一区域宽度方向)的偏移量(Y1-Y2),即有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标在Y方向的差值。
步骤S3:根据得到的各个像素单元内有机膜层膜厚均一区域的宽度和膜厚均一区域相对于阳极的偏移量,调整加工阳极的遮光罩上的开口位置及开口宽度,得到改进后的加工阳极膜层的遮光罩,使得利用该遮光罩加工出的阳极区域的中心与有机膜层膜厚均一区域的中心重合。
在本步骤中,在调整加工阳极的遮光罩上的开口位置及开口宽度时需考虑有机膜层膜厚均一区域的宽度以及有机膜层膜厚均一区域相对于阳极的偏移量。
步骤S4:利用改进后的遮光罩制作具有新的阳极排布的阵列基板。
综上所述,本发明先利用现有方法在衬底基板上加工出阳极和位于阳极上的有机膜层,接着由加工好的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量,并根据得到的有机膜层膜厚均一区域的宽度和膜厚均一区域相对于阳极的偏移量,调整加工阳极的遮光罩上的开口位置及开口宽度,得到改进后的加工阳极膜层的遮光罩,使得利用改进后的遮光罩加工出的阳极区域的中心可以与有机膜层膜厚均一区域的中心重合,从而避免了利用现有方法所造成的有机发光层的膜厚均一区域偏离阳极区域的问题。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
Claims (8)
1.一种阵列基板的制造方法,其特征在于,该方法包括如下步骤:
利用现有的加工方法在一衬底基板上形成阳极和位于阳极上的有机膜层;
由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量;
根据得到的各个像素单元内有机膜层膜厚均一区域的宽度和膜厚均一区域相对于阳极的偏移量,调整加工阳极的遮光罩上的开口位置及开口宽度,得到改进后的加工阳极膜层的遮光罩,使得利用该遮光罩加工出的阳极区域的中心与有机膜层膜厚均一区域的中心重合。
2.根据权利要求1所述的阵列基板的制造方法,其特征在于:该方法还包括:利用改进后的遮光罩制作具有新的阳极排布的阵列基板。
3.根据权利要求1所述的阵列基板的制造方法,其特征在于:利用现有的加工方法在一衬底基板上形成阳极和位于阳极上的有机膜层的步骤包括:
在衬底基板上形成薄膜晶体管;
在薄膜晶体管上形成阳极;以及
在阳极上形成有机膜层。
4.根据权利要求3所述的阵列基板的制造方法,其特征在于:在衬底基板上形成薄膜晶体管的步骤包括:
在衬底基板上形成栅极金属层;
在栅极金属层上形成栅极绝缘层;
在栅极绝缘层上形成氧化物半导体层;
在氧化物半导体层上形成刻蚀阻挡层;
在刻蚀阻挡层上形成源极和漏极;以及
在源极和漏极上形成钝化层。
5.根据权利要求1所述的阵列基板的制造方法,其特征在于:由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度及膜厚均一区域相对于阳极的偏移量时采用量取、计算以及量取与计算相结合的方式。
6.根据权利要求1所述的阵列基板的制造方法,其特征在于:由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域的宽度的步骤包括:
利用紫外光显微镜由加工好阳极和有机膜层的衬底基板上测量各个像素单元内有机膜层膜厚均一区域的宽度。
7.根据权利要求1所述的阵列基板的制造方法,其特征在于:由加工出的衬底基板上获取各像素单元内有机膜层的膜厚均一区域相对于阳极的偏移量的步骤包括:
利用紫外光显微镜由加工好阳极和有机膜层的衬底基板上测量各个像素单元内有机膜层膜厚均一区域和阳极区域的中心坐标;
计算出有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标的差值。
8.根据权利要求7所述的阵列基板的制造方法,其特征在于:在计算出有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标的差值的步骤中计算出的差值指有机膜层膜厚均一区域的中心坐标和阳极区域的中心坐标在膜厚均一区域宽度方向的差值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710049282.8A CN106784408B (zh) | 2017-01-23 | 2017-01-23 | 阵列基板的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710049282.8A CN106784408B (zh) | 2017-01-23 | 2017-01-23 | 阵列基板的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106784408A true CN106784408A (zh) | 2017-05-31 |
CN106784408B CN106784408B (zh) | 2018-10-12 |
Family
ID=58942914
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710049282.8A Active CN106784408B (zh) | 2017-01-23 | 2017-01-23 | 阵列基板的制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106784408B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103329622A (zh) * | 2011-01-20 | 2013-09-25 | 夏普株式会社 | 被成膜基板、制造方法和有机el显示装置 |
WO2015146544A1 (ja) * | 2014-03-28 | 2015-10-01 | ソニー株式会社 | 蒸着用マスクの製造方法および表示装置の製造方法 |
CN105280842A (zh) * | 2014-07-25 | 2016-01-27 | 上海和辉光电有限公司 | 用于在oled制程中量测子像素偏移量的方法 |
-
2017
- 2017-01-23 CN CN201710049282.8A patent/CN106784408B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103329622A (zh) * | 2011-01-20 | 2013-09-25 | 夏普株式会社 | 被成膜基板、制造方法和有机el显示装置 |
WO2015146544A1 (ja) * | 2014-03-28 | 2015-10-01 | ソニー株式会社 | 蒸着用マスクの製造方法および表示装置の製造方法 |
CN105280842A (zh) * | 2014-07-25 | 2016-01-27 | 上海和辉光电有限公司 | 用于在oled制程中量测子像素偏移量的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN106784408B (zh) | 2018-10-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10916703B2 (en) | Masks, method to inspect and adjust mask position, and method to pattern pixels of organic light-emitting display device utilizing the masks | |
US9748318B2 (en) | Auxiliary lines reducing resistance in a cathode of an organic light emitting display device | |
US9882161B2 (en) | Pixel unit and method for manufacturing the same, display panel, and display apparatus | |
US10079272B2 (en) | Substrate assembly and manufacturing method thereof and display device | |
US9722005B2 (en) | Light-emitting device, array substrate, display device and manufacturing method of light-emitting device | |
WO2017117999A1 (zh) | 金属掩模板及其制作方法 | |
US20160293683A1 (en) | Pixel unit and method of manufacturing the same, light emitting device and display device | |
JP2022511198A (ja) | 表示パネル、表示装置及びその製造方法 | |
CN105206601A (zh) | 测试组件单元、阵列基板、显示面板、显示装置以及制造测试组件单元的方法 | |
WO2019037166A1 (zh) | 柔性显示面板的制作方法及柔性显示面板 | |
JP2013083704A5 (ja) | マスク、それに使用するマスク用部材、マスクの製造方法及び有機el表示用基板の製造方法 | |
WO2019227964A1 (zh) | 阵列基板、显示装置以及形成阵列基板的方法 | |
US9748397B2 (en) | Thin film transistor substrate and display device comprising the same | |
CN108198820B (zh) | 一种阵列基板及其制备方法 | |
KR102606276B1 (ko) | 마스크 조립체의 제조방법 및 표시 장치의 제조방법 | |
CN102593377A (zh) | 对准主玻璃件及其制造方法和拉紧气相沉积掩膜的方法 | |
US11031448B2 (en) | Organic light emitting diode (OLED) display panel and the manufacturing method thereof | |
CN103219392A (zh) | 薄膜晶体管、阵列基板、制备方法以及显示装置 | |
CN105575974B (zh) | 低温多晶硅tft背板的制作方法 | |
CN107180920A (zh) | 一种有机发光二极管显示器件及其制造方法 | |
US11444103B2 (en) | Array substrate and method of manufacturing thereof | |
CN103107140A (zh) | 一种薄膜晶体管阵列基板及其制作方法 | |
US9368748B2 (en) | Display device and manufacturing method thereof | |
CN205092238U (zh) | 测试组件单元、基板、显示面板以及显示装置 | |
US9735278B2 (en) | Array substrate, display panel and method of manufacturing thin film transistor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right |
Denomination of invention: Manufacturing method of array substrate Effective date of registration: 20201221 Granted publication date: 20181012 Pledgee: Xin Xin Finance Leasing Co.,Ltd. Pledgor: KunShan Go-Visionox Opto-Electronics Co.,Ltd. Registration number: Y2020980009652 |
|
PE01 | Entry into force of the registration of the contract for pledge of patent right |