CN106711295B - 一种GaN基发光二极管外延片的生长方法 - Google Patents

一种GaN基发光二极管外延片的生长方法 Download PDF

Info

Publication number
CN106711295B
CN106711295B CN201611051601.0A CN201611051601A CN106711295B CN 106711295 B CN106711295 B CN 106711295B CN 201611051601 A CN201611051601 A CN 201611051601A CN 106711295 B CN106711295 B CN 106711295B
Authority
CN
China
Prior art keywords
sublayer
layer
growth
thickness
gan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201611051601.0A
Other languages
English (en)
Other versions
CN106711295A (zh
Inventor
杨兰
万林
胡加辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HC Semitek Zhejiang Co Ltd
Original Assignee
HC Semitek Zhejiang Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HC Semitek Zhejiang Co Ltd filed Critical HC Semitek Zhejiang Co Ltd
Priority to CN201611051601.0A priority Critical patent/CN106711295B/zh
Publication of CN106711295A publication Critical patent/CN106711295A/zh
Application granted granted Critical
Publication of CN106711295B publication Critical patent/CN106711295B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0075Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • H01L33/325Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen characterised by the doping materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

本发明公开了一种GaN基发光二极管外延片的生长方法,属于半导体技术领域。所述生长方法包括:提供一衬底;在衬底上依次生长缓冲层、未掺杂GaN层、n型层、应力释放层、多量子阱层、p型电子阻挡层、p型层和p型接触层;应力释放层包括依次生长在n型层上的第一子层、第二子层、第三子层,第一子层为掺Si的InxGa1‑xN层,0≤x<1,第二子层包括交替层叠的InyGa1‑yN层和GaN层,0<y<1,第三子层为掺Si的InzGa1‑zN层,0≤z<1;第二子层的生长压力低于第一子层的生长压力,第三子层的生长压力低于第一子层的生长压力。本发明改善翘曲度,提高晶体质量和光电性能。

Description

一种GaN基发光二极管外延片的生长方法
技术领域
本发明涉及半导体技术领域,特别涉及一种GaN基发光二极管外延片的生长方法。
背景技术
发光二极管(英文:Light Emitting Diodes,简称:LED)具有体积小、颜色丰富多彩、使用寿命长等优点,是信息光电子新兴产业中极具影响力的新产品,广泛应用于照明、显示屏、信号灯、背光源、玩具等领域。GaN是制作LED的理想材料,一方面以GaN为代表的Ⅲ族氮化物是直接带隙的宽禁带半导体,具有导热率高、发光效率高、物理化学性质稳定、能实现P型或N型掺杂的优点,另一方面GaN的多元合金InGaN和GaN构成的量子阱结构,不仅发光波长可覆盖整个可见光区域,而且具有较高的内量子效率。
随着近年来经济的不断发展和人力成本的不断提高,LED芯片厂商已经逐步朝大尺寸外延工艺(大于2英寸的外延片)发展,以提高生产效率和LED芯片产能(如6英寸外延片分别为4英寸外延片的2倍、3英寸外延片的3~4倍、2英寸外延片的8~9倍),降低生产成本。
在实现本发明的过程中,发明人发现现有技术至少存在以下问题:
GaN基外延片与蓝宝石衬底之间存在晶格失配,造成高密度缺陷和热膨胀系数大,应力释放不充分,进而导致外延片表面不平整。相比于小尺寸外延片,大尺寸外延片具有更高的翘曲度,很容易破片,严重制约了大尺寸外延技术的发展。
发明内容
为了解决现有技术的问题,本发明实施例提供了一种GaN基发光二极管外延片的生长方法。所述技术方案如下:
本发明实施例提供了一种GaN基发光二极管外延片的生长方法,所述生长方法包括:
提供一衬底;
在所述衬底上依次生长缓冲层、未掺杂GaN层、n型层、应力释放层、多量子阱层、p型电子阻挡层、p型层和p型接触层;
所述应力释放层包括依次生长在所述n型层上的第一子层、第二子层、第三子层,所述第一子层为掺Si的InxGa1-xN层,0≤x<1,所述第二子层包括交替层叠的InyGa1-yN层和GaN层,0<y<1,所述第三子层为掺Si的InzGa1-zN层,0≤z<1;所述第二子层的生长压力低于所述第一子层的生长压力,所述第三子层的生长压力低于所述第一子层的生长压力。
可选地,所述第一子层的生长压力为300~900mbar,所述第二子层的生长压力为50~200mbar,所述第三子层的生长压力为50~200mbar。
可选地,所述第三子层的生长压力高于所述第二子层的生长压力。
可选地,所述第二子层的生长温度低于所述第一子层的生长温度,所述第三子层的生长温度高于所述第二子层的生长温度。
优选地,所述第三子层的生长温度高于所述第一子层的生长温度。
优选地,所述第二子层的生长温度与所述第一子层的生长温度相同,所述第三子层的生长温度与所述第一子层的生长温度不同。
可选地,所述第二子层的厚度与所述第一子层的厚度相同或者不同,所述第三子层的厚度与所述第一子层的厚度相同或者不同。
优选地,所述第二子层的厚度大于所述第一子层的厚度,所述第三子层的厚度大于所述第一子层的厚度。
可选地,所述第三子层中Si的掺杂浓度与所述第一子层中Si的掺杂浓度相同或者不同。
优选地,所述第三子层中Si的掺杂浓度大于所述第一子层中Si的掺杂浓度。
本发明实施例提供的技术方案带来的有益效果是:
通过在n型层上依次生长第一子层、第二子层、第三子层,第一子层为掺Si的InxGa1-xN层,0≤x<1,第二子层包括交替层叠的InyGa1-yN层和GaN层,0<y<1,第三子层为掺Si的InzGa1-zN层,0≤z<1;后续生长的第二子层和第三子层的生长压力较低,生长速率较快,V型缺陷密度增加,使由衬底向上进行外延生长产生的应力得到释放,设置在衬底底部的基盘可以将热量及时沿着外延生长的方向均匀传递,减小了后续生长过程中外延片的中心与边缘的温差,缓解了外延片的凹形形变,大尺寸外延片周边的温度也可以达到要求温度,大尺寸外延片的晶体质量和光电性能均得到了大幅度提高;同时最先生长的第一子层的生长压力较高,有利于从应力较大的n型层缓慢过渡到后续生长的第二子层和第三子层。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的一种GaN基发光二极管外延片的生长方法的流程图;
图2是本发明实施例一提供的应力释放层的结构示意图;
图3是本发明实施例二提供的一种GaN基发光二极管外延片的生长方法的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
实施例一
本发明实施例提供了一种GaN基发光二极管外延片的生长方法,参见图1,该生长方法包括:
步骤101:提供一衬底。
在本实施例中,衬底可以为蓝宝石衬底。
步骤102:在衬底上生长缓冲层。
在本实施例中,缓冲层可以为GaN层。
步骤103:在缓冲层上生长未掺杂GaN层。
步骤104:在未掺杂GaN层上生长n型层。
在本实施例中,n型层可以为掺杂Si的GaN层。
步骤105:在n型层上生长应力释放层。
在本实施例中,参见图2,应力释放层包括依次生长在n型层上的第一子层11、第二子层12、第三子层13。第一子层11为掺Si的InxGa1-xN层,0≤x<1;第二子层12包括交替层叠的InyGa1-yN层12a和GaN层12b,0<y<1;第三子层13为掺Si的InzGa1-zN层,0≤z<1。第二子层12的生长压力低于第一子层11的生长压力,第三子层13的生长压力低于第一子层11的生长压力。
可选地,第一子层的生长压力可以为300~900mbar,第二子层的生长压力可以为50~200mbar,第三子层的生长压力可以为50~200mbar。
可选地,第三子层的生长压力可以与第二子层的生长压力相同,也可以与第二子层的生长压力不同。
优选地,第三子层的生长压力可以高于第二子层的生长压力,此时静电释放(Electro-Static Discharge,简称ESD)抗静电能力较好。
可选地,第二子层的生长温度可以与第一子层的生长温度相同,也可以与第一子层的生长温度不同;第三子层的生长温度可以与第二子层的生长温度相同,也可以与第二子层的生长温度不同。
优选地,第二子层的生长温度可以低于第一子层的生长温度,第三子层的生长温度可以高于第二子层的生长温度,此时反向电压Vr较好。
优选地,第三子层的生长温度可以高于第一子层的生长温度,此时ESD抗静电的能力较好。
可选地,第二子层的厚度可以与第一子层的厚度相同,也可以与第一子层的厚度不同;第三子层的厚度可以与第一子层的厚度相同,也可以与第一子层的厚度不同。
优选地,第二子层的厚度可以大于第一子层的厚度,此时应力释放较好;第三子层的厚度可以大于第一子层的厚度,此时ESD抗静电能力较好。
可选地,第三子层中Si的掺杂浓度可以与第一子层中Si的掺杂浓度相同,也可以与第一子层中Si的掺杂浓度不同。
优选地,第三子层中Si的掺杂浓度可以大于第一子层中Si的掺杂浓度,此时正向电压Vf较低,ESD抗静电能力较好。
步骤106:在应力释放层上生长多量子阱层。
在本实施例中,多量子阱层包括交替层叠的InGaN量子阱层和GaN量子垒层。
步骤107:在多量子阱层上生长p型电子阻挡层。
在本实施例中,p型电子阻挡层可以为Mg掺杂的AlGaN层。
步骤108:在p型电子阻挡层上生长p型层。
在本实施例中,p型层可以为Mg掺杂的GaN层。
步骤109:在p型层上生长p型接触层。
在本实施例中,p型接触层可以为Mg掺杂的GaN层。
本发明实施例通过在n型层上依次生长第一子层、第二子层、第三子层,第一子层为掺Si的InxGa1-xN层,0≤x<1,第二子层包括交替层叠的InyGa1-yN层和GaN层,0<y<1,第三子层为掺Si的InzGa1-zN层,0≤z<1;后续生长的第二子层和第三子层的生长压力较低,生长速率较快,V型缺陷密度增加,使由衬底向上进行外延生长产生的应力得到释放,设置在衬底底部的基盘可以将热量及时沿着外延生长的方向均匀传递,减小了后续生长过程中外延片的中心与边缘的温差,缓解了外延片的凹形形变,大尺寸外延片周边的温度也可以达到要求温度,大尺寸外延片的晶体质量和光电性能均得到了大幅度提高;同时最先生长的第一子层的生长压力较高,有利于从应力较大的n型层缓慢过渡到后续生长的第二子层和第三子层。
实施例二
本发明实施例提供了一种GaN基发光二极管外延片的生长方法,本实施例提供的生长方法是实施例一提供的生长方法的具体实现。本实施例在生长GaN基发光二极管外延片时,以高纯氢(H2)或氮气(N2)作为载气,以三甲基镓(TMGa)、三甲基铝(TMAl)、三甲基铟(TMIn)和氨气(NH3)分别作为Ga、Al、In和N源,用硅烷(SiH4)、二茂镁(Cp2Mg)分别作为n、p型掺杂剂。
具体地,参见图3,该生长方法包括:
步骤201:将衬底先升温到500℃,再升温到800℃并稳定30s,再升温到1000℃并稳定30s,再升温到1230℃并稳定10min,在纯氢气气氛下进行热处理。
需要说明的是,热处理的目的是清洁衬底表面。
步骤202:降低温度至630℃,沉积一层厚度为30nm的GaN层,形成缓冲层。
步骤203:进行多个阶段的升温直到1255℃,生长2.5μm的未掺杂GaN层。
在本实施例中,同一阶段的温度恒定,且不同阶段的温度随时间的增长而升高。例如,先升温到800℃并稳定30s,再升温到1000℃并稳定30s,再升温到1255℃并稳定300s。
步骤204:生长厚度为2μm的掺杂Si的GaN层,形成n型层。
步骤205:生长应力释放层。
在本实施例中,应力释放层包括依次生长在n型层上的第一子层、第二子层、第三子层。第一子层为掺Si的InxGa1-xN层,0≤x<1;第二子层包括交替层叠的InyGa1-yN层和GaN层,0<y<1;第三子层为掺Si的InzGa1-zN层,0≤z<1。第二子层生长压力低于第一子层的生长压力,第三子层的生长压力低于第一子层的生长压力。
可选地,第一子层的生长压力可以为300~900mbar,第二子层的生长压力可以为50~200mbar,第三子层的生长压力可以为50~200mbar。
可选地,第三子层的生长压力可以与第二子层的生长压力相同,也可以与第二子层的生长压力不同。
优选地,第三子层的生长压力可以高于第二子层的生长压力,此时ESD抗静电能力较好。
可选地,第二子层的生长温度可以与第一子层的生长温度相同,也可以与第一子层的生长温度不同;第三子层的生长温度可以与第二子层的生长温度相同,也可以与第二子层的生长温度不同。
优选地,第二子层的生长温度可以低于第一子层的生长温度,第三子层的生长温度可以高于第二子层的生长温度,此时反向电压Vr较好。
优选地,第三子层的生长温度可以高于第一子层的生长温度,此时ESD抗静电的能力较好。
可选地,第二子层的厚度可以与第一子层的厚度相同,也可以与第一子层的厚度不同;第三子层的厚度可以与第一子层的厚度相同,也可以与第一子层的厚度不同。
优选地,第二子层的厚度可以大于第一子层的厚度,此时应力释放较好;第三子层的厚度可以大于第一子层的厚度,此时正向电压Vf较低,ESD抗静电能力较好。
可选地,第三子层中Si的掺杂浓度可以与第一子层中Si的掺杂浓度相同,也可以与第一子层中Si的掺杂浓度不同。
优选地,第三子层中Si的掺杂浓度可以大于第一子层中Si的掺杂浓度,此时正向电压Vf较低,ESD抗静电能力较好。
例如,控制生长温度为965℃,生长压力为600mbar,生长Si的掺杂浓度为6.0*1018cm-3、厚度为150nm的GaN层,形成第一子层;控制生长温度为965℃,生长压力为200mbar,交替生长5层厚度为17nm的InGaN层和5层厚度为200nm的GaN层,形成第二子层;控制生长温度为975℃,生长压力为100mbar,生长Si的掺杂浓度为3.0*1018cm-3、厚度为450nm的In0.15Ga0.85N层,形成第三子层。
步骤206:生长多量子阱层。
在本实施例中,多量子阱层包括交替层叠的InGaN量子阱层和GaN量子垒层。其中,InGaN量子阱层的生长温度为880℃,厚度为3nm;GaN量子垒层的生长温度为960℃,厚度为12nm;InGaN量子阱层的层数为9层,GaN量子垒层的层数为9层。
步骤207:在970℃的温度下,生长50nm的掺杂Mg的AlGaN层,形成p型电子阻挡层。
步骤208:在1090℃的温度下,生长200nm的生长掺杂Mg的GaN层,形成p型层。
步骤209:在1120℃的温度下,生长10nm的生长掺杂Mg的GaN层,形成p型接触层。
在本实施例中,p型接触层的厚度小于p型层的厚度。
本发明实施例通过在n型层上依次生长第一子层、第二子层、第三子层,第一子层为掺Si的InxGa1-xN层,0≤x<1,第二子层包括交替层叠的InyGa1-yN层和GaN层,0<y<1,第三子层为掺Si的InzGa1-zN层,0≤z<1;后续生长的第二子层和第三子层的生长压力较低,生长速率较快,V型缺陷密度增加,使由衬底向上进行外延生长产生的应力得到释放,设置在衬底底部的基盘可以将热量及时沿着外延生长的方向均匀传递,减小了后续生长过程中外延片的中心与边缘的温差,缓解了外延片的凹形形变,大尺寸外延片周边的温度也可以达到要求温度,大尺寸外延片的晶体质量和光电性能均得到了大幅度提高;同时最先生长的第一子层的生长压力较高,有利于从应力较大的n型层缓慢过渡到后续生长的第二子层和第三子层。
以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种GaN基发光二极管外延片的生长方法,其特征在于,所述生长方法包括:
提供一衬底;
在所述衬底上依次生长缓冲层、未掺杂GaN层、n型层、应力释放层、多量子阱层、p型电子阻挡层、p型层和p型接触层;
所述应力释放层包括依次生长在所述n型层上的第一子层、第二子层、第三子层,所述第一子层为掺Si的InxGa1-xN层,0≤x<1,所述第二子层包括交替层叠的InyGa1-yN层和GaN层,0<y<1,所述第三子层为掺Si的InzGa1-zN层,0≤z<1;所述第二子层的生长压力低于所述第一子层的生长压力,所述第三子层的生长压力低于所述第一子层的生长压力。
2.根据权利要求1所述的生长方法,其特征在于,所述第一子层的生长压力为300~900mbar,所述第二子层的生长压力为50~200mbar,所述第三子层的生长压力为50~200mbar。
3.根据权利要求1或2所述的生长方法,其特征在于,所述第三子层的生长压力高于所述第二子层的生长压力。
4.根据权利要求1或2所述的生长方法,其特征在于,所述第二子层的生长温度与所述第一子层的生长温度相同或者不同,所述第三子层的生长温度与所述第一子层的生长温度相同或者不同。
5.根据权利要求4所述的生长方法,其特征在于,所述第二子层的生长温度低于所述第一子层的生长温度,所述第三子层的生长温度高于所述第二子层的生长温度。
6.根据权利要求5所述的生长方法,其特征在于,所述第三子层的生长温度高于所述第一子层的生长温度。
7.根据权利要求1或2所述的生长方法,其特征在于,所述第二子层的厚度与所述第一子层的厚度相同或者不同,所述第三子层的厚度与所述第一子层的厚度相同或者不同。
8.根据权利要求7所述的生长方法,其特征在于,所述第二子层的厚度大于所述第一子层的厚度,所述第三子层的厚度大于所述第一子层的厚度。
9.根据权利要求1或2所述的生长方法,其特征在于,所述第三子层中Si的掺杂浓度与所述第一子层中Si的掺杂浓度相同或者不同。
10.根据权利要求9所述的生长方法,其特征在于,所述第三子层中Si的掺杂浓度大于所述第一子层中Si的掺杂浓度。
CN201611051601.0A 2016-11-24 2016-11-24 一种GaN基发光二极管外延片的生长方法 Active CN106711295B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611051601.0A CN106711295B (zh) 2016-11-24 2016-11-24 一种GaN基发光二极管外延片的生长方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611051601.0A CN106711295B (zh) 2016-11-24 2016-11-24 一种GaN基发光二极管外延片的生长方法

Publications (2)

Publication Number Publication Date
CN106711295A CN106711295A (zh) 2017-05-24
CN106711295B true CN106711295B (zh) 2019-03-08

Family

ID=58933948

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611051601.0A Active CN106711295B (zh) 2016-11-24 2016-11-24 一种GaN基发光二极管外延片的生长方法

Country Status (1)

Country Link
CN (1) CN106711295B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107134515A (zh) * 2017-05-27 2017-09-05 华灿光电(浙江)有限公司 一种发光二极管的外延片及其制备方法
CN107331745B (zh) * 2017-05-31 2019-05-14 华灿光电(浙江)有限公司 一种发光二极管的外延片及其制备方法
CN107799632A (zh) * 2017-09-12 2018-03-13 合肥惠科金扬科技有限公司 一种提高led外延层结晶质量的方法
CN107768493A (zh) * 2017-10-24 2018-03-06 江门市奥伦德光电有限公司 一种发光效率高的led外延结构的制作方法
CN109346568B (zh) * 2018-09-29 2020-03-27 华灿光电(浙江)有限公司 一种发光二极管外延片及其制备方法
CN109873063B (zh) * 2019-01-17 2020-07-07 华灿光电(浙江)有限公司 发光二极管外延片及其生长方法
CN113990990B (zh) * 2021-09-01 2023-05-09 华灿光电(浙江)有限公司 微型发光二极管外延片及其制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8093083B1 (en) * 2010-08-04 2012-01-10 Kabushiki Kaisha Toshiba Method for manufacturing a semiconductor light emitting device
KR20130022049A (ko) * 2011-08-24 2013-03-06 엘지이노텍 주식회사 반도체 소자
CN103137808A (zh) * 2013-02-27 2013-06-05 中国科学院半导体研究所 具有低温n型插入层的氮化镓系发光二极管及其制备方法
CN105679898A (zh) * 2016-01-25 2016-06-15 山东浪潮华光光电子股份有限公司 具有翘曲调节结构层的led外延结构及其生长方法
CN105957927A (zh) * 2016-05-31 2016-09-21 华灿光电(苏州)有限公司 一种发光二极管外延片的生长方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7501299B2 (en) * 2005-11-14 2009-03-10 Palo Alto Research Center Incorporated Method for controlling the structure and surface qualities of a thin film and product produced thereby
KR101393884B1 (ko) * 2007-06-21 2014-05-13 엘지이노텍 주식회사 질화물 반도체 발광소자 및 그 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8093083B1 (en) * 2010-08-04 2012-01-10 Kabushiki Kaisha Toshiba Method for manufacturing a semiconductor light emitting device
KR20130022049A (ko) * 2011-08-24 2013-03-06 엘지이노텍 주식회사 반도체 소자
CN103137808A (zh) * 2013-02-27 2013-06-05 中国科学院半导体研究所 具有低温n型插入层的氮化镓系发光二极管及其制备方法
CN105679898A (zh) * 2016-01-25 2016-06-15 山东浪潮华光光电子股份有限公司 具有翘曲调节结构层的led外延结构及其生长方法
CN105957927A (zh) * 2016-05-31 2016-09-21 华灿光电(苏州)有限公司 一种发光二极管外延片的生长方法

Also Published As

Publication number Publication date
CN106711295A (zh) 2017-05-24

Similar Documents

Publication Publication Date Title
CN106711295B (zh) 一种GaN基发光二极管外延片的生长方法
CN106784216B (zh) 一种GaN基发光二极管的外延片及其生长方法
CN106098871B (zh) 一种发光二极管外延片的制备方法
CN104409587B (zh) 一种InGaN基蓝绿光发光二极管外延结构及生长方法
CN103337573B (zh) 半导体发光二极管的外延片及其制造方法
CN103811601B (zh) 一种以蓝宝石衬底为基板的GaN基LED多阶缓冲层生长方法
CN106816499B (zh) 一种发光二极管外延片的制备方法
US20180138367A1 (en) Nitride Light Emitting Diode and Growth Method
CN106328771B (zh) 一种在金属氮化镓复合衬底上外延无裂纹高晶体质量led外延层的方法
CN106653971B (zh) 一种GaN基发光二极管的外延片及其生长方法
CN104576852A (zh) 一种GaN基LED外延结构的发光量子阱应力调控方法
CN109411573B (zh) 一种led外延结构生长方法
CN106601882A (zh) 一种发光二极管的外延片及其制造方法
CN106159052A (zh) 一种发光二极管外延片及其制造方法
CN105762240B (zh) 一种紫外发光二极管外延结构及其制备方法
CN106848017B (zh) 一种GaN基发光二极管的外延片及其生长方法
CN114883460A (zh) 发光二极管外延片及其制备方法
CN114883462A (zh) 发光二极管外延片及其制备方法
CN104576853A (zh) 一种改善GaN基LED芯片电流扩展的外延方法
CN106229397B (zh) 一种发光二极管外延片的生长方法
CN116364825A (zh) 复合缓冲层及其制备方法、外延片及发光二极管
WO2019149095A1 (zh) 一种GaN基LED外延结构及其制备方法
CN112687770B (zh) Led外延生长方法
CN110246943B (zh) 基于石墨烯的led外延生长方法
CN111952418A (zh) 一种提升发光效率的led多量子阱层生长方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant