CN106688189A - 载波聚合/多输入多输出系统中的增加的合成器性能 - Google Patents

载波聚合/多输入多输出系统中的增加的合成器性能 Download PDF

Info

Publication number
CN106688189A
CN106688189A CN201580048079.8A CN201580048079A CN106688189A CN 106688189 A CN106688189 A CN 106688189A CN 201580048079 A CN201580048079 A CN 201580048079A CN 106688189 A CN106688189 A CN 106688189A
Authority
CN
China
Prior art keywords
vco
branch
pll
switch
devices according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201580048079.8A
Other languages
English (en)
Inventor
A·科哈利利
M·塔奇万德
A·科尔提
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN106688189A publication Critical patent/CN106688189A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/08Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
    • H03B5/12Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
    • H03B5/1206Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification
    • H03B5/1212Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • H04B1/0064Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with separate antennas for the more than one band

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transceivers (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Amplifiers (AREA)

Abstract

本公开的某些方面提供了用于使用多个压控振荡器(VCO)来诸如在严格的多输入多输出(MIMO)模式中增加频率合成器性能的方法和装置。能够生成振荡信号的一个示例性装置通常包括第一VCO、第二VCO和连接电路,该连接电路其被配置为如果与该第二VCO相关联的锁相环(PLL)空闲,则将该第二VCO与该第一VCO并联连接。

Description

载波聚合/多输入多输出系统中的增加的合成器性能
根据35U.S.C.§119要求优先权
本申请要求2014年11月20日提交的美国申请No.14/548,705的优先权,其要求2014年9月9日提交的美国临时专利申请序列号No.62/048,124的权益,其全部内容通过引用并入本文。
技术领域
本公开的某些方面大体上涉及射频(RF)电路,并且更具体地涉及并行使用多个压控振荡器(VCO)以增加频率合成器性能。
背景技术
无线通信网络被广泛部署以提供各种通信服务,诸如电话、视频、数据、消息传送、广播等。通常为多址网络的这样的网络通过共享可用网络资源来支持多个用户的通信。例如,一个网络可以是3G(第三代移动电话标准和技术)系统,其可以通过各种3G无线电接入技术(RAT)中的任何一种来提供网络服务,各种3G无线电接入技术包括EVDO(演进数据优化)、1xRTT(1倍无线电传输技术或简称为1x)、W-CDMA(宽带码分多址)、UMTS-TDD(通用移动电信系统-时分双工)、HSPA(高速分组接入)、GPRS(通用分组无线业务)或EDGE(全球演进增强型数据速率)。3G网络是广域蜂窝电话网络,除了语音呼叫之外,其演进为集成高速互联网接入和视频电话。此外,3G网络可以更确定并且提供比其它网络系统更大的覆盖区域。这种多址网络还可以包括码分多址(CDMA)系统、时分多址(TDMA)系统、频分多址(FDMA)系统、正交频分多址(OFDMA)系统、单载波FDMA(SC-FDMA)网络、第三代合作伙伴计划(3GPP)长期演进(LTE)网络、和长期演进高级(LTE-A)网络。
无线通信网络可以包括能够支持用于多个移动台的通信的多个基站。移动站(MS)可以经由下行链路和上行链路与基站(BS)通信。下行链路(或前向链路)是指从基站到移动台的通信链路,并且上行链路(或反向链路)是指从移动站到基站的通信链路。基站可以在下行链路上向移动站发送数据和控制信息和/或可以在上行链路上从移动站接收数据和控制信息。
发明内容
本公开的某些方面大体上涉及并行使用多个压控振荡器(VCO)以在特定操作模式中增加频率合成器性能。
本公开的某些方面提供了一种用于生成振荡信号的方法。该方法通常包括:如果与第二VCO相关联的锁相环(PLL)空闲,则从第一压控振荡器(VCO)生成第一振荡信号,并且将第二VCO与第一VCO并联连接。
本公开的某些方面提供了一种能够生成振荡信号的装置。该装置通常包括第一压控振荡器(VCO)、第二VCO、与第二VCO相关联的锁相环(PLL)、以及连接电路,该连接电路被配置为如果与第二VCO相关联的PLL空闲,则将第二VCO与第一VCO并联连接。
根据某些方面,第二VCO被配置为以与第一VCO相同的振荡频率进行操作。
根据某些方面,连接电路包括在第一VCO和第二VCO之间的一个或多个开关。开关可以包括具有第一分支和第二分支的T开关。第二分支可以连接在第一分支的节点和用于第一VCO或第二VCO中的至少一个的电接地之间。在这种情况下,连接电路可以被配置为:通过闭合第一分支中的至少一个开关以及打开第二分支中的至少一个开关来将第二VCO与第一VCO并联连接。
在某些方面,连接电路还被配置为:将第二VCO与第一VCO断开连接。在某些方面,与第二VCO相关联的PLL的至少一部分可在第二VCO从第一VCO断开连接之后被上电。在某些方面,连接电路包括在第一VCO和第二VCO之间的一个或多个开关。开关可以包括具有第一分支和第二分支的T开关,并且第二分支可以连接在第一分支的节点和用于第一VCO或第二VCO中的至少一个的电接地之间。在这种情况下,连接电路可以被配置为:通过打开第一分支中的至少一个开关以及闭合第二分支中的至少一个开关来将第二VCO从第一VCO断开连接。在某些方面,与第二VCO相关联的PLL在用于装置的载波聚合(CA)模式中是活动的,并且第二VCO在该CA模式中从第一VCO断开连接。
根据某些方面,与第二VCO相关联的PLL在用于装置的多输入多输出(MIMO)模式中是空闲的,并且第二VCO在该MIMO模式中与第一VCO连接。
根据某些方面,与第二VCO相关联的PLL的一部分可在第二VCO与第一VCO连接之前被断电。在某些方面,该装置还包括与第一VCO相关联的PLL,其可以在第二VCO与第一VCO连接时被使用。
根据某些方面,在第二VCO与第一VCO连接之后,由第一VCO生成的第一振荡信号和由第二VCO生成的第二振荡信号被注入锁定在一起。
根据某些方面,第一VCO包括第一储能电路(tank circuit)和第一有源负跨导电路,并且第二VCO包括第二储能电路和第二有源负跨导电路。第一储能电路与第二储能电路不同。第一有源负跨导电路与第二有源负跨导电路不同。
附图说明
以便可以以详细地理解本公开的上述特征的方式,可以通过参考以下方面来进行上面简要概括的更具体的描述,该方面的一些在附图中被示出。然而,应当注意,附图仅示出本公开的某些典型方面,并且因此不应被认为是对其范围的限制,因为描述可以允许其它等效的方面。
图1是根据本公开的某些方面的示例性无线通信网络的图。
图2是根据本公开的某些方面的示例性接入点(AP)和示例性用户终端的框图。
图3是根据本公开的某些方面的示例性收发机前端的框图。
图4示出了根据本公开的某些方面的由多个开关选择性地连接和断开连接的主压控振荡器(VCO)和辅VCO。
图5示出了根据本公开的某些方面的用于生成振荡信号的示例性操作。
具体实施方式
下面描述本公开的各个方面。应当显而易见的是,本文的教导可以以各种形式体现,并且本文公开的任何具体结构、功能或两者仅仅是代表性的。基于本文的教导,本领域技术人员应当理解,本文公开的方面可以独立于任何其它方面来实现,并且这些方面中的两个或更多个可以以各种方式组合。例如,可以使用本文所阐述的任何数量的方面来实现装置或者实践方法。另外,可以使用除本文所阐述的一个或多个方面之外的或与本文所阐述的一个或多个方面不同的其它结构、功能或结构和功能来实现这样的装置或者实践这样的方法。此外,一方面可以包括权利要求的至少一个要素。
词语“示例性”在本文中用于表示“用作示例、实例或说明”。本文中描述为“示例性”的任何方面不一定被解释为优于或胜过其它方面。
本文描述的技术可以与诸如码分多址(CDMA)、正交频分复用(OFDM)、时分多址(TDMA)、空分多址(SDMA)、单载波频率分多址(SC-FDMA)、时分同步码分多址(TD-SCDMA)等的各种无线技术结合使用。多个用户终端可以经由不同的(1)用于CDMA的正交码信道、(2)用于TDMA的时隙、或(3)用于OFDM的子带来同时地发送/接收数据。CDMA系统可以实现IS-2000、IS-95、IS-856、宽带CDMA(W-CDMA)或一些其它标准。OFDM系统可以实现电气和电子工程师协会(IEEE)802.11、IEEE802.16、长期演进(LTE)(例如,在TDD和/或FDD模式中)或一些其它标准。TDMA系统可以实现全球移动通信系统(GSM)或一些其它标准。这些各种标准是本领域已知的。
示例无线系统
图1示出了具有接入点和用户终端的无线通信系统100。为了简单起见,在图1中仅示出了一个接入点110。接入点(AP)通常是与用户终端通信的固定站,并且还可以被称为基站(BS)、演进节点B(eNB)、或一些其它术语。用户终端(UT)可以是固定的或移动的,并且还可以被称为移动台(MS)、接入终端、用户设备(UE)、站(STA)、客户端、无线设备、或某些其它术语。用户终端可以是无线设备,诸如蜂窝电话、个人数字助理(PDA)、手持设备、无线调制解调器、膝上型计算机、平板计算机、个人计算机等。
接入点110可以在任何给定时刻在下行链路和上行链路上与一个或多个用户终端120通信。下行链路(即前向链路)是从接入点到用户终端的通信链路,并且上行链路(即反向链路)是从用户终端到接入点的通信链路。用户终端还可以与另一用户终端进行端到端通信。系统控制器130耦合到接入点并提供用于接入点的协调和控制。
系统100采用多个发射和多个接收天线用于下行链路和上行链路上的数据传输。接入点110可以配备有Nap个天线以实现用于下行链路传输的发射分集和/或用于上行链路传输的接收分集。所选择的用户终端120的集合Nu可以接收下行链路传输和发送上行链路传输。每个所选择的用户终端向接入点发送用户特定数据和/或从接入点接收用户特定数据。一般来说,每个所选择的用户终端可以配备有一个或多个天线(即,Nut≥1)。所选择的Nu个用户终端可以具有相同或不同数量的天线。
无线系统100可以是时分双工(TDD)系统或频分双工(FDD)系统。对于TDD系统,下行链路和上行链路共享相同的频带。对于FDD系统,下行链路和上行链路使用不同的频带。系统100还可以使用单个载波或多个载波来进行传输。每个用户终端可以配备有单个天线(例如,以便于降低成本)或多个天线(例如,在可以支持附加的成本的情况下)。
图2示出了无线系统100中的接入点110和两个用户终端120m和120x的框图。接入点110配备有Nap个天线224a到224ap。用户终端120m配备有Nut,m个天线252ma到252mu,并且用户终端120x配备有Nut,x个天线252xa到252xu。接入点110是对于下行链路的发送实体和对于上行链路的接收实体。每个用户终端120是对于上行链路的发送实体和对于下行链路的接收实体。如本文所使用的“发送实体”是能够经由频率信道来发送数据的独立操作的装置或设备,并且“接收实体”是能够经由频率信道来接收数据的独立操作的装置或设备。在下面的描述中,下标“dn”表示下行链路,下标“up”表示上行链路,Nup个用户终端被选择用于在上行链路上同时传输,Ndn个用户终端被选择用于在下行链路上同时传输,Nup可以等于或可以不等于Ndn,并且Nup和Ndn可以是静态值,或者可以针对每个调度间隔而改变。在接入点和用户终端处可以使用波束导引(steering)或一些其它空间处理技术。
在上行链路上,在被选择用于上行链路传输的每个用户终端120处,TX数据处理器288从数据源286接收业务数据,并从控制器280接收控制数据。TX数据处理器288基于与针对用户终端选择的速率相关联的编码和调制方案,对用户终端的业务数据{dup}进行处理(例如,编码、交织和调制),并且为Nut,m个天线之一提供数据符号流{sup}。收发器前端(TX/RX)254(还称为射频前端(RFFE))接收并处理(例如,转换为模拟、放大、滤波、和上变频转换)相应的符号流以生成上行链路信号。收发器前端254还可例如经由RF开关将上行链路信号路由到Nut,m个天线之一以用于发射分集。控制器280可以控制收发机前端254内的路由。存储器282可以存储用于用户终端120的数据和程序代码,并且可以与控制器280接口。
可以调度Nup个用户终端以在上行链路上同时传输。这些用户终端中的每一个在上行链路上向接入点发送其处理的符号流的集合。
在接入点110处,Nap个天线224a到224ap从在上行链路上进行传输的所有Nup个用户终端接收上行链路信号。对于接收分集,收发机前端222可以选择从天线224之一接收的信号用于处理。对于本公开的某些方面,可以对从多个天线224接收的信号的组合进行组合以用于增强的接收分集。接入点的收发机前端222还执行与用户终端的收发机前端254执行的处理互补的处理,并提供恢复的上行链路数据符号流。所恢复的上行链路数据符号流是由用户终端发送的数据符号流{sup}的估计。RX数据处理器242根据用于该流的速率来处理(例如,解调、解交织、和解码)所恢复的上行链路数据符号流以获得经解码的数据。每个用户终端的经解码的数据可以被提供给用于存储的数据接收器(data sink)244和/或用于进一步处理的控制器230。
在下行链路上,在接入点110处,TX数据处理器210从被调度用于下行链路传输的Ndn个用户终端的数据源208接收业务数据、从控制器230接收控制数据、以及可能地从调度器234接收其它数据。各种数据可以在不同的传输信道上发送。TX数据处理器210基于针对用户终端选择的速率来处理(例如,编码、交织和调制)每一个用户终端的业务数据。TX数据处理器210可以为Ndn个用户终端中的一个或多个用户终端提供要从Nap个天线之一发送的下行链路数据符号流。收发机前端222接收并处理(例如,转换为模拟、放大、滤波和上变频)符号流以生成下行链路信号。收发机前端222还可以例如经由RF开关将下行链路信号路由到Nap个天线224中的一个或多个以用于发射分集。控制器230可以控制收发机前端222内的路由。存储器232可以存储用于接入点110的数据和程序代码,并且可以与控制器230接合(interface)。
在每个用户终端120处,Nut,m个天线252从接入点110接收下行链路信号。对于在用户终端120处的接收分集,收发机前端254可以选择从天线252之一接收的信号用于处理。对于本公开的某些方面,可以对从多个天线252接收的信号的组合进行组合以用于增强的接收分集。用户终端的收发机前端254还执行与接入点的收发机前端222执行的处理互补的处理,并提供恢复的下行链路数据符号流。RX数据处理器270处理(例如,解调、解交织和解码)恢复的下行链路数据符号流以获得用于用户终端的解码数据。
本领域技术人员将认识到,本文所描述的技术可以一般地应用于利用任何类型的诸如TDMA、SDMA、正交频分多址(OFDMA)、CDMA、SC-FDMA、TD-SCDMA、及其组合的多址方案的系统。
图3是根据本公开的某些方面的诸如图2中的收发机前端222、254的示例性收发机前端300的框图。收发机前端300包括用于经由一个或多个天线来发送信号的发送(TX)路径302(也称为发送链)和用于经由天线来接收信号的接收(RX)路径304(也称为接收链)。当TX路径302和RX路径304共享天线303时,路径可以经由接口306连接到天线,接口306可以包括诸如双工器、开关、天线共用器(diplexer)等的各种合适的RF设备中的任意一个。
接收来自数模转换器(DAC)308的同相(I)或正交(Q)基带模拟信号,TX路径302可以包括基带滤波器(BBF)310、混频器312、驱动放大器(DA)314和功率放大器316。BBF 310、混频器312和DA 314可以包括在射频集成电路(RFIC)中,而PA 316通常在RFIC外部。BBF310对从DAC 308接收的基带信号进行滤波,并且混频器312将经滤波的基带信号与发射本地振荡器(LO)信号进行混频,以将感兴趣的基带信号转换为不同的频率(例如,从基带上变频到RF)。被称为外差,该频率转换过程产生LO频率和感兴趣信号的频率的和频率以及差频率。和频率以及差频率被称为拍频。拍频通常在RF范围内,使得由混频器312输出的信号通常是RF信号,其在由天线303发送之前由DA 314和PA 316放大。
RX路径304包括低噪声放大器(LNA)322、混频器324和基带滤波器(BBF)326。LNA322、混频器324和BBF 326可以包括在射频集成电路(RFIC)中,其可以是或可以不是包括TX路径分量的相同RFIC。经由天线303接收的RF信号可以由LNA 322放大,并且混频器324将放大的RF信号与接收本地振荡器(LO)信号进行混频以将感兴趣的RF信号转换到不同的基带频率(即,下变频)。由混频器324输出的基带信号可以在由模数转换器(ADC)328转换为数字I或Q信号以用于数字信号处理之前被BBF 326进行滤波。
虽然期望LO的输出在频率上保持稳定,但是调谐到不同频率指示使用可变频率振荡器,其涉及稳定性和可调谐性之间的折衷。现代系统采用具有压控振荡器(VCO)的频率合成器来生成具有特定调谐范围的稳定的可调谐LO。因此,发射LO通常由TX频率合成器318产生,其可在与混频器312中的基带信号混频之前被缓冲或由放大器320放大。类似地,接收LO通常由RX频率合成器330产生,其可在与混频器324中的RF信号混频之前被缓冲或由放大器332放大。
示例振荡信号发生器
多天线系统被广泛用于RF系统中以提供分集和波束成形能力。与单天线系统相比,这种多天线系统通常要求显著更低的噪声水平,这使得频率合成器和TX链设计复杂化。对于合成器,需要降低相位噪声。通常,合成器被过度设计以覆盖具有这些能力的模式,从而产生相当大的面积和功率损失。
在许多无线系统中,辅VCO用于支持在与主VCO相同的频带中的载波聚合(CA)(例如,80+80模式)。图4示出了示例振荡信号发生器400,其例如可以被包括在TX合成器318或RX合成器330中。示例振荡信号发生器400包括多个锁相环(PLL)402a、402b(统称为“PLL402”),其各自具有VCO(例如,辅VCO 404a和主VCO 404b,统称为“VCO 404”)。每个VCO 404可以包括储能电路406(例如,LC储能电路)和负跨导(-Gm)电路408(例如包括交叉耦合的晶体管)。换句话说,辅VCO 404a独立于主VCO 404b进行操作,每个VCO具有其自己的储能电路406a、406b和负跨导电路408a、408b。每个PLL 402a、402b的输出可以连接到相应的缓冲器410a、410b(统称为“缓冲器410”)。
本公开的某些方面提供了用于与主VCO 404b结合地使用辅VCO 404a以在保持正常模式完整的同时增加诸如NxN的MIMO模式的非CA模式中的性能的方法和装置。为了实现这一点,VCO 404的输出(例如差分电压控制振荡信号线)可以通过连接电路412连接,连接电路412可以由多个开关构成。在正常模式中,主VCO 404b和辅VCO 404a在两个分离的PLL402b、402a中独立地工作。然而,这两个VCO 404的差分输出例如通过连接电路412中的两个“T”开关连接在一起。
T开关可以被认为具有一个或多个水平分支以及与至少一个水平分支相交的一个或多个垂直分支,从而在概念上形成“T”形。在图4的示例中,连接电路412中的第一T开关的水平分支包括开关422和424,并且第一T开关的垂直分支包括开关414和416。第二T开关的水平分支包括开关426和428,并且第二T开关的垂直分支包括开关418和420。尽管图4示出了用于差分VCO输出信号对中的每个迹线的两个垂直接地开关(例如,开关414和416),在某些方面中,差分信号对的一个或两个迹线可以具有单个垂直接地开关或多于两个接地开关。同样,T开关的水平分支可以具有单个水平开关或多于两个串联的开关。
在正常模式(例如,CA模式)中,T开关的水平分支打开,并且水平分支中的中心节点接地(通过闭合T开关的垂直分支),以便隔离VCO。换句话说,在正常模式下,开关422、424、426和428打开,而开关414、416、418和420闭合。在MIMO模式中,辅合成器(例如,辅PLL402a的剩余部分)被断电,并且VCO 404(更具体地,VCO的差分输出)被并联连接(水平开关422、424、426和428闭合,并且垂直开关414、416、418和420打开),以提高信噪比(SNR)。如本文所使用的“并联”连接的两个VCO通常指两个VCO的输出被连接在一起。
在两个振荡器位置靠近在一起并且在附近频率处操作的情况下,如果耦合足够强并且频率足够接近,则一个振荡器的频率可以变为与另一个振荡器的频率锁定。两个振荡器然后被称为“注入锁定”。当VCO 404a和404b并联连接时,由两个VCO产生的振荡信号可以变为注入锁定在一起。当这发生时,由两个VCO生成的振荡信号的幅度可以增加6dB,但是噪声可以仅增加3dB。换句话说,如果由辅VCO 404a生成的振荡信号处于与由主VCO 404b生成的振荡信号相同的频率,则强耦合(通过开关)可导致成对VCO架构,其实现针对MIMO模式的3dB相位噪声(PN)性能(在2x电流下)的改善。如果VCO设计不同,则LO信号可以以相同的方式添加在一起以提供SNR益处。信号建设性地相加(6dB增益),而不相关的VCO和电荷泵(CP)噪声仅增加3dB,提供高达3dB的PN下降。LO通常应该是同相的,因此可能最有可能使用相同的参考和分频器相位复位。
相位噪声(L)的表达式为
其以dBc/Hz为单位,其中Δf是相对于振荡频率的频率偏移,k是波尔兹曼常数,T是以开尔文为单位的温度,F是电路的噪声因子,P是以瓦特为单位的通过谐振器的平均功率,f0是以Hz为单位的振荡频率,并且Q是VCO储能电路的品质因数。基于上述等式,将L减小2倍得到相位噪声降低3dB。
图5示出了根据本公开的方面的用于生成振荡信号的示例操作500。操作500可以在框502处通过从第一压控振荡器(VCO)(例如,主VCO 404b)生成第一振荡信号开始。在框504处,如果与第二VCO相关联的锁相环(PLL)(例如,PLL 402a)空闲,则第二VCO(例如,辅VCO 404a)可以与第一VCO并联连接(例如,第一VCO和第二VCO的输出可以连接在一起)。在某些方面,与第二VCO相关联的PLL在用于装置的多输入多输出(MIMO)模式中是空闲的,并且第二VCO在MIMO模式下与第一VCO连接。
根据某些方面,第二VCO被配置为以与第一VCO相同的振荡频率进行操作。
根据某些方面,在框504处的连接涉及闭合连接在第一VCO和第二VCO之间的一个或多个开关。在某些方面,开关包括具有第一分支和第二分支的T开关。第二分支可以连接在第一分支的节点和用于第一VCO或第二VCO中的至少一个的电接地之间。在这种情况下,闭合开关包括闭合第一分支中的至少一个开关以及打开第二分支中的至少一个开关。
根据某些方面,操作500还需要在框506处将第二VCO从第一VCO断开连接。在这种情况下,操作500还可以包括:在方框506处的断开连接之后,在框508处接通(例如,通电)与第二VCO相关联的PLL的至少一部分。在某些方面,在框506处的断开连接涉及打开在第一VCO和第二VCO之间连接的一个或多个开关。开关可以包括具有第一分支和第二分支的T开关。第二分支可以连接在第一分支的节点和用于第一VCO或第二VCO中的至少一个的电接地之间。在这种情况下,打开开关包括打开第一分支中的至少一个开关以及闭合第二分支中的至少一个开关。在某些方面,与第二VCO相关联的PLL在用于装置的载波聚合(CA)模式中是活动的,并且第二VCO在CA模式中从第一VCO断开连接。
根据某些方面,操作500还包括:在块504处的连接之前,关断(例如,断电)与第二VCO相关联的PLL的一部分。在这种情况下,操作500还可以涉及:使用与第一VCO相关联的PLL。
根据某些方面,在框504处的连接之后,由第一VCO生成的第一振荡信号和由第二VCO生成的第二振荡信号被注入锁定在一起。
根据某些方面,第一VCO包括第一储能电路和第一有源负跨导电路,并且第二VCO包括第二储能电路和第二有源负跨导电路。对于某些方面,第一储能电路与第二储能电路不同。对于某些方面,第一有源负跨导电路与第二有源负跨导电路不同。
上述各种操作或方法可以由能够执行对应功能的任意合适的部件来执行。该部件可以包括各种硬件和/或软件组件和/或模块,包括但不限于电路、专用集成电路(ASIC)、或处理器。通常,在存在图中所示的操作的情况下,这些操作可以具有对应的具有类似编号的配对的装置加功能(means-plus-function)组件。
例如,用于发送的装置可以包括发射机(例如,图2中所描绘的用户终端120的收发机前端254或图2所示的接入点110的收发机前端222)和/或天线(例如,图2中描绘的用户终端120m的天线252ma到252mu或图2中图示的接入点110的天线224a到224ap)。用于接收的部件可以包括接收机(例如,图2中所描绘的用户终端120的收发机前端254或图2所示的接入点110的收发机前端222)和/或天线(例如,图2中所描绘的用户终端120m的天线252ma到252mu或图2中所图示的接入点110的天线224a到224ap)。用于处理的部件或用于确定的部件可以包括处理系统,其可以包括一个或多个处理器,诸如图2所示的用户终端120的RX数据处理器270、TX数据处理器288和/或控制器280。用于连接的部件可以包括连接电路,其可以包括任何合适配置中的一个或多个开关,诸如图4的连接电路412中的T开关。用于生成振荡信号的部件可以包括压控振荡器,诸如图4的主VCO 404b。
如本文所使用的术语“确定”包括各种动作。例如,“确定”可以包括核算(calculate)、计算(compute)、处理、导出、调查、查找(例如,在表、数据库或另一数据结构中查找)、查明(ascertaining)等。此外,“确定”可以包括接收(例如,接收信息)、访问(例如,访问存储器中的数据)等。此外,“确定”可以包括决定、选择、挑选、建立等。
如本文所使用的,提到条目列表中的“至少一个”的短语是指那些条目的任何组合,包括单个成员。作为示例,“a,b或c中的至少一个”旨在覆盖:a、b、c、a-b、a-c、b-c、a-b-c及其任何组合。
结合本公开描述的各种说明性逻辑块、模块和电路可以用被设计为执行本文所描述的功能的通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑器件(PLD)、离散门或晶体管逻辑、离散硬件组件或其任何组合来实现或执行。通用处理器可以是微处理器,但是在替代方案中,处理器可以是任何市场上可获得的处理器、控制器、微控制器或状态机。处理器还可以被实现为计算设备的组合,例如DSP和微处理器、多个微处理器、一个或多个微处理器结合DSP内核、或任何其它这样的配置的组合。
本文公开的方法包括用于实现所描述的方法的一个或多个步骤或动作。在不脱离权利要求的范围的情况下,方法步骤和/或动作可以彼此互换。换句话说,除非指定步骤或动作的特定顺序,否则在不脱离权利要求的范围的情况下,可以修改特定步骤和/或动作的顺序和/或使用。
所描述的功能可以在硬件、软件、固件或其任何组合中实现。如果在硬件中实现,则示例硬件配置可以包括无线节点中的处理系统。处理系统可以用总线架构来实现。根据处理系统的具体应用和总体设计约束,总线可以包括任何数量的互连总线和桥。总线可以将包括处理器、机器可读介质和总线接口的各种电路链接在一起。除别的以外,总线接口可以用于经由总线将网络适配器连接到处理系统。网络适配器可以用于实现PHY层的信号处理功能。在用户终端120(参见图1)的情况下,用户接口(例如,键盘、显示器、鼠标、操纵杆等)也可以连接到总线。总线还可以链接诸如定时源、外围设备、电压调节器、电源管理电路等的本领域公知的各种其它电路,并且因此将不再对其作进一步描述。
处理系统可以被配置为通用处理系统,其具有提供处理器功能的一个或多个微处理器和提供机器可读介质的至少一部分的外部存储器,所有这些都通过外部总线架构与其它支持电路链接在一起。替代地,处理系统可以利用具有处理器的ASIC(专用集成电路)、总线接口、在接入终端的情况下的用户接口、支持电路、以及集成到单个芯片中的机器可读介质的至少一部分、或者利用一个或多个FPGA(现场可编程门阵列)、PLD(可编程逻辑器件)、控制器、状态机、门控逻辑、分立硬件组件、或任意其它合适的电路、或可以执行在整个本公开中描述的各种功能的电路的任意组合来实现。本领域技术人员将认识到如何根据特定应用和施加在整个系统上的总体设计约束来最佳地实现用于处理系统的所描述的功能。
应当理解,权利要求不限于上述的精确配置和组件。在不脱离权利要求的范围的情况下,可以对上述方法和装置的布置、操作和细节进行各种修改、改变和变化。

Claims (28)

1.一种用于生成振荡信号的方法,包括:
从第一压控振荡器(VCO)输出第一振荡信号;以及
如果与第二VCO相关联的锁相环(PLL)空闲,则将所述第二VCO与所述第一VCO并联连接。
2.根据权利要求1所述的方法,其中所述第二VCO被配置为以与所述第一VCO相同的振荡频率进行操作。
3.根据权利要求1所述的方法,其中所述连接包括闭合连接在所述第一VCO和所述第二VCO之间的一个或多个开关。
4.根据权利要求3所述的方法,其中所述开关包括具有第一分支和第二分支的T开关,其中所述第二分支连接在所述第一分支的节点和用于所述第一VCO或所述第二VCO中的至少一个的电接地之间,并且其中闭合所述开关包括:
闭合所述第一分支中的至少一个开关;以及
打开所述第二分支中的至少一个开关。
5.根据权利要求1所述的方法,还包括:将所述第二VCO从所述第一VCO断开。
6.根据权利要求5所述的方法,还包括:在所述断开之后,接通与所述第二VCO相关联的所述PLL的至少一部分。
7.根据权利要求5所述的方法,其中所述断开包括:打开连接在所述第一VCO和所述第二VCO之间的一个或多个开关。
8.根据权利要求7所述的方法,其中所述开关包括具有第一分支和第二分支的T开关,其中所述第二分支连接在所述第一分支的节点和用于所述第一VCO或所述第二VCO中的至少一个的电接地之间,并且其中打开所述开关包括:
打开所述第一分支中的至少一个开关;以及
闭合所述第二分支中的至少一个开关。
9.根据权利要求5所述的方法,其中与所述第二VCO相关联的所述PLL在用于装置的载波聚合(CA)模式中是活动的,并且其中所述第二VCO在所述CA模式中从所述第一VCO断开。
10.根据权利要求1所述的方法,其中与所述第二VCO相关联的所述PLL在用于装置的多输入多输出(MIMO)模式中是空闲的,并且其中所述第二VCO在所述MIMO模式中与所述第一VCO连接。
11.根据权利要求1所述的方法,还包括:在所述连接之前关断与所述第二VCO相关联的所述PLL的一部分。
12.根据权利要求11所述的方法,还包括:使用与所述第一VCO相关联的PLL。
13.根据权利要求1所述的方法,其中在所述连接之后,由所述第一VCO生成的所述第一振荡信号和由所述第二VCO生成的第二振荡信号被注入锁定在一起。
14.根据权利要求1所述的方法,其中所述第一VCO包括第一储能电路和第一有源负跨导电路,其中所述第二VCO包括第二储能电路和第二有源负跨导电路,并且其中所述第一储能电路与所述第二储能电路不同。
15.一种能够生成振荡信号的装置,包括:
第一压控振荡器(VCO);
第二VCO;
与所述第二VCO相关联的锁相环(PLL);以及
连接电路,被配置为如果与所述第二VCO相关联的所述PLL空闲,则将所述第二VCO与所述第一VCO并联连接。
16.根据权利要求15所述的装置,其中所述第二VCO被配置为以与所述第一VCO相同的振荡频率进行操作。
17.根据权利要求15所述的装置,其中所述连接电路包括在所述第一VCO和所述第二VCO之间的一个或多个开关。
18.根据权利要求17所述的装置,其中所述开关包括具有第一分支和第二分支的T开关,其中所述第二分支连接在所述第一分支的节点和用于所述第一VCO或所述第二VCO中的至少一个的电接地之间,并且其中所述连接电路被配置为通过以下项将所述第二VCO与所述第一VCO并联连接:
闭合所述第一分支中的至少一个开关;以及
打开所述第二分支中的至少一个开关。
19.根据权利要求15所述的装置,其中所述连接电路还被配置为将所述第二VCO从所述第一VCO断开。
20.根据权利要求19所述的装置,其中在所述第二VCO从所述第一VCO断开之后,与所述第二VCO相关联的所述PLL的至少一部分被上电。
21.根据权利要求19所述的装置,其中所述连接电路包括在所述第一VCO和所述第二VCO之间的一个或多个开关。
22.根据权利要求21所述的装置,其中所述开关包括具有第一分支和第二分支的T开关,其中所述第二分支连接在所述第一分支的节点和用于所述第一VCO或所述第二VCO中的至少一个的电接地之间,并且其中所述连接电路被配置为通过以下项将所述第二VCO从所述第一VCO断开:
打开所述第一分支中的至少一个开关;以及
闭合所述第二分支中的至少一个开关。
23.根据权利要求19所述的装置,其中与所述第二VCO相关联的所述PLL在用于所述装置的载波聚合(CA)模式中是活动的,并且其中所述第二VCO在所述CA模式中从所述第一VCO断开。
24.根据权利要求15所述的装置,其中与所述第二VCO相关联的所述PLL在用于所述装置的多输入多输出(MIMO)模式中是空闲的,并且其中所述第二VCO在所述MIMO模式中与所述第一VCO连接。
25.根据权利要求15所述的装置,其中在所述第二VCO与所述第一VCO连接之前,与所述第二VCO相关联的所述PLL的一部分被断电。
26.根据权利要求25所述的装置,还包括与所述第一VCO相关联的PLL,其中在所述第二VCO与所述第一VCO连接时,与所述第一VCO相关联的所述PLL被使用。
27.根据权利要求15所述的装置,其中在所述第二VCO与所述第一VCO连接之后,由所述第一VCO生成的第一振荡信号和由所述第二VCO生成的第二振荡信号被注入锁定在一起。
28.根据权利要求15所述的装置,其中所述第一VCO包括第一储能电路和第一有源负跨导电路,其中所述第二VCO包括第二储能电路和第二有源负跨导电路,并且其中所述第一储能电路与所述第二储能电路不同。
CN201580048079.8A 2014-09-09 2015-08-11 载波聚合/多输入多输出系统中的增加的合成器性能 Pending CN106688189A (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201462048124P 2014-09-09 2014-09-09
US62/048,124 2014-09-09
US14/548,705 2014-11-20
US14/548,705 US9444473B2 (en) 2014-09-09 2014-11-20 Increased synthesizer performance in carrier aggregation/multiple-input, multiple-output systems
PCT/US2015/044629 WO2016039914A1 (en) 2014-09-09 2015-08-11 Increased synthesizer performance in carrier aggregation/multiple-input, multiple-output systems

Publications (1)

Publication Number Publication Date
CN106688189A true CN106688189A (zh) 2017-05-17

Family

ID=55438493

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580048079.8A Pending CN106688189A (zh) 2014-09-09 2015-08-11 载波聚合/多输入多输出系统中的增加的合成器性能

Country Status (7)

Country Link
US (1) US9444473B2 (zh)
EP (1) EP3192181B1 (zh)
JP (1) JP2017531376A (zh)
KR (1) KR20170056529A (zh)
CN (1) CN106688189A (zh)
BR (1) BR112017004690A2 (zh)
WO (1) WO2016039914A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111313928A (zh) * 2020-02-13 2020-06-19 广州全盛威信息技术有限公司 支持多种制式的超宽带收发机架构及相应的无线门禁装置
WO2021253453A1 (zh) * 2020-06-19 2021-12-23 华为技术有限公司 一种振荡器电路

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10560128B2 (en) 2017-12-05 2020-02-11 Samsung Electronics Co., Ltd. Carrier aggregated signal transmission and reception
US10298299B1 (en) * 2018-05-31 2019-05-21 Quantenna Communications, Inc. Transmutable MIMO wireless transceiver

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2904912A1 (fr) * 2006-11-17 2008-02-15 Thomson Licensing Sas Systeme d'amelioration du bruit de phase d'un oscillateur local
CN202406087U (zh) * 2011-12-16 2012-08-29 武汉大学 一种高精度lc正交压控振荡器的装置
US20130230080A1 (en) * 2012-03-02 2013-09-05 Qualcomm Incorporated Multiple-input and multiple-output carrier aggregation receiver reuse architecture

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4282493A (en) * 1979-07-02 1981-08-04 Motorola, Inc. Redundant clock signal generating circuitry
US7120412B2 (en) 2002-05-31 2006-10-10 Broadcom Corporation Calibration circuit for VCO
US7602253B2 (en) * 2006-12-11 2009-10-13 Silicon Image, Inc. Adaptive bandwidth phase locked loop with feedforward divider
US9300420B2 (en) 2012-09-11 2016-03-29 Qualcomm Incorporated Carrier aggregation receiver architecture
US8957739B2 (en) 2013-01-18 2015-02-17 Taiwan Semiconductor Manufacturing Co., Ltd. Ultra-low voltage-controlled oscillator with trifilar coupling
EP2765701B1 (de) 2013-02-08 2020-01-01 Markus Rehm Drahtlose resonanzgekoppelte elektrische energieübertragung
US20140241335A1 (en) 2013-02-28 2014-08-28 Qualcomm Incorporated Phase-locked loop using dual loop mode to achieve fast resettling
US8988158B2 (en) 2013-03-15 2015-03-24 Qualcomm Incorporated Hybrid voltage controlled oscillator

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2904912A1 (fr) * 2006-11-17 2008-02-15 Thomson Licensing Sas Systeme d'amelioration du bruit de phase d'un oscillateur local
CN202406087U (zh) * 2011-12-16 2012-08-29 武汉大学 一种高精度lc正交压控振荡器的装置
US20130230080A1 (en) * 2012-03-02 2013-09-05 Qualcomm Incorporated Multiple-input and multiple-output carrier aggregation receiver reuse architecture

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111313928A (zh) * 2020-02-13 2020-06-19 广州全盛威信息技术有限公司 支持多种制式的超宽带收发机架构及相应的无线门禁装置
CN111313928B (zh) * 2020-02-13 2021-12-28 广州全盛威信息技术有限公司 支持多种制式的超宽带收发机架构及相应的无线门禁装置
WO2021253453A1 (zh) * 2020-06-19 2021-12-23 华为技术有限公司 一种振荡器电路

Also Published As

Publication number Publication date
KR20170056529A (ko) 2017-05-23
BR112017004690A2 (pt) 2017-12-05
WO2016039914A1 (en) 2016-03-17
US20160072512A1 (en) 2016-03-10
US9444473B2 (en) 2016-09-13
EP3192181B1 (en) 2018-03-28
EP3192181A1 (en) 2017-07-19
JP2017531376A (ja) 2017-10-19

Similar Documents

Publication Publication Date Title
CN105934884B (zh) 使用标准数字单元的差分bang-bang相位检测器
US20150118980A1 (en) Transmitter (tx) residual sideband (rsb) and local oscillator (lo) leakage calibration using a reconfigurable tone generator (tg) and lo paths
US10608583B2 (en) Phase noise reduction techniques for voltage-controlled oscillators (VCOs)
CN106464276A (zh) 载波聚合收发器中具有多个合成器的多路分集接收器
CN107004492B (zh) 输出匹配元件中的集成滤波器
CN107925411A (zh) 用于使用脉冲吞没技术使分频器同步的方法和装置
CN106605366B (zh) 高准确度毫米波/射频宽带同相和正交生成
US10033338B2 (en) Switched inductor/transformer for dual-band low-noise amplifier (LNA)
CN109565291A (zh) 通过基于限幅振荡的校准的双二阶滤波器的中心频率和q调谐
US9231716B2 (en) Methods and apparatus for generating two-tone calibration signals for performing linearity calibration
US9543892B1 (en) Overlapping uncoupled inductors for low-cost multi-frequency voltage-controlled oscillators
CN106688189A (zh) 载波聚合/多输入多输出系统中的增加的合成器性能
CN106464275A (zh) 用于载波聚合的动态本地振荡器(lo)方案以及可切换的接收(rx)链
US20180048273A1 (en) Selective high and low power amplifier switch architecture
US9438249B1 (en) Resonant circuit temperature compensation
US9998138B1 (en) Time-multiplexed successive approximation register (SAR) analog-to-digital converter (ADC) circuits for multi-channel receivers
US9558845B2 (en) Sampling network and clocking scheme for a switched-capacitor integrator
US10341831B2 (en) System and method for power-efficient IoT devices
US10116259B2 (en) Inductor-enclosed voltage-controlled oscillators
US9866234B1 (en) Digital-to-analog converter
CN108028658A (zh) 用于模拟锁相环(pll)的无干扰带宽切换方案
US10790563B1 (en) Reconfigurable phase-shifting networks
US10862461B1 (en) Techniques for generating switch control signals
US11695372B1 (en) Quadrature voltage-controlled oscillator (QVCO) with improved phase noise and quadrature imbalance trade-off
US20160079985A1 (en) Quadrature local oscillator phase synthesis and architecture for divide-by-odd-number frequency dividers

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170517