CN1062402C - 低速维特比差错控制模块 - Google Patents

低速维特比差错控制模块 Download PDF

Info

Publication number
CN1062402C
CN1062402C CN95111063A CN95111063A CN1062402C CN 1062402 C CN1062402 C CN 1062402C CN 95111063 A CN95111063 A CN 95111063A CN 95111063 A CN95111063 A CN 95111063A CN 1062402 C CN1062402 C CN 1062402C
Authority
CN
China
Prior art keywords
input
output
witt
speed
signal processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN95111063A
Other languages
English (en)
Other versions
CN1129376A (zh
Inventor
胡爱群
章旻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Southeast University
Original Assignee
Southeast University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Southeast University filed Critical Southeast University
Priority to CN95111063A priority Critical patent/CN1062402C/zh
Publication of CN1129376A publication Critical patent/CN1129376A/zh
Application granted granted Critical
Publication of CN1062402C publication Critical patent/CN1062402C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)

Abstract

低速维特比差错控制模块是一种用于通讯系统中,对误码进行自动纠正的装置,该模块由信号处理器、程序区、指示电路、输入、输出端子所组成,其中输入串行接口的输入端接数据输入、时钟输入的输出端,输出串行接口的输出端接译码输出、时钟输出的输入端,程序区与信号处理器相接,SSD算法的输出端接指示电路的输入端,在信号处理器中、输入串行接口、输出串行接口、SSD算法的输出端均与误码检测器的输入端相接。

Description

低速维特比差错控制模块
本发明是一种用于通迅系统中,对误码进行自动纠正的装置,属于通信技术领域。
差错控制技术是个人通信中的一大技术难点,要求信息传输误码率小于10-5,因此对信息序列进行卷积编码并用最大似然维特比(Viterbi)算法对接收序列进行译码成为首选的差错控制方案。工业标准的前向纠错技术(FEC)采用约束度K=7的编码译码方案;在码分多址(CDMA)个人通信(PCN)系统实施暂行标准中规定了K=9的编译码方案。因此研究K≥7卷积码的实时Viterbi译码具有重要意义。
目前,国外一些公司已推出了K=7的Viterbi译码芯片,如美国Qualcomm公司的Q0256、Q1650等,美国STANFORD TELECOM公司和STEL-5269+40等。由于Viterbi译码所需运算量和存储量巨大,价格非常昂贵而且目前通用可编程门阵列(EPLD、FPGA)芯片的存储能力亦不能满足要求,所以我们寻求用高速数字信号处理(DSP)芯片来实现较低速率的Viterbi译码方案。
本发明的目的就是提供一种借助通用DSP器件实现大约速度K≥7的卷积码译码器,达到具有很强纠错能力的低速维特比差错控制模块。
本发明的低速维特比差错控制模块,由信号处理器、程序区、指示电路、输入、输出端子所组成,信号处理器包括输入串行接口、自同步器、SSD算法、误码检测器、输出串行接口,输入、输出端子中的输入端子有数据输入、时钟输入,输出端子有译码输出、时钟输出,其中输入串行接口的输入端接数据输入、时钟输入的输出端,输出串行接口的输出端接译码输出、时钟输出的输入端,程序区与信号处理器相接,SSD算法的输出端接指示电路的输入端,在信号处理器中、输入串行接口、输出串行接口、SSD算法的输出端均与误码检测器的输入端相接。信号处理器采用集电路“U1”,其型号为“TMS320C50”,其中数据输入为“DR端”,时钟输入为“CLKR”端,译码输出为“DX”端,误码信号输出为“XF”端。程序区中集成电路U4的“A0~A14”分别对应与信号处理U1的“A0~A14”相接,“U1”的“BR、DS”端接在“U2A”的输入端,“U2A”的输出端接在“U4”的“OE”端,“U1”的“RD”端接“U4”的“OE”端。指示电路中的误码电平指示由集成电路U3A和电阻R8、发光管D2所组成,U3A的两个输入端连接在一起与U1的“XF”端相连接,U3A的输出端通过电阻R8和发光管D2接地。
其工作原理和工作过程如下:
该模块以通用信号处理器TMS320C50芯片基础设计。在系统上电复位后,将差错控制软件(固化在U4单元内)自动装入信号处理器内部高速区全速运行,系统工作时钟为56MHZ,在时钟CLKR作用下将接收数据DR串行读入信号处理器内部。先进行同步调节,使所截取的相邻两比特符合卷积码编码规律,然后将同步的数据送后级进行状态扩展最大似然Viterbi译码(进行纠错处理)。译码后的数据DX在时钟CLKX的作用下串行输出。另外,将译码后的数据进行重新编码,编码规划与发端的卷积编码规律相同,将重新编码的数据与接收的数据比较求出接收数据中的误码情况并用误脉冲给出(XF输出),这一点可以用于系统功率控制。
本发明的优点在于使大约速度卷积K≥7的最佳译码问题可以在通用DSP器件上实现,而这一点在此以前是不可能做到的。另外该装置采用串行的输入和输出接口,与其它设备的连线极少,因此,不仅可以克服因连接线多而易产生的接触不良问题,而且使得连接更方便,更容易。该模块还具有信道误码电平指示,可用于移动通信中的自动功率控制。本发明的模块其卷积码约束度K=7,码率r=1/2,接收数据速率Rb=19.2kbps;译码深度L=33,采用判决反馈方式;纠错能力为:输入误码率为10-2时,输出误码率为9×10-7,具有理想的纠错特性。
图1是本发明的电原理框图。
图2是本发明的电原理图。
本发明的实施方案如下:
信号处理器(1)U1采用的型号为“TMS320C50”,U2A和U3A采用型号为“74HC32”,U4采用的型号为“27256”。U1的“DR”端为数据输入端,“CLKR”端为时钟信号输入端,“XF”端为误码电平输出端,“DX”端为译码输出端,其中“A0~A14”分别对应与U4的“A0~A14”端相连接,U1的“RD”与U4的“OE”端相接,U1的“BR.DS”端分别接U2A的“1、2”两个输入端,其“3”端即输出端与U4的“OE”端相接,U1的“D0~D7”端分别与U4的“00-07”端相接。误码电平指示的信号取自误码电平输出端即U1的“XF”端,U3的两个输入端同时与U1的“XF”端相接,U3的输出端串接一只电阻R8和一只发光二极管D2、D2的负极接地。根据以上所述,便可制成本发明的低速维特比差错控制模块。

Claims (4)

1.一种低速维特比差错控制模块,由信号处理部分和存贮器部分所组成,其特征在于该模块由信号处理器(1)、程序区(2)、指示电路(3)、输入、输出端子(4)所组成,信号处理器(1)包括输入串行接口(1-1)、自同步器(1-2)、SSD算法(1-3)、误码检测器(1-4)、输出串行接口(1-5),输入、输出端子(4)中的输入端子有数据输入(4-1)、时钟输入(4-2),输出端子有译码输出(4-3)、时钟输出(4-4),其中输入串行接口(1-1)的输入端接数据输入(4-1)、时钟输入(4-2)的输出端,输出串行接口(1-5)的输出端接译码输出(4-3)、时钟输出(4-4)的输入端,程序区(2)与信号处理器(1)相接,SSD算法(1-3)的输出端接指示电路(3)的输入端,在信号处理器(1)中、输入串行接口(1-1)、输出串行接口(1-5)、SSD算法(1-3)的输出端均与误码检测器(1-4)的输入端相接。
2.根据权利要求1所述的低速维特比差错控制模块,其特征在于信号处理器(1)采用集电路“U1”,其型号为“TMS320C50”,其中数据输入(4-1)为“DR端”,时钟输入(4-2)为“CLKR”端,译码输出(4-3)为“DX”端,误码信号输出为“XF”端。
3.根据权利要求1或2所述的低速维特比差错控制模块,其特征在于程序区(2)中集成电路U4的“A0~A14”分别对应与信号处理(1)U1的“A0~A14”相接,“U1”的“BR、DS”端接在“U2A”的输入端,“U2A”的输出端接在“U4”的“OE”端,“U1”的“RD”端接“U4”的“OE”端。
4.根据权利要求1或2所述的低速维特比差错控制模块,其特征在于指示电路(3)中的误码电平指示由集成电路U3A和电阻R8、发光管D2所组成,U3A的两个输入端连接在一起与U1的“XF”端相连接,U3A的输出端通过电阻R8和发光管D2接地。
CN95111063A 1995-06-08 1995-06-08 低速维特比差错控制模块 Expired - Fee Related CN1062402C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN95111063A CN1062402C (zh) 1995-06-08 1995-06-08 低速维特比差错控制模块

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN95111063A CN1062402C (zh) 1995-06-08 1995-06-08 低速维特比差错控制模块

Publications (2)

Publication Number Publication Date
CN1129376A CN1129376A (zh) 1996-08-21
CN1062402C true CN1062402C (zh) 2001-02-21

Family

ID=5078381

Family Applications (1)

Application Number Title Priority Date Filing Date
CN95111063A Expired - Fee Related CN1062402C (zh) 1995-06-08 1995-06-08 低速维特比差错控制模块

Country Status (1)

Country Link
CN (1) CN1062402C (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8040953B2 (en) * 2005-09-29 2011-10-18 Marvell World Trade Ltd. Reliability metric generation for trellis-based detection and/or decoding

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1074068A (zh) * 1991-09-27 1993-07-07 夸尔柯姆股份有限公司 维特比解码器的比特有效回链存贮方法及其解码器
CN1088370A (zh) * 1993-05-10 1994-06-22 成都华仪电子科技开发中心 压缩维特比译码器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1074068A (zh) * 1991-09-27 1993-07-07 夸尔柯姆股份有限公司 维特比解码器的比特有效回链存贮方法及其解码器
CN1088370A (zh) * 1993-05-10 1994-06-22 成都华仪电子科技开发中心 压缩维特比译码器

Also Published As

Publication number Publication date
CN1129376A (zh) 1996-08-21

Similar Documents

Publication Publication Date Title
CN1133660A (zh) 一种应用于码分多址系统的多速率串行维特比译码器
CA2234006A1 (en) Encoding and decoding methods and apparatus
CN101969311B (zh) 一种高速并行分段交错维特比译码方法
CN1399828A (zh) 对无线信道上的信头解码的方法和系统
CN101431388A (zh) 译码编码数据帧的方法及其译码器
CN100508440C (zh) 接收移动无线信号时的译码及循环冗余校验的并行处理的方法和装置
CN100546207C (zh) 一种基于DVB-RCS标准的双二元Turbo码译码方法
EP1932240A2 (en) Method and apparatus for turbo encoding and decoding
US5490178A (en) Power and time saving initial tracebacks
CN1062402C (zh) 低速维特比差错控制模块
CN102647202B (zh) 一种基于mdfh的数据传输方法及其系统
CN2249993Y (zh) 低速维特比差错控制模块
CN101753152A (zh) 一种Turbo码译码器及译码方法
CN101425869B (zh) 一种译码方法及装置
CN106656216A (zh) 一种针对Turbo乘积码的修正的软入软出译码方法
GB2315001A (en) Viterbi decoder for depunctured codes
CN105375934A (zh) 一种针对咬尾卷积码的Viterbi解码器及解码方法
CN204615911U (zh) 一种低压电力线载波通信的调制解调芯片及装置
JPH07212336A (ja) 減少長トレースバック
CN101197195A (zh) 一种与非型闪存存储器中的数据编解码方法及装置
CN1917410B (zh) 一种scdma系统中的信道编码调制方法
CN109981499A (zh) 一种综合基带数据链系统及数据传输方法
CN101262306B (zh) 一种网格编码调制码的译码方法及装置
CN100505557C (zh) 基于Viterbi译码的多路并行循环块回溯方法
CN107994970B (zh) 一种基于arinc429总线通信的通用数据解码方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee