CN106094383B - 一种阵列基板布线结构、液晶显示面板及液晶显示器 - Google Patents
一种阵列基板布线结构、液晶显示面板及液晶显示器 Download PDFInfo
- Publication number
- CN106094383B CN106094383B CN201610767835.9A CN201610767835A CN106094383B CN 106094383 B CN106094383 B CN 106094383B CN 201610767835 A CN201610767835 A CN 201610767835A CN 106094383 B CN106094383 B CN 106094383B
- Authority
- CN
- China
- Prior art keywords
- film transistor
- article
- tft
- thin film
- grid line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种阵列基板布线结构中的每一布线单元包括九条数据线、四条栅极线及晶体管矩阵,第一、四、六、七及九数据线为第一极性,第二、三、五及八数据线为第二极性,第一行晶体管位于第一及二条栅极线之间,第二行晶体管位于第三及四条栅极线之间,第一及四条栅极线与第一极性的数据线控制第一、七、十一及十三列的晶体管,与第二极性的数据线控制第二、四、八及十四列的晶体管,第二及三条栅极线与第一极性的数据线控制第六、十、十二及十六列的晶体管,与第二极性的数据线控制第三、五、九及十五列的晶体管,所有栅极线中的奇数栅极线依次开启后偶数栅极线再依次开启,以使得相应的每一个像素的极性与任意相邻的像素的极性相反。
Description
技术领域
本发明涉及显示领域,尤其涉及一种阵列基板布线结构、显示显示面板及液晶显示器。
背景技术
为降低液晶面板生产的制作成本,一种HSD结构的液晶面板应运而生。该种面板将栅线的数量加倍,而数据线的数量减半,从而减少驱动数据线的芯片的数量,达到降低成本的目的。将这种HSD技术用于LTPS中,由于LTPS本身拥有分路器设计,将扇出处的一根走线分为多根数据线,通过时序来控像素数据线。这样会更进一步减少集成芯片的引脚输出端,缩小集成芯片的尺寸,节省成本。但是这样会导致任何一根扇出线控制下的多根数据线的极性完全相同,液晶在极性反转的过程中实现的是帧反转模式,这样会导致面板出现严重的闪烁现象,影响显示面板的性能。
发明内容
本发明提供一种阵列基板布线结构,以避免使液晶面板出现闪烁现象,从而提高液晶显示面板的性能。
本发明还提供了一种液晶显示面板及液晶显示器。
本发明提供一种阵列基板布线结构,应用于液晶显示面板中,所述阵列基板布线结构包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2×16矩阵形式排布的薄膜晶体管,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
其中,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。
其中,所述布线单元还包括第五至第八条栅极线及第二组以2×16矩阵形式排布的薄膜晶体管,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了4×16矩阵形式排布的薄膜晶体管,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第五及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
本发明提供一种液晶显示面板,包括:
若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2×16矩阵形式排布的薄膜晶体管;
像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2×16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵;
其中,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
其中,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。
其中,所述布线单元还包括第五至第八条栅极线及第二组以2×16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2×16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了4×16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方形成4×16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第五及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
本发明提供一种液晶显示器,包括液晶显示面板、背光模块及驱动控制电路,所述背光模块用于提供所述液晶显示面板所需的光线,所述液晶显示面板包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2×16矩阵形式排布的薄膜晶体管;
像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2×16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵;
其中,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
其中,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。
其中,所述布线单元还包括第五至第八条栅极线及第二组以2×16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2×16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了4×16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方形成4×16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第五及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
其中,所述驱动控制电路包括:
栅极驱动器,设置于所述液晶显示面板的一侧,且耦接在所述液晶显示面板的所有所述栅极线,用以序列提供扫描信号;
源极驱动器,耦接所述液晶显示面板的所有数据线,用以提供多个显示数据;以及
时序控制器,耦接并控制所述栅极驱动器及源极驱动器。
本发明的所述阵列基板布线结构包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2×16矩阵形式排布的薄膜晶体管,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免了所述液晶显示面板出现闪烁现象,提高了液晶显示面板的显示画面的品质。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明第一方案实施例提供的阵列基板布线结构的示意图。
图2为图1中的布线单元的示意图。
图3为本发明阵列基板布线结构的驱动时序图。
图4为在第一帧时布线单元对应的像素单元的极性效果图。
图5为在第二帧时布线单元对应的像素单元的极性效果图。
图6为本发明布线单元对应的像素单元的极性效果图。
图7为布线单元中的数据线极性切换后的布线单元的示意图。
图8为图7的布线单元对应的像素单元的极性效果图。
图9为本发明第二方案实施例提供的液晶显示面板的示意图。
图10为本发明第三方案实施例提供的液晶显示器的框图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1及图2,本发明第一方案实施例提供了一种阵列基板布线结构100。所述阵列基板布线结构100应用于液晶显示面板中。所述阵列基板布线结构100包括若干布线单元200,所述若干布线单元200从左到右从上到下依次排布设置。其中,每一布线单元200包括依次从左到右排布的第一至第九条数据线D1-D9、依次从上到下排布的第一至第四条栅极线G1-G4,及第一组以2×16矩阵形式排布的薄膜晶体管30。所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线G1及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线G1及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线G1及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
需要说明的是,所述栅极线用于控制所述薄膜晶体管30的启闭。所述数据线用于在相应的薄膜晶体管30开启后对薄膜晶体管30进行充电。当对薄膜晶体管30进行充电数据线输出正电压信号时,所述薄膜晶体管30对应的像素的极性为正。当对薄膜晶体管30进行充电数据线输出负电压信号时,所述薄膜晶体管30对应的像素的极性为负。
请参阅图3,所有栅极线中的奇数栅极线从上到下开启在第一帧,之后偶数栅极线从上到下开启在第二帧。其中,在第一帧,具有所述阵列基板布线结构的显示面板的效果图如图4。在第二帧,具有所述阵列基板布线结构的显示面板的效果图如图5。叠加后,具有所述阵列基板布线结构的显示面板的效果图如图6。因此,本发明实现了点反转,避免了液晶显示面板出现闪烁的现象。
在本实施例中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线G1及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线G1及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线G1及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,提高了液晶显示面板的显示画面的品质。
在本实施例中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9输出正电压信号,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出负电压信号。当所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9输出负电压信号时,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出正电压信号。所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性仍然相反,因此,所有数据线的极性切换不会出现闪烁现象,不会影响液晶显示面板的显示画面的品质。
进一步地,所述布线单元200还包括第五至第八条栅极线G5-G8及第二组以2×16矩阵形式排布的薄膜晶体管。所述第二组薄膜晶体管设置于所述第一组薄膜晶体管30的下方形成了4×16矩阵形式排布的薄膜晶体管。所述第五至第八条栅极线G5-G8依次排列在所述第四条栅极线G4的下方。所述第五条栅极线G5与所述第四条栅极线G4并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线G5及G6之间,所述第七条栅极线G7与所述第六条栅极线G6并排设置,所述第四行薄膜晶体管位于所述第七条栅极线G7与所述第八条栅极线G8之间,所述第五及第八条栅极线G5及G8与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线G5及G8与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线G6及G7与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线G6及G7与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
在本实施例中,布线单元200在液晶显示面板的源极驱动器及栅极驱动器的驱动下,使得所述薄膜晶体管矩阵对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免了液晶显示面板出现闪烁的现象,提高了液晶显示面板的显示画面的品质。
在本实施例中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7及D9输出正电压信号,所述第二、第三、第五及第八数据线D2、D3、D5及D8输出负电压信号。当所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7及D9输出负电压信号时,所述第二、第三、第五及第八数据线D2、D3、D5及D8输出正电压信号。所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性仍然相反,本发明仍然可以实现点反转(如图7及图8)。反转的原理与本实施例中的反转原理相同。
请参阅图9,本发明第二方案提供一种液晶显示面板400。所述液晶显示面板400包括若干布线单元及像素阵列,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元200包括依次从左到右排布的第一至第九条数据线D1-D9、依次从上到下排布的第一至第四条栅极线G1-G4,及第一组以2×16矩阵形式排布的薄膜晶体管30。
所述像素阵列包括若干像素单元,每一像素单元包括第一组以2×16矩阵形式进行排布的像素50。所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵。
所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线G1及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线G1及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线G1及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
需要说明的是,所述栅极线用于控制所述薄膜晶体管30的启闭。所述数据线用于在相应的薄膜晶体管30开启后对薄膜晶体管30进行充电。当对薄膜晶体管30进行充电数据线输出正电压信号时,所述薄膜晶体管30对应的像素的极性为正。当对薄膜晶体管30进行充电数据线输出负电压信号时,所述薄膜晶体管30对应的像素的极性为负。其中,在第一帧,具有所述阵列基板布线结构的显示面板的效果图如图4。在第二帧,具有所述阵列基板布线结构的显示面板的效果图如图5。叠加后,具有所述阵列基板布线结构的显示面板的效果图如图6。因此,本发明实现了点反转,避免了液晶显示面板出现闪烁的现象。
在本实施例中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线G1及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线G1及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线G1及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免了所述液晶显示面板400出现闪烁的现象,提高了所述液晶显示面板400的显示画面的品质。
在本实施例中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9输出正电压信号,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出负电压信号。当所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9输出负电压信号时,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出正电压信号。所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性仍然相反,因此,所有数据线的极性切换不会出现闪烁现象,不会影响液晶显示面板400的显示画面的品质。
进一步地,所述布线单元200还包括第五至第八条栅极线G5-G8及第二组以2×16矩阵形式排布的薄膜晶体管。所述第二组薄膜晶体管设置于所述第一组薄膜晶体管30的下方形成了4×16矩阵形式排布的薄膜晶体管。所述第五至第八条栅极线G5-G8依次排列在所述第四条栅极线G4的下方。所述第五条栅极线G5与所述第四条栅极线G4并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线G5及G6之间,所述第七条栅极线G7与所述第六条栅极线G6并排设置,所述第四行薄膜晶体管位于所述第七条栅极线G7与所述第八条栅极线G8之间,所述第五及第八条栅极线G5及G8与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线G5及G8与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线G6及G7与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线G6及G7与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
在本实施例中,布线单元200在所述液晶显示面板400的源极驱动器及栅极驱动器的驱动下,使得所述薄膜晶体管矩阵对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免所述液晶显示面板400出现闪烁的现象,提高了所述液晶显示面板400的显示画面的品质。
请参阅图10,本发明第三方案提供一种液晶显示器500。所述液晶显示器包括液晶显示面板400、背光模块510及驱动控制电路520。所述背光模块510用于提供所述液晶显示面板400所需的光线。所述液晶显示面板为上述第二方案提供的液晶显示面板400。由于所述液晶显示面板400已在上述第二方案实施例中进行了详细的描述,故在此不再赘述。所述驱动控制电路520用于控制所述像素阵列。
进一步地,所述驱动控制电路520还包括栅极驱动器、源极驱动器及时序控制器。所述栅极驱动器设置于所述液晶显示面板的一侧,且耦接在所述液晶显示面板的所有所述栅极线,用以序列提供扫描信号。所述源极驱动器耦接所述液晶显示面板的所有数据线,用以提供多个显示数据。所述时序控制器耦接并控制所述栅极驱动器及源极驱动器。
在本实施例中,所述液晶显示器500包括若干布线单元200及像素矩阵。在每一布线单元200中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线G1及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线G1及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线G1及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,提高了所述液晶显示器500的显示画面的品质。
以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本发明权利要求所作的等同变化,仍属于发明所涵盖的范围。
Claims (10)
1.一种阵列基板布线结构,应用于液晶显示面板中,其特征在于:所述阵列基板布线结构包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2×16矩阵形式排布的薄膜晶体管,所述第一、第四、第六、第七及第九条数据线为第一极性,所述第二、第三、第五及第八条数据线为第二极性,所述第一极性与第二极性相反,第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制所述第一组薄膜晶体管中的第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制所述第一组薄膜晶体管中的第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制所述第一组薄膜晶体管中的第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制所述第一组薄膜晶体管中的第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
2.如权利要求1所述的阵列基板布线结构,其特征在于,所述第一、第四、第六、第七及第九条数据线输出正电压信号时,所述第二、第三、第五及第八条数据线输出负电压信号;当所述第一、第四、第六、第七及第九条数据线输出负电压信号时,所述第二、第三、第五及第八条数据线输出正电压信号。
3.如权利要求2所述的阵列基板布线结构,其特征在于,所述布线单元还包括第五至第八条栅极线及第二组以2×16矩阵形式排布的薄膜晶体管,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方,所述第一组薄膜晶体管和所述第二组薄膜晶体管形成了4×16矩阵形式排布的薄膜晶体管,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第五及第八条栅极线与第一极性的数据线控制所述第二组薄膜晶体管中的第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线与第二极性的数据线控制所述第二组薄膜晶体管中的第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线与第一极性的数据线控制所述第二组薄膜晶体管中的第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线与第二极性的数据线控制所述第二组薄膜晶体管中的第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
4.一种液晶显示面板,包括:
若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2×16矩阵形式排布的薄膜晶体管;
像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2×16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵;
其中,所述第一、第四、第六、第七及第九条数据线为第一极性,所述第二、第三、第五及第八条数据线为第二极性,所述第一极性与第二极性相反,第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制所述第一组薄膜晶体管中的第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制所述第一组薄膜晶体管中的第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制所述第一组薄膜晶体管中的第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制所述第一组薄膜晶体管中的第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
5.如权利要求4所述的液晶显示面板,其特征在于,所述第一、第四、第六、第七及第九条数据线输出正电压信号时,所述第二、第三、第五及第八条数据线输出负电压信号;当所述第一、第四、第六、第七及第九条数据线输出负电压信号时,所述第二、第三、第五及第八条数据线输出正电压信号。
6.如权利要求5所述的液晶显示面板,其特征在于,所述布线单元还包括第五至第八条栅极线及第二组以2×16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2×16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方,所述第一组薄膜晶体管和所述第二组薄膜晶体管形成了4×16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方,所述第一组像素和所述第二组像素形成4×16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第五及第八条栅极线与第一极性的数据线控制所述第二组薄膜晶体管中的第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线与第二极性的数据线控制所述第二组薄膜晶体管中的第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线与第一极性的数据线控制所述第二组薄膜晶体管中的第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线与第二极性的数据线控制所述第二组薄膜晶体管中的第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
7.一种液晶显示器,包括液晶显示面板、背光模块及驱动控制电路,所述背光模块用于提供所述液晶显示面板所需的光线,所述液晶显示面板包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2×16矩阵形式排布的薄膜晶体管;
像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2×16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵;
其中,所述第一、第四、第六、第七及第九条数据线为第一极性,所述第二、第三、第五及第八条数据线为第二极性,所述第一极性与第二极性相反,第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制所述第一组薄膜晶体管中的第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制所述第一组薄膜晶体管中的第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制所述第一组薄膜晶体管中的第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制所述第一组薄膜晶体管中的第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
8.如权利要求7所述的液晶显示器,其特征在于,所述第一、第四、第六、第七及第九条数据线输出正电压信号时,所述第二、第三、第五及第八条数据线输出负电压信号;当所述第一、第四、第六、第七及第九条数据线输出负电压信号时,所述第二、第三、第五及第八条数据线输出正电压信号。
9.如权利要求8所述的液晶显示器,其特征在于,所述布线单元还包括第五至第八条栅极线及第二组以2×16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2×16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方,所述第一组薄膜晶体管和所述第二组薄膜晶体管形成了4×16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方,所述第一组像素和所述第二组像素形成4×16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第五及第八条栅极线与第一极性的数据线控制所述第二组薄膜晶体管中的第一、第七、第十一及第十三列的薄膜晶体管,所述第五及第八条栅极线与第二极性的数据线控制所述第二组薄膜晶体管中的第二、第四、第八及第十四列的薄膜晶体管,所述第六及第七条栅极线与第一极性的数据线控制所述第二组薄膜晶体管中的第六、第十、第十二及第十六列的薄膜晶体管,所述第六及第七条栅极线与第二极性的数据线控制所述第二组薄膜晶体管中的第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
10.如权利要求9所述的液晶显示器,其特征在于,所述驱动控制电路包括:
栅极驱动器,设置于所述液晶显示面板的一侧,且耦接在所述液晶显示面板的所有所述栅极线,用以序列提供扫描信号;
源极驱动器,耦接所述液晶显示面板的所有数据线,用以提供多个显示数据;以及
时序控制器,耦接并控制所述栅极驱动器及源极驱动器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610767835.9A CN106094383B (zh) | 2016-08-30 | 2016-08-30 | 一种阵列基板布线结构、液晶显示面板及液晶显示器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610767835.9A CN106094383B (zh) | 2016-08-30 | 2016-08-30 | 一种阵列基板布线结构、液晶显示面板及液晶显示器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106094383A CN106094383A (zh) | 2016-11-09 |
CN106094383B true CN106094383B (zh) | 2019-03-01 |
Family
ID=57224156
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610767835.9A Active CN106094383B (zh) | 2016-08-30 | 2016-08-30 | 一种阵列基板布线结构、液晶显示面板及液晶显示器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106094383B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106710562B (zh) | 2017-03-15 | 2019-04-23 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
KR102280009B1 (ko) * | 2017-05-24 | 2021-07-21 | 삼성전자주식회사 | 지그재그 연결 구조를 갖는 디스플레이 패널 및 이를 포함하는 디스플레이 장치 |
CN107145018B (zh) * | 2017-06-01 | 2020-09-01 | 昆山龙腾光电股份有限公司 | 像素排列单元、像素排列结构和显示面板 |
CN107741660B (zh) * | 2017-11-30 | 2020-07-31 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动架构、显示面板及显示装置 |
CN110187577B (zh) * | 2019-06-26 | 2021-11-16 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050101673A (ko) * | 2004-04-19 | 2005-10-25 | 삼성전자주식회사 | 액정 표시 장치 |
KR20070032546A (ko) * | 2005-09-16 | 2007-03-22 | 삼성전자주식회사 | 박막 트랜지스터 표시판과 그 제조 방법 |
CN1959480B (zh) * | 2005-11-02 | 2010-05-12 | 三星电子株式会社 | 液晶显示器 |
CN103901685A (zh) * | 2012-12-31 | 2014-07-02 | 厦门天马微电子有限公司 | 一种液晶显示器 |
CN104678668A (zh) * | 2015-02-09 | 2015-06-03 | 深超光电(深圳)有限公司 | 薄膜晶体管阵列基板及液晶显示面板 |
CN105336304A (zh) * | 2015-12-14 | 2016-02-17 | 深圳市华星光电技术有限公司 | 基于hsd结构的显示面板和显示装置 |
CN105404066A (zh) * | 2015-12-28 | 2016-03-16 | 深圳市华星光电技术有限公司 | 阵列基板及液晶显示器 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI341505B (en) * | 2006-11-27 | 2011-05-01 | Chimei Innolux Corp | Liquid crystal panel and driving method thereof |
-
2016
- 2016-08-30 CN CN201610767835.9A patent/CN106094383B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050101673A (ko) * | 2004-04-19 | 2005-10-25 | 삼성전자주식회사 | 액정 표시 장치 |
CN100538783C (zh) * | 2004-04-19 | 2009-09-09 | 三星电子株式会社 | 显示装置 |
KR20070032546A (ko) * | 2005-09-16 | 2007-03-22 | 삼성전자주식회사 | 박막 트랜지스터 표시판과 그 제조 방법 |
CN1959480B (zh) * | 2005-11-02 | 2010-05-12 | 三星电子株式会社 | 液晶显示器 |
CN103901685A (zh) * | 2012-12-31 | 2014-07-02 | 厦门天马微电子有限公司 | 一种液晶显示器 |
CN104678668A (zh) * | 2015-02-09 | 2015-06-03 | 深超光电(深圳)有限公司 | 薄膜晶体管阵列基板及液晶显示面板 |
CN105336304A (zh) * | 2015-12-14 | 2016-02-17 | 深圳市华星光电技术有限公司 | 基于hsd结构的显示面板和显示装置 |
CN105404066A (zh) * | 2015-12-28 | 2016-03-16 | 深圳市华星光电技术有限公司 | 阵列基板及液晶显示器 |
Also Published As
Publication number | Publication date |
---|---|
CN106094383A (zh) | 2016-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106094383B (zh) | 一种阵列基板布线结构、液晶显示面板及液晶显示器 | |
KR101913528B1 (ko) | 어레이 기판, 액정 패널 및 액정 디스플레이 기기 | |
KR101913527B1 (ko) | 어레이 기판, 액정 패널 및 액정 디스플레이 기기 | |
CN106125433B (zh) | 一种阵列基板布线结构、液晶显示面板及液晶显示器 | |
CN105702226A (zh) | 一种显示面板的驱动方法、显示面板及显示装置 | |
CN103730085B (zh) | 显示装置 | |
KR101018755B1 (ko) | 액정 표시 장치 | |
CN103454823B (zh) | 一种阵列基板及液晶显示面板 | |
CN102629053A (zh) | 阵列基板及显示装置 | |
EP2690491B1 (en) | Array substrate, liquid crystal panel and liquid crystal display device | |
CN104317127B (zh) | 一种液晶显示面板 | |
CN103426415B (zh) | 一种液晶显示面板的驱动电路及波形驱动方法 | |
KR20050101672A (ko) | 액정 표시 장치 및 그 구동 방법 | |
CN107633827B (zh) | 显示面板的驱动方法及显示装置 | |
CN105405424B (zh) | 像素电路及其驱动方法、驱动电路、显示装置 | |
WO2018028007A1 (zh) | Rgbw四基色面板驱动架构 | |
CN1637532B (zh) | 液晶显示器 | |
US20080231769A1 (en) | Liquid crystal display device and method of driving the same | |
CN102856320A (zh) | 一种tft阵列基板及显示器 | |
CN104280938A (zh) | 彩色显示面板及显示装置 | |
CN109523970A (zh) | 显示模组及显示装置 | |
CN103996384A (zh) | 一种液晶显示器及其驱动方式 | |
WO2014131223A1 (zh) | 阵列基板、显示装置及其控制方法 | |
CN113589608B (zh) | 显示面板及显示终端 | |
TW201939121A (zh) | 液晶顯示控制裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |