CN105959033B - 全双工收发器电路及全双工收发器操作的方法 - Google Patents
全双工收发器电路及全双工收发器操作的方法 Download PDFInfo
- Publication number
- CN105959033B CN105959033B CN201510788123.0A CN201510788123A CN105959033B CN 105959033 B CN105959033 B CN 105959033B CN 201510788123 A CN201510788123 A CN 201510788123A CN 105959033 B CN105959033 B CN 105959033B
- Authority
- CN
- China
- Prior art keywords
- node
- electric current
- capacitor
- resistor
- full
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/20—Reducing echo effects or singing; Opening or closing transmitting path; Conditioning for transmission in one direction or the other
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/50—Circuits using different frequencies for the two directions of communication
- H04B1/52—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
- H04B1/525—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa with means for reducing leakage of transmitter signal into the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/50—Circuits using different frequencies for the two directions of communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/028—Arrangements specific to the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Power Engineering (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Amplifiers (AREA)
Abstract
全双工收发器电路包含:线驱动器,用以输出第一电流及第二电流分别至第一节点以及至第二节点;第一电阻器,用以分流第一节点至接地端;第二电阻器,用以分流第二节点至接地端;第一电容器,用以耦接第一节点至第三节点;第二电容器,用以耦接第二节点至第三节点;运算放大器,用以接收来自参考节点的第一输入以及来自第三节点的第二输入,并于第四节点输出一输出电压;回授网路,包含并联连接的第三电阻器及第三电容器,用以提供自第四节点至第三节点的回授;以及具有特性阻抗的传输线,用以耦接第一节点至远端收发器电路。
Description
技术领域
本发明是关于全双工收发器电路及全双工收发器操作的方法。
背景技术
本领域通常知识者应瞭解有关用于本揭示内容的微电子相关词汇及基本概念,例如:“电压”、“电流”、“接地端”、“电阻器”、“电容器”、“电阻”、“电容”、“讯号”、“节点”、“分流”、“差动”、“单端”、“共模”、“直流”、“阻抗”、“阻抗匹配”、“逻辑讯号”、“传输线”、“特性阻抗”、“开关”以及“运算放大器”。上述词汇及基本概念对本领域的通常知识者是显而易知的,因此,在此将不会做详细说明。
倘若逻辑讯号的状态为“高(或是“1”),则表示为“有效”(asserted)。倘若逻辑讯号的状态为“低”(或是“0”),则表示为“无效”(de-asserted)。
全双工收发器是一同时使用传输器传输第一讯号并使用接收器接收第二讯号的装置。实作上,部分的第一讯号往往会泄漏至接收器并与第二讯号结合,进而形成由接收器接收并进行处理的第三讯号。泄漏至接收器的部分第一讯号称为回音。因回音会损害接收器,所以回音需要被抑制。在美国专利公告号8,045,702中,该案的发明人教示了于全双工收发器使用混合电路以降低回音。然而,混合电路是基于差动讯号传递,其中由传输器传输的第一讯号以及由接收器接收的第二讯号皆为差动讯号。如先前技术所熟知,差动讯号包含第一终端(亦可称为正终端)以及第二终端(亦可称为负终端)。反观,单端讯号仅包含单一终端。虽然传递差动讯号提供众多优点,但因为单端讯号传递的复杂度较低,故常使用在多种应用中。
发明内容
本发明的实施例的一目的是,使用共享传输媒介的单端讯号传递方案以同时间地传输第一讯号及接收第二讯号,并同时避免第一讯号干扰第二讯号的接收操作。
本发明的实施例的一目的是,使用共享传输媒介的单端讯号传递方案以同时间地传输第一讯号及接收第二讯号,并同时避免第一讯号干扰第二讯号的接收操作以及保持好的电源完整性。
本发明的实施例的一目的是,使用共享传输媒介的单端讯号传递方案以同时间地传输第一讯号及接收第二讯号,并同时避免第一讯号干扰第二讯号的接收操作、保持好的电源完整性以及在决定直流操作点时给予高度的自由。
在一实施例中,一种全双工收发器电路包含线驱动器、第一电阻器、第二电阻器、第一电容器、第二电容器、运算放大器、回授网路以及具有特性阻抗的传输线。线驱动器用以输出第一电流及第二电流分别至第一节点及至第二节点。第一电阻器用以分流第一节点至接地端;第二电阻器用以分流第二节点至接地端。第一电容器用以耦接第一节点至第三节点;第二电容器用以耦接第二节点至第三节点。运算放大器用以接收来自参考节点的第一输入以及来自第三节点的第二输入,并于第四节点输出一输出电压。回授网路包含并联连接的第三电阻器和第三电容器,用以提供自第四节点至第三节点的回授。具有特性阻抗的传输线用以耦接第一节点至远端收发器。
在一实施例中,第一电流与第二电流互补。在一实施例中,第一电阻器的阻值大约等于特性阻抗的阻值。在一实施例中,第二电阻器的阻值大约为第一电阻器的阻值的一半。在一实施例中,第一电容器的容值大约等于第二电容器的容值。在一实施例中,第一节点处的总阻抗大约等于第二节点处的总阻抗。在一实施例中,线驱动器包含电流源、第一开关以及第二开关,电流源用以提供定电流,第一开关用以当逻辑讯号为有效(asserted)时将定电流转向至第一节点;第二开关用以当逻辑讯号为无效(de-asserted)时将定电流转向至第二节点。
在一实施例中,一种方法包含下列步骤:输出第一电流及第二电流分别至第一节点及至第二节点;使用第一电阻器分流第一节点至接地端;使用第二电阻器分流第二节点至接地端;使用第一电容器耦接第一节点至第三节点;使用第二电容器耦接第二节点至第三节点;耦接参考节点至运算放大器的第一输入端;耦接第三节点至运算放大器的第二输入端;耦接运算放大器的输出端至第四节点;借由包含并联连接的第三电阻与第三电容的回授网路耦接第四节点至第三节点;使用具特性阻抗的传输线耦接第一节点至远端收发器。
在一实施例中,第一电流与第二电流互补。在一实施例中,第一电阻器的阻值大约等于特性阻抗的阻值。在一实施例中,第二电阻器的阻值大约为第一电阻器的阻值的一半。在一实施例中,第一电容器的容值大约等于第二电容器的容值。在一实施例中,第一节点处的总阻抗大约等于第二节点处的总阻抗。在一实施例中,输出第一电流及第二电流分别至第一节点至第二节点的步骤包含:当逻辑讯号为有效时,转向从电流源的定电流至第一节点,以及该逻辑讯号为无效时,转向从电流源的定电流至第二节点。
附图说明
图1为根据本发明一实施例所绘示的一全双工收发器的示意图;以及
图2为适用于图1的全双工收发器的线驱动器的示意图。
【符号说明】
100:全双工收发器
101~105:节点
110:传输线
120:线驱动器
130:回授网路
140:输入网路
150:运算放大器
V1~V4、VREF:电压
C1~C3:电容器
R1~R3:电阻器
Z0:特性阻抗
I1~I2、IC:电流
210:电流源
220:开关网路
221~222:开关
D~DB:逻辑讯号
VDD:电源供应节点
具体实施方式
本揭示内容的实施例是关于全双工收发器电路。当说明书描述认为实施本揭示内容的较佳模式的数个范例性实施例时,应了解到本揭示内容可由多种方式实作,并不限于下述特定范例,或范例特征的实作方式。于其他例中,不显示或描述熟知的内容以避免混淆本揭示内容的态样。
在本揭示内容中,逻辑讯号具有两种状态:“高”及“低”,亦可被改写为“1”及“0”。为了简洁起见,当逻辑讯号于“高”(“低”)状态时,可简单表示逻辑讯号为“高”(“低”)。同样地,为了简洁起见,有时可省略引号,简单表示逻辑讯号为高(低),亦可表示为逻辑讯号为1(0),意味著在本文中已经完成描述逻辑讯号状态的声明。
本揭示内容是从工程的观点出发,其中当第一数量与第二数量的差值小于一指定容忍量时,其说明第一数量“等于”第二数量。举例来说,如果指定容忍量为0.5毫伏(mV),100.2mV被视为等于100mV。换句话说,当我们描述“X等于Y”时,表示“X几乎等于Y,且X和Y的差值小于所关注的指令容忍量”。同样地,在数学表示中,“=”符号在工程师的观点表示“等于”。同样地,当我们描述“X为常数”,表示“X几乎是常数”;当我们描述“X为零”,表示“X小于所关注的指定容忍量,因此可被忽略”。
在本揭示内容中,电阻器的阻值代表该电阻器的电阻大小,且电容器的容值表示该电容器的电容大小。
图1为根据本发明一实施例所绘示的全双工收发器100的示意图,全双工收发器100使用单端讯号传递,并可降低同时收发造成的回音。全双工收发器100包含线驱动器120、第一电阻器R1、第二电阻器R2、输入网路104、运算放大器150、回授网路130以及具有特性阻抗Z0的传输线110。线驱动器120用以输出第一电流I1以及第二电流I2分别至第一节点101和第二节点102,其中于第一节点101处的电压和于第二节点处102的电压分别以第一电压V1以及第二电压V2表示。第一电阻器R1用以将第一节点101分流至接地端。第二电阻器R2用以将第二节点102分流至接地端。输入网路104包含第一电容器C1以及第二电容器C2,第一电容器C1用以将第一节点101耦接至第三节点103,第二电容器C2用以将第二节点102耦接至第三节点103,其中于第三节点103处的电压以第三电压V3表示。运算放大器150用以接收来自直流参考电压VREF的参考节点105的第一输入(以“+”符号表示),以及接收来自第三节点103的第二输入(以“-”符号表示),并于第四节点104输出第四电压V4。回授网路130包含并联连接的第三电阻R3和第三电容C3,用以提供运算放大器150自第四节点104至第三节点103的负回授;以及具有特性阻抗Z0的传输线110用以将第一节点101耦接至远端收发器(未绘于图1中)。
线驱动器120输出互补的第一电流I1以及第二电流I2,因此第一电流I1与第二电流I2的总合保持不变。换句话说,无论第一电流I=增加多少量,则第二电流I2必须减少相同的量,反之亦然。
第一电阻R1用以提供于第一节点101处的阻抗匹配。在一实施例中,第一电阻R1的阻值等于传输线110特性阻抗Z0的阻值,借此有效地实现第一节点101处的阻抗匹配。
第二电阻R2用以替线驱动器120建立平衡的负载;“平衡的负载”表示于第二节点102处的总阻抗等于第一节点101处的总阻抗,因此对线驱动器120来说,第一节点101便与第二节点102阻抗平衡。在一实施例中,第二电阻器R2的阻值等于第一电阻器R1的阻值的一半,且第一电容器C1的容值等于第二电容器C2的容值;若是第一电阻器R1的阻值等于特性阻抗Z0的阻值便能有效地实现平衡负载的目的。
运算放大器150、输入网路140和回授网路130组成反向放大器。相关领域的熟知该项技艺者应理解,反向放大器的增益等于回授网路130的阻抗和输入网路140的阻抗的比值。回授网路130的阻抗是为R3/(1+sR3C3)。第一电压V1与第二电压V2两者皆为反向放大器的输入,且两者看进去输入网路140的阻抗分别为1/sC1与1/sC2。因此,第四电压V4是为第一电压V1与第二电压V2的加权总合,并能表达如以下方程式:
在此,变数“s”表示拉普拉斯转换变数,其为相关领域的熟知该项技艺者所熟知且广泛地被使用,所以在此不多加赘述。当第一电容器C1的容值与第二电容器C2的容值相同,且为一共同容值CI时,我们能将方程式(1)改写为
由于全双工的本质,第一电压V1包含TX(代表传输)成分以及RX(代表接收)成分。TX成分是由第一电流I1决定,而RX成分是由在远端收发器的输出电压决定。相较之下,第二电压V2几乎仅由第二电流I2决定且几乎与远端收发器的输出电压无关。由于第三节点103为虚接地,且运算放大器150为负回授架构,因此提供第一节点101与第二节点102间良好的隔离。如此一来,我们能将方程式(2)改写为
在此,V1TX是第一电压V1的TX成分且V1RX是第一电压V1的RX成分。我们亦可写成
V1TX(s)=I1(s)Z1(s) (4)
以及
V2(s)=I2(s)Z2(s) (5)
在此,Z1是第一节点101处的总阻抗,且Z2是第二节点102处的总阻抗。如先前所述,第一电阻器R1、第二电阻器R2、第一电容器C1以及第二电容器C2用以提供线驱动器120平衡的负载,因此Z1等于Z2。令Z1与Z2皆等于ZL。接著,我们能将方程式(3)改写为
如先前所述,第一电流I1与第二电流I2互补,因此(I1(s)+I2(s))为定值,(I1(s)+I2(s))除了在直流以外均为零。然而,在直流时,为零。因此,始终为零。如此一来,方程式(6)可简化为
换句话说,当TX成分被有效去除后,第四电压V4仅包含第一电压V1的RX成分。如此一来,全双工收发器100即可实现优异的回音消除表现。
举例来说,但非用以限定本发明,在一实施例中,Z0为50Ohm(欧姆),R1为50Ohm,R2为25Ohm,C1为100fF(毫微微法拉),C2为100fF,C3为50fF,以及R3为1Mohm(兆欧姆)。
运算放大器的实现方式是为相关领域的熟知该项技艺者所熟知,在此不多加赘述。
图2描述适用于图1的线驱动器120的线驱动器200的示意图。线驱动器200包含电流源210以及开关网路220。电流源210用以输出定电流IC;开关网路220包含第一开关221与第二开关222,用以接收定电流IC并输出第一电流I1至图1的第一节点101,以及输出第二电流I2至图1的第二节点102。在此,“VDD”表示电源供应节点。第一开关221由逻辑讯号D控制,第二开关222由和逻辑讯号D互补的另一个逻辑讯号DB控制。当逻辑讯号D为1,逻辑讯号DB为0,则第一开关221导通,第二开关222断开,第一电流I1等于IC,且第二电流I2为零。当逻辑讯号D为0,逻辑讯号DB为1,则第一开关221断开,第二开关222导通,第一电流I1为零,且第二电流I2等于IC。由于互补的特性,无论逻辑讯号D的状态为何,(I1+I2)始终等于IC。因此,第一电流I1与第二电流I2为互补。电流源与开关等元件为相关领域的熟知该项技艺者所熟知,在此不多加赘述。
再次参阅图1。全双工收发器100除了提供优异的回音消除表现之外还有其他优点。首先,如先前所述,线驱动器120看到平衡的负载以及由线驱动器120输出的总电流为定值(因为第一电流I1与第二电流I2互补)。线驱动器120由电源供应电路(产生电源供应电压的电路,比如说在图1所示的电源供应节点VDD)所供电。由于自线驱动器120输出的电流总合为常数,线驱动器120所需来自电源供应电路的电源亦为常数。这对于电源供应电路来说是个优点,因为相较于所需电源无论何时皆在变化的情况来说,所需电源为定值的情况下电源供应电路能更轻易地维持稳定的电源供应电压。如此一来,随着单端讯号传递带来的不良电源完整性的问题即可获得改善。再者,输入网路140提供电容耦合至运算放大器150,此将允许第四电压V4的直流值等于参考电压VREF,而不用考虑第一电压V1或第二电压V2的直流值。换句话说,我们能借由设定参考电压VREF以控制第四电压V4的直流值,而不需考虑第一电压V1或第二电压V2的直流值。借此给予电路设计者在决定运算放大器150的直流操作点时高度的自由。
虽然本揭示内容已以实施方式揭露如上,然其并非用以限定本揭示内容,任何熟习此技艺者,在不脱离本揭示内容的精神和范围内,当可作各种的更动与润饰,因此本揭示内容的保护范围当视后附的申请专利范围所界定者为准。
Claims (7)
1.一种全双工收发器电路,包含:
一线驱动器,用以输出一第一电流至一第一节点以及一第二电流至一第二节点;
一第一电阻器,用以分流该第一节点至接地端;
一第二电阻器,用以分流该第二节点至接地端;
一第一电容器,用以耦接该第一节点至一第三节点;
一第二电容器,用以耦接该第二节点至该第三节点;
一运算放大器,用以分别接收来自一参考节点的一第一输入以及来自该第三节点的一第二输入,并于一第四节点输出一输出电压;
一回授网路,包含并联连接的一第三电阻器与一第三电容器,用以提供自该第四节点至该第三节点的一负回授;以及
一具特性阻抗的传输线,用以将该第一节点耦接至一远端收发器;
其中,该第一电流与该第二电流互补,该第一电容器的容值等于该第二电容器的容值,在该第一节点处的总阻抗等于在该第二节点处的总阻抗。
2.根据权利要求1所述的全双工收发器电路,其中该第一电阻器的阻值等于该特性阻抗的阻值。
3.根据权利要求2所述的全双工收发器电路,其中该第二电阻器的阻值为该第一电阻器的阻值的一半。
4.根据权利要求1所述的全双工收发器电路,其中该线驱动器包含:
一电流源,用以提供一定电流;
一第一开关,用以当一逻辑讯号为有效时将该定电流摆向至该第一节点;以及
一第二开关,用以当该逻辑讯号为无效时将该定电流摆向至该第二节点。
5.一种全双工收发器操作的方法,包含:
输出一第一电流至一第一节点以及一第二电流至一第二节点;
使用一第一电阻器分流该第一节点至接地端;
使用一第二电阻器分流该第二节点至接地端;
使用一第一电容器耦接该第一节点至一第三节点;
使用一第二电容器耦接该第二节点至该第三节点;
耦接一参考节点至一运算放大器的一第一输入端;
耦接该第三节点至该运算放大器的一第二输入端;
耦接该运算放大器的一输出端至一第四节点;
借由包含并联连接的一第三电阻与一第三电容的一回授网路耦接该第四节点至该第三节点,用以提供自该第四节点至该第三节点的一负回授;
使用一具特性阻抗的传输线耦接该第一节点至一远端收发器;
其中,该第一电流与该第二电流互补;该第一电容器的容值等于该第二电容器的容值;以及该第一节点处的总阻抗等于该第二节点处的总阻抗。
6.根据权利要求5所述的方法,其中该第一电阻器的阻值等于该特性阻抗的阻值;该第二电阻器的阻值为该第一电阻器的阻值的一半。
7.根据权利要求5所述的方法,其中输出该第一电流至该第一节点以及该第二电流至该第二节点的步骤包含:
当一逻辑讯号为有效时,自一电流源将一定电流摆向至该第一节点,以及当该逻辑讯号为无效时,自该电流源将该定电流摆向至该第二节点。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/641,515 US9473204B2 (en) | 2015-03-09 | 2015-03-09 | Full-duplex transceiver circuit and method thereof |
US14/641,515 | 2015-03-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105959033A CN105959033A (zh) | 2016-09-21 |
CN105959033B true CN105959033B (zh) | 2018-09-25 |
Family
ID=56888180
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510788123.0A Active CN105959033B (zh) | 2015-03-09 | 2015-11-17 | 全双工收发器电路及全双工收发器操作的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9473204B2 (zh) |
CN (1) | CN105959033B (zh) |
TW (1) | TWI587648B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10559344B2 (en) | 2016-09-16 | 2020-02-11 | Aspiring Sky Co. Limited | Hybrid non-volatile memory devices with static random access memory (SRAM) array and non-volatile memory (NVM) array |
US11361813B2 (en) | 2016-09-16 | 2022-06-14 | Aspiring Sky Co. Limited | Nonvolatile memory structures with DRAM |
US10353715B2 (en) | 2016-10-20 | 2019-07-16 | Aspiring Sky Co. Limited | Low power non-volatile SRAM memory systems |
US10402342B2 (en) | 2016-10-20 | 2019-09-03 | Aspiring Sky Co., Limited | Re-configurable non-volatile memory structures and systems |
US10673606B1 (en) * | 2019-01-22 | 2020-06-02 | Realtek Semiconductor Corp. | High-speed full-duplex transceiver and method thereof |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1347204A (zh) * | 2000-10-11 | 2002-05-01 | 印芬龙科技股份有限公司 | 可编程回波消除滤波器 |
CN1355962A (zh) * | 1999-02-05 | 2002-06-26 | 印芬龙科技股份有限公司 | 模拟回波滤波器 |
US6751202B1 (en) * | 1999-04-30 | 2004-06-15 | 3Com Corporation | Filtered transmit cancellation in a full-duplex modem data access arrangement (DAA) |
CN101065907A (zh) * | 2004-11-29 | 2007-10-31 | 科胜讯系统公司 | 回波消除系统及方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6801621B1 (en) * | 2000-06-26 | 2004-10-05 | Globespanvirata, Inc. | Circuit and method for active termination of a transmission line interface |
US7583797B2 (en) * | 2000-07-10 | 2009-09-01 | Broadcom Corporation | Single ended analog front end |
US6642707B1 (en) * | 2000-09-13 | 2003-11-04 | Teradyne, Inc. | High-speed peaking circuit for characteristic impedance control |
SE520184C2 (sv) * | 2001-10-11 | 2003-06-10 | Ericsson Telefon Ab L M | Ekosläckningsanordning |
US7002931B2 (en) * | 2002-01-31 | 2006-02-21 | Infineon Technologies North America Corp. | Power efficient line driver with high performance echo cancellation for 1000BASE-T |
US7599483B2 (en) * | 2003-12-12 | 2009-10-06 | Temic Automotive Of North America, Inc. | Echo canceler circuit and method |
US7554933B2 (en) * | 2004-01-09 | 2009-06-30 | Realtek Semiconductor Corp. | Echo cancellation device for full duplex communication systems |
US7436787B2 (en) * | 2004-02-10 | 2008-10-14 | Realtek Semiconductor Corp. | Transceiver for full duplex communication systems |
US8045702B2 (en) * | 2005-04-05 | 2011-10-25 | Realtek Semiconductor Corp. | Multi-path active hybrid circuit |
CN103002169B (zh) * | 2011-09-16 | 2014-11-26 | 瑞昱半导体股份有限公司 | 信号传收方法、信号传收电路、网络联机方法及网络装置 |
EP2675063B1 (en) * | 2012-06-13 | 2016-04-06 | Dialog Semiconductor GmbH | Agc circuit with optimized reference signal energy levels for an echo cancelling circuit |
US9419779B2 (en) * | 2013-09-06 | 2016-08-16 | Broadcom Corporation | Full-duplex driver with hybrid adaptation |
-
2015
- 2015-03-09 US US14/641,515 patent/US9473204B2/en active Active
- 2015-11-03 TW TW104136184A patent/TWI587648B/zh active
- 2015-11-17 CN CN201510788123.0A patent/CN105959033B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1355962A (zh) * | 1999-02-05 | 2002-06-26 | 印芬龙科技股份有限公司 | 模拟回波滤波器 |
US6751202B1 (en) * | 1999-04-30 | 2004-06-15 | 3Com Corporation | Filtered transmit cancellation in a full-duplex modem data access arrangement (DAA) |
CN1347204A (zh) * | 2000-10-11 | 2002-05-01 | 印芬龙科技股份有限公司 | 可编程回波消除滤波器 |
CN101065907A (zh) * | 2004-11-29 | 2007-10-31 | 科胜讯系统公司 | 回波消除系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201633727A (zh) | 2016-09-16 |
US9473204B2 (en) | 2016-10-18 |
TWI587648B (zh) | 2017-06-11 |
CN105959033A (zh) | 2016-09-21 |
US20160269076A1 (en) | 2016-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105959033B (zh) | 全双工收发器电路及全双工收发器操作的方法 | |
CN103378845B (zh) | 用于流电隔离的通信接口 | |
US8502584B1 (en) | Capacitive isolation receiver circuitry | |
US20100054345A1 (en) | High Speed Digital Galvanic Isolator with Integrated Low-Voltage Differential Signal Interface | |
CN204965418U (zh) | 一种新型rs-485接口驱动电路 | |
TWI594587B (zh) | Receive circuit capable of receiving a wide range of common-mode input voltage | |
CN105356858B (zh) | 一种巴伦及功率放大器 | |
US20130241641A1 (en) | Signal amplifier circuit for usb port | |
US20080165794A1 (en) | Dual ported network physical layer | |
CN105281794B (zh) | 可接收超宽共模输入电压范围的接收电路 | |
US20170111081A1 (en) | Balancing sense amplifier for ethernet transceiver | |
TW202038562A (zh) | 傳送器、接收器及混合式傳送接收器 | |
US10148308B2 (en) | Auxiliary channel transceiving circuit of displayport interface | |
CN105897183B (zh) | 具有消除确定性噪声功能之电路及放大器 | |
US9680527B2 (en) | Radiation hardened 10BASE-T ethernet physical layer (PHY) | |
JP5578070B2 (ja) | 全二重伝送回路、及び電子機器 | |
CN103427875A (zh) | 同轴电缆宽带接入的模拟前端系统 | |
US10528324B2 (en) | Virtual hybrid for full duplex transmission | |
CN107690109A (zh) | 超线程传输装置 | |
CN205081316U (zh) | 一种usb3.0延长线 | |
CN104462000A (zh) | 带内部上下拉电阻的无极性rs-485接口芯片 | |
CN103368554A (zh) | 光耦隔离通信电路 | |
TWI789045B (zh) | 前饋式回波消除裝置與回波消除方法 | |
CN213186525U (zh) | 音频输入电路及电子设备 | |
CN206893546U (zh) | 射频继电器差分电压控制电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |