CN105871359B - 一种基于FinFET器件的脉冲触发器 - Google Patents

一种基于FinFET器件的脉冲触发器 Download PDF

Info

Publication number
CN105871359B
CN105871359B CN201610257098.8A CN201610257098A CN105871359B CN 105871359 B CN105871359 B CN 105871359B CN 201610257098 A CN201610257098 A CN 201610257098A CN 105871359 B CN105871359 B CN 105871359B
Authority
CN
China
Prior art keywords
finfet pipe
finfet
pipe
phase inverter
drain electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610257098.8A
Other languages
English (en)
Other versions
CN105871359A (zh
Inventor
胡建平
张绪强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ningbo University
Original Assignee
Ningbo University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ningbo University filed Critical Ningbo University
Priority to CN201610257098.8A priority Critical patent/CN105871359B/zh
Publication of CN105871359A publication Critical patent/CN105871359A/zh
Application granted granted Critical
Publication of CN105871359B publication Critical patent/CN105871359B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明公开了一种基于FinFET器件的脉冲触发器,包括第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管、第五FinFET管、第六FinFET管、第七FinFET管、第一反相器、第二反相器、第三反相器、第四反相器和第五反相器,第一FinFET管、第二FinFET管和第三FinFET管为P型FinFET管,第四FinFET管、第五FinFET管、第六FinFET管和第七FinFET管为N型FinFET管;第一FinFET管和第二FinFET管的鳍的个数为1,第三FinFET管的鳍的个数为3,第四FinFET管、第五FinFET管、第六FinFET管和第七FinFET管的鳍的个数为4;优点是电路面积、延时、功耗和功耗延时积均较小。

Description

一种基于FinFET器件的脉冲触发器
技术领域
本发明涉及一种脉冲触发器,尤其是涉及一种基于FinFET器件的脉冲触发器。
背景技术
在数字电路系统中,时序逻辑电路由存储电路和组合逻辑构成,存储电路保持系统的状态,触发器作为存储电路使用。触发器在数字电路系统中起着重要作用。脉冲触发器是数字电路系统中较为常用的一种触发器。FinFET管(鳍式场效晶体管,Fin Field-EffectTransistor)是一种互补式金氧半导体(CMOS)晶体管,具有高速、低功耗和面积小等优点。目前FinFET管已被应用于脉冲触发器的设计领域。
现有的一种基于FinFET器件的脉冲触发器(同栅脉冲触发器)的电路结构图如图1所示。该脉冲触发器由4个P型FinFET管、6个N型FinFET管、四个反相器和一个或非门组成。该脉冲触发器通过一个反相器的延时得到脉冲信号,通过或非门实现数据的锁存。但是该脉冲触发器通过反相器得到的脉冲信号的脉冲宽度较小,由此导致电路性能不理想,延时、功耗和功耗延时积均较大;另外该脉冲触发器中加入或非门的反馈,使电路结构较为复杂,FinFET管数目急剧增多,电路面积和功耗急剧增大。
鉴此,设计一种电路面积、延时、功耗和功耗延时积均较小的基于FinFET器件的脉冲触发器具有重要意义。
发明内容
本发明所要解决的技术问题是提供一种电路面积、延时、功耗和功耗延时积均较小的基于FinFET器件的脉冲触发器。
本发明解决上述技术问题所采用的技术方案为:一种基于FinFET器件的脉冲触发器,包括第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管、第五FinFET管、第六FinFET管、第七FinFET管、第一反相器、第二反相器、第三反相器、第四反 相器和第五反相器,所述的第一FinFET管、所述的第二FinFET管和所述的第三FinFET管为P型FinFET管,所述的第四FinFET管、所述的第五FinFET管、所述的第六FinFET管和所述的第七FinFET管为N型FinFET管;所述的第一FinFET管和第二FinFET管的鳍的个数为1,所述的第三FinFET管的鳍的个数为3,所述的第四FinFET管、所述的第五FinFET管、所述的第六FinFET管和所述的第七FinFET管的鳍的个数为4;所述的第一FinFET管的源极、所述的第二FinFET管的源极和所述的第三FinFET管的源极均接入电源,所述的第一FinFET管的前栅、所述的第一FinFET管的背栅、所述的第四FinFET管的前栅、所述的第六FinFET管的背栅和所述的第一反相器的输入端连接且其连接端为所述的脉冲触发器的时钟端,所述的脉冲触发器的时钟端接入外部时钟信号,所述的第一FinFET管的漏极、所述的第二FinFET管的漏极、所述的第三FinFET管的前栅、所述的第三FinFET管的背栅、所述的第四FinFET管的漏极和所述的第六FinFET管的前栅连接,所述的第二FinFET管的前栅、所述的第五FinFET管的前栅、所述的第五FinFET管的背栅、所述的第七FinFET管的前栅、所述的第七FinFET管的背栅和所述的第三反相器的输出端连接,所述的第三反相器的输入端和所述的第二反相器的输出端连接,所述的第二反相器的输入端和所述的第一反相器的输出端连接,所述的第二FinFET管的背栅和所述的第四FinFET管的背栅连接且其连接端为所述的脉冲触发器的输入端,所述的第四FinFET管的源极和所述的第五FinFET管的漏极连接,所述的第五FinFET管的源极和所述的第七FinFET管的源极均接地,所述的第三FinFET管的漏极、所述的第六FinFET管的漏极、所述的第四反相器的输入端和所述的第五反相器的输出端连接且其连接端为所述的脉冲触发器的输出端,所述的第六FinFET管的源极和所述的第七FinFET管的漏极连接,所述的第四反相器的输出端和所述的第五反相器的输入端连接。
所述的第一FinFET管、所述的第二FinFET管、所述的第三FinFET管、所述的第五FinFET管和所述的第七FinFET管为低阈值FinFET管,所述的第四FinFET管和所述的第六FinFET管为高阈值FinFET管。该结构中低阈值FinFET管能够能保证电路的工作速度,电路延时较小,高阈值FinFET管能够降低漏功耗,电路工作速度快,通过低阈值FinFET管和高阈值FinFET管的配合使用,进一步降低功耗和延时。
所述的第一反相器、所述的第二反相器和所述的第三反相器三者电路结构相同,所述的第一反相器包括第八FinFET管和第九FinFET管,所述的第八FinFET管为P型FinFET管,所述的第九FinFET管为N型FinFET管,所述的第八FinFET管的鳍的个 数为2,所述的第九FinFET管的鳍的个数为1;所述的第八FinFET管和所述的第九FinFET管为高阈值FinFET管;所述的第八FinFET管的源极接入电源,所述的第八FinFET管的前栅、所述的第八FinFET管的背栅、所述的第九FinFET管的前栅和所述的第九FinFET管的背栅连接且其连接端为所述的第一反相器的输入端,所述的第八FinFET管的漏极和所述的第九FinFET管的漏极连接且其连接端为所述的第一反相器的输出端,所述的第九FinFET管的源极接地。该结构中低阈值FinFET管能够能保证电路的工作速度,电路延时较小,高阈值FinFET管能够降低漏功耗,电路工作速度快,通过低阈值FinFET管和高阈值FinFET管的配合使用,进一步降低功耗和延时。
所述的第四反相器包括第十FinFET管和第十一FinFET管,所述的第十FinFET管为P型FinFET管,所述的第十一FinFET管为N型FinFET管,所述的第十FinFET管和所述的第十一FinFET管的鳍的个数为1;所述的第十FinFET管和所述的第十一FinFET管为低阈值FinFET管;所述的第十FinFET管的源极接入电源,所述的第十FinFET管的前栅、所述的第十FinFET管的背栅、所述的第十一FinFET管的前栅和所述的第十一FinFET管的背栅连接且其连接端为所述的第四反相器的输入端,所述的第十FinFET管的漏极和所述的第十一FinFET管的漏极连接且其连接端为所述的第四反相器的输出端,所述的第十一FinFET管的源极接地。该结构中低阈值FinFET管能够能保证电路的工作速度,电路延时较小,高阈值FinFET管能够降低漏功耗,电路工作速度快,通过低阈值FinFET管和高阈值FinFET管的配合使用,进一步降低功耗和延时。
所述的第五反相器包括第十二FinFET管和第十三FinFET管,所述的第十二FinFET管为P型FinFET管,所述的第十三FinFET管为N型FinFET管,所述的第十二FinFET管的鳍的个数为2,所述的第十三FinFET管的鳍的个数为1;所述的第十二FinFET管和所述的第十三FinFET管为低阈值FinFET管;所述的第十二FinFET管的源极接入电源,所述的第十二FinFET管的前栅、所述的第十二FinFET管的背栅、所述的第十三FinFET管的前栅和所述的第十三FinFET管的背栅连接且其连接端为所述的第五反相器的输入端,所述的第十二FinFET管的漏极和所述的第十三FinFET管的漏极连接且其连接端为所述的第五反相器的输出端,所述的第十三FinFET管的源极接地。该结构中低阈值FinFET管能够能保证电路的工作速度,电路延时较小,高阈值FinFET管能够降低漏功耗,电路工作速度快,通过低阈值FinFET管和高阈值FinFET管的配合使用,进一步降低功耗和延时。
与现有技术相比,本发明的优点在于通过第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管、第五FinFET管、第六FinFET管、第七FinFET管、第一反相器、第二反相器、第三反相器、第四反相器和第五反相器构造基于FinFET器件的脉冲触发器,第一FinFET管、第二FinFET管和第三FinFET管为P型FinFET管,第四FinFET管、第五FinFET管、第六FinFET管和第七FinFET管为N型FinFET管;第一FinFET管和第二FinFET管的鳍的个数为1,第三FinFET管的鳍的个数为3,第四FinFET管、第五FinFET管、第六FinFET管和第七FinFET管的鳍的个数为4;第一反相器、第二反相器、第三反相器构成脉冲触发器的时钟控制部分;当时钟信号clk=0时,第四FinFET管4和第六FinFET管关断,第一FinFET管导通,第一FinFET管的漏极、第二FinFET管的漏极、第三FinFET管的前栅、第三FinFET管的背栅、第四FinFET管的漏极和第六FinFET管的前栅的连接节点X充电至电源Vdd,第三FinFET管断开,输出保持不变;当时钟信号clk有上升沿时,第四FinFET管和第六FinFET管导通,第五FinFET管和第七FinFET管导通很短的一段时间(即三个反相器延时的时间),电路实现采样,当三个反相器延时时间过后clkb变为低电平,第五FinFET管和第七FinFET管断开,连接节点X与输入信号无关,本发明的基于FinFET器件的脉冲触发器通过第一反相器、第二反相器和第三反相器的延时来得到短脉冲信号,从而实现数据的存储,且得到的短脉冲信号的脉冲宽度较宽且电路功耗较小,由此本发明的基于FinFET器件的脉冲触发器电路面积、延时、功耗和功耗延时积均较小。
附图说明
图1为现有的一种基于FinFET器件的脉冲触发器的电路结构图;
图2为本发明的一种基于FinFET器件的脉冲触发器的电路结构图;
图3(a)为本发明的一种基于FinFET器件的脉冲触发器中第一反相器的符号图;
图3(b)为本发明的一种基于FinFET器件的脉冲触发器中第一反相器的电路结构图;
图4(a)为本发明的一种基于FinFET器件的脉冲触发器中第四反相器的符号图;
图4(b)为本发明的一种基于FinFET器件的脉冲触发器中第四反相器的电路结构图;
图5(a)为本发明的一种基于FinFET器件的脉冲触发器中第五反相器的符号图;
图5(b)为本发明的一种基于FinFET器件的脉冲触发器中第五反相器的电路结构图;
图6为标准电压(1v)下,本发明的一种基于FinFET器件的脉冲触发器基于BSIMIMG标准工艺的仿真波形图。
具体实施方式
以下结合附图实施例对本发明作进一步详细描述。
实施例一:如图2所示,一种基于FinFET器件的脉冲触发器,包括第一FinFET管M1、第二FinFET管M2、第三FinFET管M3、第四FinFET管M4、第五FinFET管M5、第六FinFET管M6、第七FinFET管M7、第一反相器F1、第二反相器F2、第三反相器F3、第四反相器F4和第五反相器F5,第一FinFET管M1、第二FinFET管M2和第三FinFET管M3为P型FinFET管,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7为N型FinFET管;第一FinFET管M1和第二FinFET管M2的鳍的个数为1,第三FinFET管M3的鳍的个数为3,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7的鳍的个数为4;第一FinFET管M1的源极、第二FinFET管M2的源极和第三FinFET管M3的源极均接入电源,第一FinFET管M1的前栅、第一FinFET管M1的背栅、第四FinFET管M4的前栅、第六FinFET管M6的背栅和第一反相器F1的输入端连接且其连接端为脉冲触发器的时钟端,脉冲触发器的时钟端接入外部时钟信号clk,第一FinFET管M1的漏极、第二FinFET管M2的漏极、第三FinFET管M3的前栅、第三FinFET管M3的背栅、第四FinFET管M4的漏极和第六FinFET管M6的前栅连接,第二FinFET管M2的前栅、第五FinFET管M5的前栅、第五FinFET管M5的背栅、第七FinFET管M7的前栅、第七FinFET管M7的背栅和第三反相器F3的输出端连接,第三反相器F3的输入端和第二反相器F2的输出端连接,第二反相器F2的输入端和第一反相器F1的输出端连接,第二FinFET管M2的背栅和第四FinFET管M4的背栅连接且其连接端为脉冲触发器的输入端,第四FinFET管M4的源极和第五FinFET管M5的漏极连接,第五FinFET管M5的源极和第七FinFET管M7的源极均接地,第三FinFET管M3的漏极、第六FinFET管M6的漏极、第四反相器F4的输入端和第五反相器F5的输出端连接且其连接端为脉冲触发器的输出端,第六FinFET管M6的源极和第七FinFET管M7的漏极连接,第四反相器F4的输出端和第五反相器F5的输入端连接。
实施例二:如图2所示,一种基于FinFET器件的脉冲触发器,包括第一FinFET管M1、第二FinFET管M2、第三FinFET管M3、第四FinFET管M4、第五FinFET管 M5、第六FinFET管M6、第七FinFET管M7、第一反相器F1、第二反相器F2、第三反相器F3、第四反相器F4和第五反相器F5,第一FinFET管M1、第二FinFET管M2和第三FinFET管M3为P型FinFET管,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7为N型FinFET管;第一FinFET管M1和第二FinFET管M2的鳍的个数为1,第三FinFET管M3的鳍的个数为3,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7的鳍的个数为4;第一FinFET管M1的源极、第二FinFET管M2的源极和第三FinFET管M3的源极均接入电源,第一FinFET管M1的前栅、第一FinFET管M1的背栅、第四FinFET管M4的前栅、第六FinFET管M6的背栅和第一反相器F1的输入端连接且其连接端为脉冲触发器的时钟端,脉冲触发器的时钟端接入外部时钟信号clk,第一FinFET管M1的漏极、第二FinFET管M2的漏极、第三FinFET管M3的前栅、第三FinFET管M3的背栅、第四FinFET管M4的漏极和第六FinFET管M6的前栅连接,第二FinFET管M2的前栅、第五FinFET管M5的前栅、第五FinFET管M5的背栅、第七FinFET管M7的前栅、第七FinFET管M7的背栅和第三反相器F3的输出端连接,第三反相器F3的输入端和第二反相器F2的输出端连接,第二反相器F2的输入端和第一反相器F1的输出端连接,第二FinFET管M2的背栅和第四FinFET管M4的背栅连接且其连接端为脉冲触发器的输入端,第四FinFET管M4的源极和第五FinFET管M5的漏极连接,第五FinFET管M5的源极和第七FinFET管M7的源极均接地,第三FinFET管M3的漏极、第六FinFET管M6的漏极、第四反相器F4的输入端和第五反相器F5的输出端连接且其连接端为脉冲触发器的输出端,第六FinFET管M6的源极和第七FinFET管M7的漏极连接,第四反相器F4的输出端和第五反相器F5的输入端连接。
本实施例中,第一FinFET管M1、第二FinFET管M2、第三FinFET管M3、第五FinFET管M5和第七FinFET管M7为低阈值FinFET管且其阈值为0.1V,第四FinFET管M4和第六FinFET管M6为高阈值FinFET管且其阈值为0.6V。
实施例三:如图2所示,一种基于FinFET器件的脉冲触发器,包括第一FinFET管M1、第二FinFET管M2、第三FinFET管M3、第四FinFET管M4、第五FinFET管M5、第六FinFET管M6、第七FinFET管M7、第一反相器F1、第二反相器F2、第三反相器F3、第四反相器F4和第五反相器F5,第一FinFET管M1、第二FinFET管M2和第三FinFET管M3为P型FinFET管,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7为N型FinFET管;第一FinFET管M1和第二 FinFET管M2的鳍的个数为1,第三FinFET管M3的鳍的个数为3,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7的鳍的个数为4;第一FinFET管M1的源极、第二FinFET管M2的源极和第三FinFET管M3的源极均接入电源,第一FinFET管M1的前栅、第一FinFET管M1的背栅、第四FinFET管M4的前栅、第六FinFET管M6的背栅和第一反相器F1的输入端连接且其连接端为脉冲触发器的时钟端,脉冲触发器的时钟端接入外部时钟信号clk,第一FinFET管M1的漏极、第二FinFET管M2的漏极、第三FinFET管M3的前栅、第三FinFET管M3的背栅、第四FinFET管M4的漏极和第六FinFET管M6的前栅连接,第二FinFET管M2的前栅、第五FinFET管M5的前栅、第五FinFET管M5的背栅、第七FinFET管M7的前栅、第七FinFET管M7的背栅和第三反相器F3的输出端连接,第三反相器F3的输入端和第二反相器F2的输出端连接,第二反相器F2的输入端和第一反相器F1的输出端连接,第二FinFET管M2的背栅和第四FinFET管M4的背栅连接且其连接端为脉冲触发器的输入端,第四FinFET管M4的源极和第五FinFET管M5的漏极连接,第五FinFET管M5的源极和第七FinFET管M7的源极均接地,第三FinFET管M3的漏极、第六FinFET管M6的漏极、第四反相器F4的输入端和第五反相器F5的输出端连接且其连接端为脉冲触发器的输出端,第六FinFET管M6的源极和第七FinFET管M7的漏极连接,第四反相器F4的输出端和第五反相器F5的输入端连接。
本实施例中,如图3(a)和图3(b)所示,第一反相器F1、第二反相器F2和第三反相器F3三者电路结构相同,第一反相器F1包括第八FinFET管M8和第九FinFET管M9,第八FinFET管M8为P型FinFET管,第九FinFET管M9为N型FinFET管,第八FinFET管M8的鳍的个数为2,第九FinFET管M9的鳍的个数为1;第八FinFET管M8和第九FinFET管M9为高阈值FinFET管且其阈值为0.6V;第八FinFET管M8的源极接入电源,第八FinFET管M8的前栅、第八FinFET管M8的背栅、第九FinFET管M9的前栅和第九FinFET管M9的背栅连接且其连接端为第一反相器F1的输入端,第八FinFET管M8的漏极和第九FinFET管M9的漏极连接且其连接端为第一反相器F1的输出端,第九FinFET管M9的源极接地。
实施例四:如图2所示,一种基于FinFET器件的脉冲触发器,包括第一FinFET管M1、第二FinFET管M2、第三FinFET管M3、第四FinFET管M4、第五FinFET管M5、第六FinFET管M6、第七FinFET管M7、第一反相器F1、第二反相器F2、第三反相器F3、第四反相器F4和第五反相器F5,第一FinFET管M1、第二FinFET管M2 和第三FinFET管M3为P型FinFET管,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7为N型FinFET管;第一FinFET管M1和第二FinFET管M2的鳍的个数为1,第三FinFET管M3的鳍的个数为3,第四FinFET管M4、第五FinFET管M5、第六FinFET管M6和第七FinFET管M7的鳍的个数为4;第一FinFET管M1的源极、第二FinFET管M2的源极和第三FinFET管M3的源极均接入电源,第一FinFET管M1的前栅、第一FinFET管M1的背栅、第四FinFET管M4的前栅、第六FinFET管M6的背栅和第一反相器F1的输入端连接且其连接端为脉冲触发器的时钟端,脉冲触发器的时钟端接入外部时钟信号clk,第一FinFET管M1的漏极、第二FinFET管M2的漏极、第三FinFET管M3的前栅、第三FinFET管M3的背栅、第四FinFET管M4的漏极和第六FinFET管M6的前栅连接,第二FinFET管M2的前栅、第五FinFET管M5的前栅、第五FinFET管M5的背栅、第七FinFET管M7的前栅、第七FinFET管M7的背栅和第三反相器F3的输出端连接,第三反相器F3的输入端和第二反相器F2的输出端连接,第二反相器F2的输入端和第一反相器F1的输出端连接,第二FinFET管M2的背栅和第四FinFET管M4的背栅连接且其连接端为脉冲触发器的输入端,第四FinFET管M4的源极和第五FinFET管M5的漏极连接,第五FinFET管M5的源极和第七FinFET管M7的源极均接地,第三FinFET管M3的漏极、第六FinFET管M6的漏极、第四反相器F4的输入端和第五反相器F5的输出端连接且其连接端为脉冲触发器的输出端,第六FinFET管M6的源极和第七FinFET管M7的漏极连接,第四反相器F4的输出端和第五反相器F5的输入端连接。
本实施例中,如图3(a)和图3(b)所示,第一反相器F1、第二反相器F2和第三反相器F3三者电路结构相同,第一反相器F1包括第八FinFET管M8和第九FinFET管M9,第八FinFET管M8为P型FinFET管,第九FinFET管M9为N型FinFET管,第八FinFET管M8的鳍的个数为2,第九FinFET管M9的鳍的个数为1;第八FinFET管M8和第九FinFET管M9为高阈值FinFET管且其阈值为0.6V;第八FinFET管M8的源极接入电源,第八FinFET管M8的前栅、第八FinFET管M8的背栅、第九FinFET管M9的前栅和第九FinFET管M9的背栅连接且其连接端为第一反相器F1的输入端,第八FinFET管M8的漏极和第九FinFET管M9的漏极连接且其连接端为第一反相器F1的输出端,第九FinFET管M9的源极接地。
本实施例中,如图4(a)和图4(b)所示,第四反相器F4包括第十FinFET管M10和第十一FinFET管M11,第十FinFET管M10为P型FinFET管,第十一FinFET管 M11为N型FinFET管,第十FinFET管M10和第十一FinFET管M11的鳍的个数为1;第十FinFET管M10和第十一FinFET管M11为低阈值FinFET管且其阈值为0.1V;第十FinFET管M10的源极接入电源,第十FinFET管M10的前栅、第十FinFET管M10的背栅、第十一FinFET管M11的前栅和第十一FinFET管M11的背栅连接且其连接端为第四反相器F4的输入端,第十FinFET管M10的漏极和第十一FinFET管M11的漏极连接且其连接端为第四反相器F4的输出端,第十一FinFET管M11的源极接地。
本实施例中,如图5(a)和图5(b)所示第五反相器F5包括第十二FinFET管M12和第十三FinFET管M13,第十二FinFET管M12为P型FinFET管,第十三FinFET管M13为N型FinFET管,第十二FinFET管M12的鳍的个数为2,第十三FinFET管M13的鳍的个数为1;第十二FinFET管M12和第十三FinFET管M13为低阈值FinFET管且其阈值为0.1V;第十二FinFET管M12的源极接入电源,第十二FinFET管M12的前栅、第十二FinFET管M12的背栅、第十三FinFET管M13的前栅和第十三FinFET管M13的背栅连接且其连接端为第五反相器F5的输入端,第十二FinFET管M12的漏极和第十三FinFET管M13的漏极连接且其连接端为第五反相器F5的输出端,第十三FinFET管M13的源极接地。
为了验证本发明的基于FinFET器件的脉冲触发器的优越性,以下在BSIMIMG这种标准工艺下,对本发明所提出的基于FinFET器件的脉冲触发器和现有的基于FinFET器件的脉冲触发器的各种性能进行比较。使用电路仿真工具HSPICE在电路的输入频率为100MHz、400MHz、0.8GHz、1GHz的条件下对两种电路结构进行仿真比较分析,BSIMIMG工艺库对应的电源电压为1V。标准电压(1v)下,本发明的一种基于FinFET器件的脉冲触发器基于BSIMIMG标准工艺的仿真波形图如图6所示。
表1为在BSIMIMG标准工艺,输入频率为100MHz下本发明的基于FinFET器件的脉冲触发器(简称本发明脉冲触发器)与现有的基于FinFET器件的脉冲触发器(简称同栅脉冲触发器)的性能比较。
表1
从表1中可以得出:本发明的基于FinFET器件的脉冲触发器与现有的基于FinFET器件的同脉冲触发器相比,晶体管数量减少5个,延时降低了29.6%,平均总功耗降低 了48%,功耗延时积降低了63.6%。
表2为在BSIMIMG标准工艺,输入频率为400MHz下的基于FinFET器件的脉冲触发器(简称本发明脉冲触发器)与现有的基于FinFET器件的脉冲触发器(简称同栅脉冲触发器)的性能比较。
表2
从表2中可以得出:本发明的基于FinFET器件的脉冲触发器与现有的基于FinFET器件的同脉冲触发器相比,晶体管数量减少5个,延时降低了29.6%,平均总功耗分别降低了47.5%,功耗延时积降低了63%。
表3为在BSIMIMG标准工艺,输入频率为0.8GHz下的基于FinFET器件的脉冲触发器(简称本发明脉冲触发器)与现有的基于FinFET器件的脉冲触发器(简称同栅脉冲触发器)的性能比较。
表3
从表3中可以得出:本发明的基于FinFET器件的脉冲触发器与现有的基于FinFET器件的同脉冲触发器相比,晶体管数量减少5个,延时降低了29.6%,平均总功耗分别降低了47%,功耗延时积降低了62%。
表4为在BSIMIMG标准工艺,输入频率为1GHz下的基于FinFET器件的脉冲触发器(简称本发明脉冲触发器)与现有的基于FinFET器件的脉冲触发器(简称同栅脉冲触发器)的性能比较。
表4
从表4中可以得出:本发明的基于FinFET器件的脉冲触发器与现有的基于FinFET器件的同脉冲触发器相比,晶体管数量减少5个,延时降低了29.6%,平均总功耗降低 了47%,功耗延时积降低了62.7%。
由上述的比较数据可见,在不影响电路性能的前提下,本发明的基于FinFET器件的脉冲触发器与现有的基于FinFET器件的同脉冲触发器相比,晶体管的数量减少了5个,电路面积、延时、功耗和功耗延时积均得到了显著优化。

Claims (4)

1.一种基于FinFET器件的脉冲触发器,其特征在于包括第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管、第五FinFET管、第六FinFET管、第七FinFET管、第一反相器、第二反相器、第三反相器、第四反相器和第五反相器,所述的第一FinFET管、所述的第二FinFET管和所述的第三FinFET管为P型FinFET管,所述的第四FinFET管、所述的第五FinFET管、所述的第六FinFET管和所述的第七FinFET管为N型FinFET管;
所述的第一FinFET管和第二FinFET管的鳍的个数为1,所述的第三FinFET管的鳍的个数为3,所述的第四FinFET管、所述的第五FinFET管、所述的第六FinFET管和所述的第七FinFET管的鳍的个数为4;
所述的第一FinFET管的源极、所述的第二FinFET管的源极和所述的第三FinFET管的源极均接入电源,所述的第一FinFET管的前栅、所述的第一FinFET管的背栅、所述的第四FinFET管的前栅、所述的第六FinFET管的背栅和所述的第一反相器的输入端连接且其连接端为所述的脉冲触发器的时钟端,所述的脉冲触发器的时钟端接入外部时钟信号,所述的第一FinFET管的漏极、所述的第二FinFET管的漏极、所述的第三FinFET管的前栅、所述的第三FinFET管的背栅、所述的第四FinFET管的漏极和所述的第六FinFET管的前栅连接,所述的第二FinFET管的前栅、所述的第五FinFET管的前栅、所述的第五FinFET管的背栅、所述的第七FinFET管的前栅、所述的第七FinFET管的背栅和所述的第三反相器的输出端连接,所述的第三反相器的输入端和所述的第二反相器的输出端连接,所述的第二反相器的输入端和所述的第一反相器的输出端连接,所述的第二FinFET管的背栅和所述的第四FinFET管的背栅连接且其连接端为所述的脉冲触发器的输入端,所述的第四FinFET管的源极和所述的第五FinFET管的漏极连接,所述的第五FinFET管的源极和所述的第七FinFET管的源极均接地,所述的第三FinFET管的漏极、所述的第六FinFET管的漏极、所述的第四反相器的输入端和所述的第五反相器的输出端连接且其连接端为所述的脉冲触发器的输出端,所述的第六FinFET管的源极和所述的第七FinFET管的漏极连接,所述的第四反相器的输出端和所述的第五反相器的输入端连接;
所述的第一FinFET管、所述的第二FinFET管、所述的第三FinFET管、所述的第五FinFET管和所述的第七FinFET管为低阈值FinFET管,所述的第四FinFET管和所述的第六FinFET管为高阈值FinFET管。
2.根据权利要求1所述的一种基于FinFET器件的脉冲触发器,其特征在于所述的第一反相器、所述的第二反相器和所述的第三反相器三者电路结构相同,所述的第一反相器包括第八FinFET管和第九FinFET管,所述的第八FinFET管为P型FinFET管,所述的第九FinFET管为N型FinFET管,所述的第八FinFET管的鳍的个数为2,所述的第九FinFET管的鳍的个数为1;所述的第八FinFET管和所述的第九FinFET管为高阈值FinFET管;所述的第八FinFET管的源极接入电源,所述的第八FinFET管的前栅、所述的第八FinFET管的背栅、所述的第九FinFET管的前栅和所述的第九FinFET管的背栅连接且其连接端为所述的第一反相器的输入端,所述的第八FinFET管的漏极和所述的第九FinFET管的漏极连接且其连接端为所述的第一反相器的输出端,所述的第九FinFET管的源极接地。
3.根据权利要求1所述的一种基于FinFET器件的脉冲触发器,其特征在于所述的第四反相器包括第十FinFET管和第十一FinFET管,所述的第十FinFET管为P型FinFET管,所述的第十一FinFET管为N型FinFET管,所述的第十FinFET管和所述的第十一FinFET管的鳍的个数为1;所述的第十FinFET管和所述的第十一FinFET管为低阈值FinFET管;所述的第十FinFET管的源极接入电源,所述的第十FinFET管的前栅、所述的第十FinFET管的背栅、所述的第十一FinFET管的前栅和所述的第十一FinFET管的背栅连接且其连接端为所述的第四反相器的输入端,所述的第十FinFET管的漏极和所述的第十一FinFET管的漏极连接且其连接端为所述的第四反相器的输出端,所述的第十一FinFET管的源极接地。
4.根据权利要求1所述的一种基于FinFET器件的脉冲触发器,其特征在于所述的第五反相器包括第十二FinFET管和第十三FinFET管,所述的第十二FinFET管为P型FinFET管,所述的第十三FinFET管为N型FinFET管,所述的第十二FinFET管的鳍的个数为2,所述的第十三FinFET管的鳍的个数为1;所述的第十二FinFET管和所述的第十三FinFET管为低阈值FinFET管;所述的第十二FinFET管的源极接入电源,所述的第十二FinFET管的前栅、所述的第十二FinFET管的背栅、所述的第十三FinFET管的前栅和所述的第十三FinFET管的背栅连接且其连接端为所述的第五反相器的输入端,所述的第十二FinFET管的漏极和所述的第十三FinFET管的漏极连接且其连接端为所述的第五反相器的输出端,所述的第十三FinFET管的源极接地。
CN201610257098.8A 2016-04-22 2016-04-22 一种基于FinFET器件的脉冲触发器 Active CN105871359B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610257098.8A CN105871359B (zh) 2016-04-22 2016-04-22 一种基于FinFET器件的脉冲触发器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610257098.8A CN105871359B (zh) 2016-04-22 2016-04-22 一种基于FinFET器件的脉冲触发器

Publications (2)

Publication Number Publication Date
CN105871359A CN105871359A (zh) 2016-08-17
CN105871359B true CN105871359B (zh) 2019-04-16

Family

ID=56633445

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610257098.8A Active CN105871359B (zh) 2016-04-22 2016-04-22 一种基于FinFET器件的脉冲触发器

Country Status (1)

Country Link
CN (1) CN105871359B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1664903A (zh) * 2004-03-06 2005-09-07 鸿富锦精密工业(深圳)有限公司 混合锁存触发器
CN102684647A (zh) * 2012-05-11 2012-09-19 清华大学 采样脉冲型触发器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101045295B1 (ko) * 2004-04-29 2011-06-29 삼성전자주식회사 Mtcmos 플립-플롭, 그를 포함하는 mtcmos회로, 및 그 생성 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1664903A (zh) * 2004-03-06 2005-09-07 鸿富锦精密工业(深圳)有限公司 混合锁存触发器
CN102684647A (zh) * 2012-05-11 2012-09-19 清华大学 采样脉冲型触发器

Also Published As

Publication number Publication date
CN105871359A (zh) 2016-08-17

Similar Documents

Publication Publication Date Title
CN106486156B (zh) 一种基于FinFET器件的存储单元
CN106385250B (zh) 一种基于FinFET分栅结构互补对称逻辑的同或异或电路
CN202550987U (zh) 一种上电复位电路
CN105720970A (zh) 一种基于 FinFET 器件的异或/同或门电路
CN102437836A (zh) 一种低功耗短脉冲产生电路及低功耗脉冲型d触发器
CN105391444A (zh) 一种分频电路和电子装置
CN105720956B (zh) 一种基于FinFET器件的双时钟控制触发器
CN105720948B (zh) 一种基于FinFET器件的时钟控制触发器
CN105958975B (zh) 一种基于FinFET器件的脉冲型D触发器
Parekh et al. Area/power-efficient true-single-phase-clock D-flipflops with improved metastability
CN106452428B (zh) 一种基于FinFET器件M3结构混合逻辑的一位全加器
CN107222187B (zh) 一种基于FinFET器件的短脉冲型D触发器
CN102624378B (zh) 一种低功耗多米诺三值文字运算电路
CN105871359B (zh) 一种基于FinFET器件的脉冲触发器
CN105958974B (zh) 一种基于FinFET器件的TSPC触发器
Bondoq et al. A d-type flip-flop with enhanced timing using low supply voltage
Lee et al. A PVT variation-tolerant static single-phase clocked dual-edge triggered flip-flop for aggressive voltage scaling
Zhang et al. Leakage Reduction of Power-Gating Sequential Circuits Based on Complementary Pass-Transistor Adiabatic Logic Circuits
Sung et al. A novel CMOS double-edge triggered flip-flop for low-power applications
CN108494382B (zh) 一种基于FinFET晶体管的钟控D触发器
CN108494386B (zh) 一种基于FinFET的主从触发器
CN110289846A (zh) 一种具有数据保持功能的触发器
CN105958969B (zh) 一种基于FinFET器件绝热ECRL结构型JK触发器
CN105978534B (zh) 一种基于FinFET器件绝热PAL-2N结构型JK触发器
CN106656163B (zh) 一种反馈型d锁存器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant