CN105869592A - 显示面板以及切角电路 - Google Patents

显示面板以及切角电路 Download PDF

Info

Publication number
CN105869592A
CN105869592A CN201610384102.7A CN201610384102A CN105869592A CN 105869592 A CN105869592 A CN 105869592A CN 201610384102 A CN201610384102 A CN 201610384102A CN 105869592 A CN105869592 A CN 105869592A
Authority
CN
China
Prior art keywords
resistance
corner cut
voltage
corner
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610384102.7A
Other languages
English (en)
Other versions
CN105869592B (zh
Inventor
曹丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201610384102.7A priority Critical patent/CN105869592B/zh
Priority to PCT/CN2016/086810 priority patent/WO2017206219A1/zh
Priority to US15/112,149 priority patent/US10043476B2/en
Publication of CN105869592A publication Critical patent/CN105869592A/zh
Application granted granted Critical
Publication of CN105869592B publication Critical patent/CN105869592B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0871Several active elements per pixel in active matrix panels with level shifting

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种显示面板以及切角电路。该切角电路包括切角芯片、比较模块以及调整模块,调整模块耦接切角芯片和比较模块,切角芯片的输出端用于输出切角电压,比较模块的第一输入端耦接切角芯片的输出端,获取第一电压,比较模块将第一电压与预设的电压阈值进行比较,在第一电压小于电压阈值时,比较模块产生控制信号,调整模块根据控制信号提高切角电压的下限值。通过上述方式,本发明能够提高切角电压的精确度,并且提升产品的性能。

Description

显示面板以及切角电路
技术领域
本发明涉及显示面板的切角技术领域,特别是涉及一种显示面板以及切角电路。
背景技术
现有技术中显示面板的基板通过切角装置实现切角,在切角装置中预设有切角电压的第一下限值。
目前的切角装置至少包括一比较器,由于比较器存在一定的延时,即比较器在输出翻转时存在一定的延时,而实际切角装置的切角电压变为第二下限值,其中第二下限值小于第一下限值,因此切角电压的精确度变差,进而导致产品性能变差。
发明内容
本发明主要解决的技术问题是提供一种显示面板以及切角电路,以解决上述问题。
为解决上述技术问题,本发明提供一种切角电路,其包括:切角芯片、比较模块以及调整模块,调整模块耦接切角芯片和比较模块,切角芯片的输出端用于输出切角电压,比较模块的第一输入端耦接切角芯片的输出端,获取第一电压,比较模块将第一电压与预设的电压阈值进行比较,在第一电压小于电压阈值时,比较模块产生控制信号,调整模块根据控制信号提高切角电压的下限值。
其中,比较模块包括第一比较器、第一电阻以及第二电阻,第一电阻的一端连接切角芯片的输出端,第一电阻的另一端通过第二电阻接地,第一比较器的第一输入端连接至第一电阻和第二电阻之间,第一比较器的第二输入端输入电压阈值。
其中,调整模块包括第一开关、第二开关、第三电阻、第四电阻、第五电阻以及第六电阻,第一开关的第一端与第一比较器的输出端连接,第一开关的第二端和第二开关的第二端接地,第一开关的第三端通过第三电阻接收第一参考电压,第二开关的第一端与第一开关的第三端连接,第二开关的第三端通过第四电阻与切角芯片的输入端连接,第五电阻一端接地,第五电阻的另一端与第六电阻的一端和第四电阻的一端连接,第六电阻的另一端接收第二参考电压。
其中,切角电压的下限值为切角芯片的输入端输入的电压值的10倍。
其中,在第一电压小于电压阈值时,比较模块输出端输出的控制信号为高电平,第一开关导通,第二开关断开,切角电压的下限值满足以下公式:
VGH=10*V2*R5/(R5+R6)
其中,VGH为切角电压的下限值,V2为第二参考电压,R5为第五电阻的电阻值,R6为第六电阻的电阻值。
其中,在第一电压大于电压阈值时,比较模块输出端输出低电平,第一开关断开,第二开关导通,切角电压的下限值满足以下公式:
VGH=10*V2*R45/(R45+R6)
R45=R4*R5/R4+R5
其中,VGH为切角电压的下限值,V2为第二参考电压,R4为第四电阻的电阻值,R5为第五电阻的电阻值,R6为第六电阻的电阻值。
其中,第一开关和第二开关均为N型MOS管,第一端为栅极,第二端为源极,第三端为漏极。
其中,切角电路进一步包括与切角芯片的输出端连接的切角模块,切角模块用于根据切角电压对显示面板的基板进行切角。
其中,切角芯片包括第二比较器、第七电阻以及第八电阻,切角芯片的输出端通过第七电阻和第八电阻接地,第二比较器的第一输入端连接至第七电阻和第八电阻之间,第二比较器的第二输入端连接切角芯片的输入端,第二比较器的输出端耦接切角芯片的复位端。
为解决上述技术问题,本发明还提供一种显示面板,其包括至少一个基板和上述的切角电路,切角电路用于对基板进行切角。
通过上述方案,本发明的有益效果是:本发明的切角电路包括:切角芯片、比较模块以及调整模块,调整模块耦接切角芯片和比较模块,切角芯片的输出端用于输出切角电压,比较模块的第一输入端耦接切角芯片的输出端,获取第一电压,比较模块将第一电压与预设的电压阈值进行比较,在第一电压小于电压阈值时,比较模块产生控制信号,调整模块根据控制信号提高切角电压的下限值;能够增大切角电压的下限值,进而抵消比较器延时而造成切角电压的下限值变小,进而提高切角电压的精确度,并且提升产品的性能。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
图1是本发明第一实施例的切角电路的结构示意图;
图2是本发明第二实施例的切角电路的电路图;
图3是图2中切角芯片的电路图;
图4是本发明第一实施例的显示面板的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参见图1所示,图1是本发明第一实施例的切角电路的结构示意图。本实施例所揭示的切角电路用于对显示面板的基板进行切角,如图1所示,该切角电路10包括切角芯片11、比较模块12、调整模块13以及切角模块14。
其中,调整模块13耦接切角芯片11和比较模块12,切角芯片11的输出端VGHM用于输出切角电压Vout。比较模块12的第一输入端121耦接切角芯片11的输出端VGHM,比较模块12的第二输入端122预设一电压阈值Vth,该预设的电压阈值Vth优选为在切角电路10出厂时设置。在其他实施例,本领域的普通人员完全通过其他方式设置第一电压阈值Vth,例如用户根据实际需求设置第一电压阈值Vth。
比较模块12的第一输入端121从切角芯片11的输出端VGHM获取第一电压V1,比较模块12将获取到的第一电压V1与预设的电压阈值Vth进行比较。在比较模块12判断到第一电压V1大于电压阈值Vth时,切角芯片11的输出端VGHM保持输出切角电压Vout。在比较模块12判断到第一电压V1小于电压阈值Vth时,比较模块12产生控制信号,调整模块13从比较模块12获取控制信号,并根据控制信号提高切角电压Vout的下限值。
切角模块14与切角芯片11的输出端VGHM连接,获取切角电压Vout,并且切角模块14用于根据切角电压Vout对显示面板(未图示)的基板进行切角。
本实施例通过比较模块12判断到第一电压V1小于电压阈值Vth时,比较模块12产生控制信号,调整模块13从比较模块12获取控制信号,并根据控制信号提高切角电压Vout的下限值,能够增大切角电压的下限值,进而抵消比较器延时而造成切角电压的下限值变小,进而提高切角电压的精确度,并且提升产品的性能。
请参见图2,图2是本发明第二实施例的切角电路的电路图。本实施所揭示的切角电路在第一实施例所揭示的切角电路10的基础上进行描述,如图2所示,比较模块12包括第一比较器123、第一电阻R1以及第二电阻R2,第一电阻R1的一端连接切角芯片11的输出端VGHM,第一电阻R1的另一端通过第二电阻R2接地,第一比较器123的第一输入端为比较模块12的第一输入端121;第一比较器123的第一输入端121连接至第一电阻R1和第二电阻R2之间,第一比较器123的第二输入端为比较模块12的第二输入端122,第一比较器123的第二输入端122输入电压阈值Vth;第一比较器123的输出端124为比较模块12的输出端。
调整模块13包括第一开关131、第二开关132、第三电阻R3、第四电阻R4、第五电阻R5以及第六电阻R6,第一开关131的第一端133与第一比较器123的输出端124连接,第一开关131的第二端134和第二开关132的第二端137接地,第一开关131的第三端135通过第三电阻R3接收第一参考电压Vdd,第二开关132的第一端136与第一开关131的第三端135连接,第二开关132的第三端138通过第四电阻R4与切角芯片11的输入端VD连接,第五电阻R5一端接地,第五电阻R5的另一端与第六电阻R6的一端和切角芯片11的输入端VD连接,第六电阻R6的另一端接收第二参考电压Vcc。
优选地,切角电压Vout的下限值VGH为切角芯片11的输入端VD输入的电压值Vvd的10倍,即VGH=10*Vvd。
在第一电压V1大于电压阈值Vth时,第一比较器123无需翻转,第一比较器123的延时不会对切角电压Vout产生影响,此时比较模块12的输出端124输出低电平,第一开关131断开,第二开关132导通,此时第四电阻R44和第五电阻R5并联连接,第六电阻R6与并联的第四电阻R4和第五电阻R5串联连接;切角电压Vout的下限值VGH满足以下公式:
VGH=10*V2*R45/(R45+R6) (1)
R45=R4*R5/R4+R5 (2)
其中,VGH为切角电压的下限值,V2为第二参考电压Vcc,R4为第四电阻的电阻值,R5为第五电阻的电阻值,R6为第六电阻的电阻值。
在第一电压V1小于电压阈值Vth时,第一比较器123的输出翻转,第一比较器123的延时对切角电压Vout的下限值产生影响,此时比较模块12的输出端124输出的控制信号为高电平,第一开关131导通,第二开关132断开,切角电压Vout的下限值VGH满足以下公式:
VGH=10*V2*R5/(R5+R6) (3)
优选地,第一开关131和第二开关132均为N型MOS管,第一开关131的第一端133为栅极,第一开关131的第二端134为源极,第一开关131的第三端135为漏极,第二开关132的第一端136为栅极,第二开关132的第二端137为源极,第二开关132的第三端138为漏极。
其中,10*V2*R5/(R5+R6)大于10*V2*R45/(R45+R6),因此在第一电压V1小于电压阈值Vth时切角电压Vout的下限值VGH增大,进而抵消第一比较器123延时而造成切角电压Vout的下限值VGH变小,进而提高切角电压Vout的精确度,并且提升产品的性能。
此外,如图3所示,切角芯片11包括第二比较器111、第七电阻R7以及第八电阻R8,切角芯片11的输出端VGHM通过第七电阻R7和第八电阻R8接地,第二比较器111的第一输入端112连接至第七电阻R7和第八电阻R8之间,第二比较器111的第二输入端113连接切角芯片11的输入端VD,第二比较器111的输出端114耦接切角芯片11的复位端RE。其中,第七电阻R7的电阻值为第八电阻R8的电阻值的n倍,n为大于或等于1的正整数。优选地,第七电阻R7的电阻值为第八电阻R8的电阻值的9倍。
本发明还提供第一实施例的显示面板,如图4所示,本实施例所揭示的显示面板包括至少一个基板41和切角电路42,其中本实施的显示面板包括相对设置的上基板41和下基板43、设置在上基板41和下基板43之间的液晶层44,切角电路42用于对上基板41和下基板43进行切角,该切角电路42为上述实施例所描述的切角电路,在此不再赘述。
本发明的切角电路包括:切角芯片、比较模块以及调整模块,调整模块耦接切角芯片和比较模块,切角芯片的输出端用于输出切角电压,比较模块的第一输入端耦接切角芯片的输出端,获取第一电压,比较模块将第一电压与预设的电压阈值进行比较,在第一电压小于电压阈值时,比较模块产生控制信号,调整模块根据控制信号提高切角电压的下限值;能够增大切角电压的下限值,进而抵消比较器延时而造成切角电压的下限值变小,进而提高切角电压的精确度,并且提升产品的性能。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种切角电路,其特征在于,所述切角电路包括:切角芯片、比较模块以及调整模块,所述调整模块耦接所述切角芯片和所述比较模块,所述切角芯片的输出端用于输出切角电压,所述比较模块的第一输入端耦接所述切角芯片的输出端,获取第一电压,所述比较模块将所述第一电压与预设的电压阈值进行比较,在所述第一电压小于所述电压阈值时,所述比较模块产生控制信号,所述调整模块根据所述控制信号提高所述切角电压的下限值。
2.根据权利要求1所述的切角电路,其特征在于,所述比较模块包括第一比较器、第一电阻以及第二电阻,所述第一电阻的一端连接所述切角芯片的输出端,所述第一电阻的另一端通过所述第二电阻接地,所述第一比较器的第一输入端连接至所述第一电阻和所述第二电阻之间,所述第一比较器的第二输入端输入所述电压阈值。
3.根据权利要求2所述的切角电路,其特征在于,所述调整模块包括第一开关、第二开关、第三电阻、第四电阻、第五电阻以及第六电阻,所述第一开关的第一端与所述第一比较器的输出端连接,所述第一开关的第二端和所述第二开关的第二端接地,所述第一开关的第三端通过所述第三电阻接收第一参考电压,所述第二开关的第一端与所述第一开关的第三端连接,所述第二开关的第三端通过所述第四电阻与所述切角芯片的输入端连接,所述第五电阻一端接地,所述第五电阻的另一端与所述第六电阻的一端和所述第四电阻的一端连接,所述第六电阻的另一端接收第二参考电压。
4.根据权利要求3所述的切角电路,其特征在于,所述切角电压的下限值为所述切角芯片的输入端输入的电压值的10倍。
5.根据权利要求4所述的切角电路,其特征在于,在所述第一电压小于所述电压阈值时,所述比较模块输出端输出的控制信号为高电平,所述第一开关导通,所述第二开关断开,所述切角电压的下限值满足以下公式:
VGH=10*V2*R5/(R5+R6)
其中,VGH为所述切角电压的下限值,V2为所述第二参考电压,R5为所述第五电阻的电阻值,R6为所述第六电阻的电阻值。
6.根据权利要求4所述的切角电路,其特征在于,在所述第一电压大于所述电压阈值时,所述比较模块输出端输出低电平,所述第一开关断开,所述第二开关导通,所述切角电压的下限值满足以下公式:
VGH=10*V2*R45/(R45+R6)
R45=R4*R5/R4+R5
其中,VGH为所述切角电压的下限值,V2为所述第二参考电压,R4为所述第四电阻的电阻值,R5为所述第五电阻的电阻值,R6为所述第六电阻的电阻值。
7.根据权利要求3所述的切角电路,其特征在于,所述第一开关和所述第二开关均为N型MOS管,所述第一端为栅极极,所述第二端为源极,所述第三端为漏极。
8.根据权利要求1所述的切角电路,其特征在于,所述切角电路进一步包括与所述切角芯片的输出端连接的切角模块,所述切角模块用于根据所述切角电压对显示面板的基板进行切角。
9.根据权利要求1所述的切角电路,其特征在于,所述切角芯片包括第二比较器、第七电阻以及第八电阻,所述切角芯片的输出端通过所述第七电阻和所述第八电阻接地,所述第二比较器的第一输入端连接至所述第七电阻和所述第八电阻之间,所述第二比较器的第二输入端连接所述切角芯片的输入端,所述第二比较器的输出端耦接所述切角芯片的复位端。
10.一种显示面板,其特征在于,所述显示面板包括至少一个基板和如权利要求1-9所述的切角电路,所述切角电路用于对所述基板进行切角。
CN201610384102.7A 2016-06-01 2016-06-01 显示面板以及切角电路 Active CN105869592B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201610384102.7A CN105869592B (zh) 2016-06-01 2016-06-01 显示面板以及切角电路
PCT/CN2016/086810 WO2017206219A1 (zh) 2016-06-01 2016-06-23 显示面板以及切角电路
US15/112,149 US10043476B2 (en) 2016-06-01 2016-06-23 Display panel and angle-cutting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610384102.7A CN105869592B (zh) 2016-06-01 2016-06-01 显示面板以及切角电路

Publications (2)

Publication Number Publication Date
CN105869592A true CN105869592A (zh) 2016-08-17
CN105869592B CN105869592B (zh) 2018-09-07

Family

ID=56675790

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610384102.7A Active CN105869592B (zh) 2016-06-01 2016-06-01 显示面板以及切角电路

Country Status (3)

Country Link
US (1) US10043476B2 (zh)
CN (1) CN105869592B (zh)
WO (1) WO2017206219A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109658857A (zh) * 2018-12-19 2019-04-19 惠科股份有限公司 一种显示装置及其削角电阻电路和实现方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1544975A (zh) * 2003-11-18 2004-11-10 友达光电股份有限公司 平面显示器的削角波产生电路及其削角波产生方法
CN101699552A (zh) * 2009-11-16 2010-04-28 友达光电股份有限公司 栅极输出控制方法及相应的栅极脉冲调制器
US20100245333A1 (en) * 2009-03-24 2010-09-30 Chao-Ching Hsu Liquid crystal display device capable of reducing image flicker and method for driving the same
CN101917179A (zh) * 2010-07-08 2010-12-15 友达光电股份有限公司 栅极脉冲调制电路及其削角调制方法
CN102129845A (zh) * 2010-01-14 2011-07-20 群康科技(深圳)有限公司 液晶面板驱动电路和液晶显示装置
CN102956215A (zh) * 2012-11-23 2013-03-06 深圳市华星光电技术有限公司 液晶面板的驱动方法及驱动电路
CN102956216A (zh) * 2012-11-23 2013-03-06 深圳市华星光电技术有限公司 液晶面板驱动系统中的切角电路及均齐度调整系统、方法
CN105590610A (zh) * 2016-03-18 2016-05-18 深圳市华星光电技术有限公司 液晶面板驱动系统中的切角电路
CN105609080A (zh) * 2016-03-16 2016-05-25 深圳市华星光电技术有限公司 可调节削角波形的削角电路及削角波形的调节方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050201668A1 (en) * 2004-03-11 2005-09-15 Avi Neta Method of connecting an optical element at a slope
TWI336461B (en) * 2007-03-15 2011-01-21 Au Optronics Corp Liquid crystal display and pulse adjustment circuit thereof
US20100258909A1 (en) * 2009-04-14 2010-10-14 Texas Instruments Incorporated Longitudinal link trimming and method for increased link resistance and reliability
JP5950591B2 (ja) * 2012-01-31 2016-07-13 エスアイアイ・セミコンダクタ株式会社 ボルテージレギュレータ
US8842225B2 (en) * 2012-05-14 2014-09-23 Rohm Co., Ltd. Switching power supply device
US9135879B2 (en) 2012-11-23 2015-09-15 Shenzhen China Star Optoelectronics Technology Co., Ltd Chamfer circuit of driving system for LCD panel, uniformity regulating system and method thereof
US20140145922A1 (en) 2012-11-23 2014-05-29 Shenzhen China Star Optoelectronics Technology Co., Ltd Lcd panel driving method and driving circuit

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1544975A (zh) * 2003-11-18 2004-11-10 友达光电股份有限公司 平面显示器的削角波产生电路及其削角波产生方法
US20100245333A1 (en) * 2009-03-24 2010-09-30 Chao-Ching Hsu Liquid crystal display device capable of reducing image flicker and method for driving the same
CN101699552A (zh) * 2009-11-16 2010-04-28 友达光电股份有限公司 栅极输出控制方法及相应的栅极脉冲调制器
CN102129845A (zh) * 2010-01-14 2011-07-20 群康科技(深圳)有限公司 液晶面板驱动电路和液晶显示装置
CN101917179A (zh) * 2010-07-08 2010-12-15 友达光电股份有限公司 栅极脉冲调制电路及其削角调制方法
CN102956215A (zh) * 2012-11-23 2013-03-06 深圳市华星光电技术有限公司 液晶面板的驱动方法及驱动电路
CN102956216A (zh) * 2012-11-23 2013-03-06 深圳市华星光电技术有限公司 液晶面板驱动系统中的切角电路及均齐度调整系统、方法
CN105609080A (zh) * 2016-03-16 2016-05-25 深圳市华星光电技术有限公司 可调节削角波形的削角电路及削角波形的调节方法
CN105590610A (zh) * 2016-03-18 2016-05-18 深圳市华星光电技术有限公司 液晶面板驱动系统中的切角电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109658857A (zh) * 2018-12-19 2019-04-19 惠科股份有限公司 一种显示装置及其削角电阻电路和实现方法

Also Published As

Publication number Publication date
WO2017206219A1 (zh) 2017-12-07
CN105869592B (zh) 2018-09-07
US10043476B2 (en) 2018-08-07
US20180166038A1 (en) 2018-06-14

Similar Documents

Publication Publication Date Title
CN102386898B (zh) 复位电路
CN103247280B (zh) 削角电路及其控制方法
CN106603007A (zh) 光伏阵列对地绝缘阻抗检测电路
CN105281725B (zh) 用于集成电路芯片中的上电复位电路
CN105869601A (zh) 栅极驱动方法和电路以及包括栅极驱动电路的显示装置
CN209472380U (zh) 防反向电动势电路和无人机
CN105869592A (zh) 显示面板以及切角电路
CN205210746U (zh) 恒流控制器及恒流控制电路
CN207636903U (zh) 一种防静电电路和移动终端
CN109039315A (zh) 一种可以调节开启时间的模拟开关电路
CN202931272U (zh) 一种电子设备及其信号二选一电路
CN101308630A (zh) 液晶显示器
CN205584006U (zh) 防浪涌电路、开关电源和显示装置
CN108831798B (zh) 一种智能电表用磁保持继电器驱动装置
CN109755928A (zh) 防反向电动势电路和无人机
CN205960623U (zh) 一种电源保护电路及具有其的电路板
CN103066976B (zh) 一种低关断态电流晶体管电路
CN205104934U (zh) 充电电路与移动终端
CN202798470U (zh) 一种液晶电视llc谐振电源组件
CN204668926U (zh) 一种igbt驱动及保护电路
CN209313724U (zh) 一种电压转换电路和驱动装置
CN208241644U (zh) 一种隔离高压输入的传输门电路
CN203179468U (zh) 一种消除残影电路及显示装置
CN102377422B (zh) 用于高压集成电路的dV/dt防止电路
CN204481783U (zh) 开关量信号保护电路及具有该电路的控制装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant