CN105844192B - 应用于f2f解码系统中的波形调试系统及其方法 - Google Patents
应用于f2f解码系统中的波形调试系统及其方法 Download PDFInfo
- Publication number
- CN105844192B CN105844192B CN201610254624.5A CN201610254624A CN105844192B CN 105844192 B CN105844192 B CN 105844192B CN 201610254624 A CN201610254624 A CN 201610254624A CN 105844192 B CN105844192 B CN 105844192B
- Authority
- CN
- China
- Prior art keywords
- waveform
- magnetic stripe
- stripe card
- decoding
- control unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/0095—Testing the sensing arrangement, e.g. testing if a magnetic card reader, bar code reader, RFID interrogator or smart card reader functions properly
Landscapes
- Engineering & Computer Science (AREA)
- Artificial Intelligence (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Credit Cards Or The Like (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
本发明提供了应用于F2F解码系统中的波形调试系统及其方法,能够解决磁条卡刷卡失败,分析刷卡解码失败原因时,调试效率不高且费时费力的问题。该发明包括:微控制单元,信号采集模块,F2F解码模块和接口复用模块,接口复用模块连接至微控制单元和信号采集模块,用于接收微控制单元传送的解码结果和接收信号采集模块传送的磁条卡数字波形;其中,当信号采集模块开启后,微控制单元进入磁条卡波形输出阶段,控制接口复用模块向外输出磁条卡数字波形,当F2F解码模块将解码结果传送至微控制单元后,微控制单元进入解码结果输出阶段,控制接口复用模块向外输出解码结果数据,以使磁条卡数字波形和解码结果实时向外输出,便于用户调试。
Description
技术领域
本发明属于磁卡解码领域,特别涉及应用于F2F解码系统中的波形调试系统及其方法。
背景技术
目前,磁条卡被广泛的应用于各个领域,如银行卡、身份识别卡或者购物卡等。磁条卡上记录了一系列采用F2F编码的二进制数据,这些数据包含了卡号和身份识别等信息。但是,在F2F解码系统中经常遇到磁条卡刷卡失败的情况,这就需要对卡片的原始波形进行分析查找失败的原因。通常的做法是先将采样电路的输出波形进行存储,然后再进行分析,这涉及到一些问题:输出波形事先存入至外部存储区中,由特定的绘图软件将数据重新绘制出来,或者直接使用逻辑分析仪之类的在线调试仪器直接观看,但是,这样做明显存在一个问题,刷卡的解码数据很难与采样波形进行实时比对,只能事先记录好这次的刷卡内容和波形,事后再进行逐一比对,问题调试效率不高。综上所述,现有技术中至少存在如下问题:若磁条卡刷卡失败,分析刷卡解码失败原因时,调试效率不高,且费时费力。
发明内容
本发明的目的是提供了应用于F2F解码系统中的波形调试系统及其方法,解决了若磁条卡刷卡失败,分析刷卡解码失败原因时,调试效率不高且费时费力的问题。
本发明提供的技术方案为:
第一方面,本发明提供了应用于F2F解码系统中的波形调试系统,包括:
微控制单元,其工作时间段划分为:待机阶段、波形输出阶段和解码结果输出阶段;
信号采集模块,其用于采集磁条卡波形并将磁条卡的模拟波形转换为数字波形,所述微控制单元连接至所述信号采集模块并控制所述信号采集模块的启闭;
F2F解码模块,其连接至所述信号采集模块,用于接收所述信号采集模块输出的磁条卡数字波形并对进行解码,解码结束后将解码结果传送至所述微控制单元;
接口复用模块,其连接至所述微控制单元和所述信号采集模块,用于接收所述微控制单元传送的解码结果,和接收所述信号采集模块传送的磁条卡数字波形;
其中,当所述信号采集模块开启后,所述微控制单元进入磁条卡波形输出阶段,控制所述接口复用模块向外输出磁条卡数字波形,当所述F2F解码模块将解码结果传送至所述微控制单元后,所述微控制单元进入解码结果输出阶段,控制所述接口复用模块向外输出解码结果数据,以使磁条卡数字波形和解码结果实时向外输出。
优选的是,所述的应用于F2F解码系统中的波形调试系统,还包括信号处理模块,其连接至所述信号采集模块和所述接口复用模块,用于接收所述信号采集模块输出的磁条卡数字波形,并将磁条卡数字波形进行并串转换产生SPI时序信号,然后输入至所述接口复用模块;
优选的是,所述的应用于F2F解码系统中的波形调试系统,还包括SPI接口模块,其连接至所述微控制单元和所述接口复用模块,用于接收所述微控制单元下发的SPI帧结构数据并根据SPI时序输入至所述接口复用模块。
优选的是,所述的应用于F2F解码系统中的波形调试系统,所述信号采集模块输出的磁条卡数字波形同时进入至所述F2F解码模块和所述信号处理模块。
优选的是,所述的应用于F2F解码系统中的波形调试系统,所述信号采集模块通过数模转换器将采集的磁条卡模拟波形转换为数字波形。
另一方面,本发明还提供了应用于F2F解码系统中的波形调试方法,所述方法包括:
步骤一、磁条卡波形输出阶段:采集磁条卡的模拟波形并将其转换为数字波形,然后将磁条卡的数字波形向外输出;
步骤二、将磁条卡数字波形向外输出的同时,利用磁条卡的数字波形对F2F解码系统进行解码;
步骤三、解码结果输出阶段:解码结束后,将解码结果向外输出;
步骤四、根据实时向外输出的磁条卡数字波形和解码结果进行波形调试。
优选的是,所述的应用于F2F解码系统中的波形调试方法,所述将磁条卡的数字波形向外输出具体包括:将磁条卡数字波形进行并串转换产生SPI时序信号,根据SPI时序向外输出。
优选的是,所述的应用于F2F解码系统中的波形调试方法,所述将解码结果向外输出具体包括:
将解码结果解析成SPI帧数据结构,并根据SPI时序向外输出。
本发明提供的应用于F2F解码系统中的波形调试系统及其方法,至少包括以下有益效果:由于对微控制单元的工作时间划分,且接口复用模块同时连接着SPI接口模块和信号处理模块,使接口复用模块根据微控制单元的控制信号在SPI接口模块输出的解码结果和信号处理模块输出的磁条卡波形之间进行切换,实现了磁条卡波形调试和解码结果输出的时分复用关系,可以实时、同步的将磁条卡波形与解码结果输出,方便用户调试,能够很好的用于波形解码失败问题的定位与分析,且提高了调试效率,节省了时间。
附图说明
图1为本发明实施例应用于F2F解码系统中的波形调试系统的结构示意图;
图2为本发明实施例应用于F2F解码系统中的波形调试系统中微控制单元的工作时间段划分示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
为使本发明技术方案的优点更加清楚,下面结合附图和实施例对本发明作详细说明。
如图1所示,本发明实施例提供的应用于F2F解码系统中的波形调试系统包括:微控制单元10,其工作时间段划分为:待机阶段、波形输出阶段和解码结果输出阶段;信号采集模块20,其用于采集磁条卡波形并将磁条卡的模拟波形转换为数字波形,所述微控制单元10连接至所述信号采集模块20并控制所述信号采集模块20的启闭;F2F解码模块30,其连接至所述信号采集模块20,用于接收所述信号采集模块输出的磁条卡数字波形并进行解码,解码结束后将解码结果传送至所述微控制单元10;接口复用模块50,其连接至所述微控制单元10和所述信号采集模块20,用于接收所述微控制单元传送的解码结果,和接收所述信号采集模块传送的磁条卡数字波形;其中,当所述信号采集模块20开启后,所述微控制单元10进入磁条卡波形输出阶段,控制所述接口复用模块50向外输出磁条卡数字波形,当所述F2F解码模块30将解码结果传送至所述微控制单元10后,所述微控制单元10进入解码结果输出阶段,控制所述接口复用模块50向外输出解码结果数据,以使磁条卡数字波形和解码结果实时向外输出。
其中,所述信号采集模块通过数模转换器ADC将采集的磁条卡模拟波形转换为数字波形。采用ADC将输入电压值经过ADC量化处理成数字总线信号,精度高。
需要说明的是,微控制单元MCU的工作时间段划分为3个阶段:待机阶段、波形输出阶段和解码结果输出阶段。其中,待机阶段:微控制单元MCU上电后的默认阶段以及微控制单元MCU每次解码结果输出完成后进入的阶段,在该待机阶段下,为了节省功耗,通常将微控制单元MCU的大部分功能模块关闭,只保留必要的模块工作;波形输出阶段:在需要进行磁条卡解码时,需要打开信号采集模块即信号采集电路,此时,微控制单元MCU进入波形输出阶段,采集的磁条卡波形通过接口复用模块即接口复用电路向外实时输出;解码结果输出阶段,当F2F解码模块将解码结果传送至所述微控制单元后,微控制单元MCU进入解码结果输出阶段,解码结果通过接口复用模块向外输出。
基于对微控制单元的工作时间划分,通过接口复用模块,实现了磁条卡波形调试和解码结果输出的时分复用关系,可以实时、同步的将磁条卡波形与解码结果输出,方便用户调试。
进一步的,还包括信号处理模块60,其连接至所述信号采集模块和所述接口复用模块,用于接收所述信号采集模块20输出的磁条卡数字波形,并将磁条卡数字波形进行并串转换产生SPI时序信号,然后输入至所述接口复用模块50。
其中,所述信号采集模块输出的磁条卡数字波形同时进入至所述F2F解码模块和所述信号处理模块,让经过量化后的磁条卡数字波形在进入F2F解码模块的同时也进入信号处理模块,并在信号处理模块中进行并串转换,然后将串行数据流按照SPI时序结构向外输出至接口复用模块中,使磁条卡波形和F2F解码电路的解码数据实时向外输出,能够更好的用于波形解码失败问题的定位与分析。
更进一步的,还包括SPI接口模块40,其连接至所述微控制单元10和所述接口复用模块50,用于接收所述微控制单元下发的SPI帧结构数据并根据SPI时序输入至所述接口复用模块50。其中,SPI接口模块为按照SPI协议设计的接口电路。
需要说明的是,由于接口复用模块同时连接着SPI接口模块和信号处理模块,根据微控制单元MCU的控制信号能够在两者之中进行切换,在磁条卡波形输出阶段切换至信号处理模块输出,在其它阶段为SPI接口模块输出模式。由于采用了统一的SPI接口格式,只使用4个芯片管脚即可实现功能。
本发明又一实施例提供的应用于F2F解码系统中的波形调试方法,该方法包括:
步骤一、磁条卡波形输出阶段:采集磁条卡的模拟波形并将其转换为数字波形,然后将磁条卡的数字波形向外输出;
步骤二、将磁条卡数字波形向外输出的同时,利用磁条卡的数字波形对F2F解码系统进行解码;
步骤三、解码结果输出阶段:解码结束后,将解码结果向外输出;
步骤四、根据实时向外输出的磁条卡数字波形和解码结果进行波形调试。
进一步的,所述将磁条卡的数字波形向外输出具体包括:将磁条卡数字波形进行并串转换产生SPI时序信号,根据SPI时序向外输出。
进一步的,所述将解码结果向外输出具体包括:将解码结果解析成SPI帧数据结构,并根据SPI时序向外输出。
如上所述,本发明本提供的应用于F2F解码系统中的波形调试系统及其方法,解决了若磁条卡刷卡失败,分析刷卡解码失败原因时,调试效率不高且费时费力的问题。
尽管本发明的实施方案已公开如上,但其并不仅仅限于说明书和实施方式中所列运用,它完全可以被适用于各种适合本发明的领域,对于熟悉本领域的人员而言,可容易地实现另外的修改,因此在不背离权利要求及等同范围所限定的一般概念下,本发明并不限于特定的细节和这里示出与描述的图例。
Claims (8)
1.应用于F2F解码系统中的波形调试系统,其特征在于,包括:
微控制单元,其工作时间段划分为:待机阶段、波形输出阶段和解码结果输出阶段;
信号采集模块,其用于采集磁条卡波形并将磁条卡的模拟波形转换为数字波形,所述微控制单元连接至所述信号采集模块并控制所述信号采集模块的启闭;
F2F解码模块,其连接至所述信号采集模块,用于接收所述信号采集模块输出的磁条卡数字波形并进行解码,解码结束后将解码结果传送至所述微控制单元;
接口复用模块,其连接至所述微控制单元和所述信号采集模块,用于接收所述微控制单元传送的解码结果,和接收所述信号采集模块传送的磁条卡数字波形;
其中,当所述信号采集模块开启后,所述微控制单元进入磁条卡波形输出阶段,控制所述接口复用模块向外输出磁条卡数字波形,当所述F2F解码模块将解码结果传送至所述微控制单元后,所述微控制单元进入解码结果输出阶段,控制所述接口复用模块向外输出解码结果数据,以使磁条卡数字波形和解码结果实时向外输出。
2.如权利要求1所述的应用于F2F解码系统中的波形调试系统,其特征在于,还包括信号处理模块,其连接至所述信号采集模块和所述接口复用模块,用于接收所述信号采集模块输出的磁条卡数字波形,并将磁条卡数字波形进行并串转换产生SPI时序信号,然后输入至所述接口复用模块。
3.如权利要求2所述的应用于F2F解码系统中的波形调试系统,其特征在于,还包括SPI接口模块,其连接至所述微控制单元和所述接口复用模块,用于接收所述微控制单元下发的SPI帧结构数据并根据SPI时序输入至所述接口复用模块。
4.如权利要求2所述的应用于F2F解码系统中的波形调试系统,其特征在于,所述信号采集模块输出的磁条卡数字波形同时进入至所述F2F解码模块和所述信号处理模块。
5.如权利要求1所述的应用于F2F解码系统中的波形调试系统,其特征在于,所述信号采集模块通过数模转换器将采集的磁条卡模拟波形转换为数字波形。
6.应用于F2F解码系统中的波形调试方法,其特征在于,所述方法包括:
步骤一、磁条卡波形输出阶段:采集磁条卡的模拟波形并将其转换为数字波形,然后将磁条卡的数字波形向外输出;
步骤二、将磁条卡数字波形向外输出的同时,利用磁条卡的数字波形对F2F解码系统进行解码;
步骤三、解码结果输出阶段:解码结束后,将解码结果向外输出;
步骤四、根据实时向外输出的磁条卡数字波形和解码结果进行波形调试;
所述波形调试方法应用于F2F解码系统中的波形调试系统,包括:
微控制单元,其工作时间段划分为:待机阶段、波形输出阶段和解码结果输出阶段;
信号采集模块,其用于采集磁条卡波形并将磁条卡的模拟波形转换为数字波形,所述微控制单元连接至所述信号采集模块并控制所述信号采集模块的启闭;
F2F解码模块,其连接至所述信号采集模块,用于接收所述信号采集模块输出的磁条卡数字波形并进行解码,解码结束后将解码结果传送至所述微控制单元;
接口复用模块,其连接至所述微控制单元和所述信号采集模块,用于接收所述微控制单元传送的解码结果,和接收所述信号采集模块传送的磁条卡数字波形;
其中,当所述信号采集模块开启后,所述微控制单元进入磁条卡波形输出阶段,控制所述接口复用模块向外输出磁条卡数字波形,当所述F2F解码模块将解码结果传送至所述微控制单元后,所述微控制单元进入解码结果输出阶段,控制所述接口复用模块向外输出解码结果数据,以使磁条卡数字波形和解码结果实时向外输出。
7.如权利要求6所述的应用于F2F解码系统中的波形调试方法,其特征在于,所述将磁条卡的数字波形向外输出具体包括:将磁条卡数字波形进行并串转换产生SPI时序信号,根据SPI时序向外输出。
8.如权利要求7所述的应用于F2F解码系统中的波形调试方法,其特征在于,所述将解码结果向外输出具体包括:
将解码结果解析成SPI帧数据结构,并根据SPI时序向外输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610254624.5A CN105844192B (zh) | 2016-04-21 | 2016-04-21 | 应用于f2f解码系统中的波形调试系统及其方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610254624.5A CN105844192B (zh) | 2016-04-21 | 2016-04-21 | 应用于f2f解码系统中的波形调试系统及其方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105844192A CN105844192A (zh) | 2016-08-10 |
CN105844192B true CN105844192B (zh) | 2018-10-26 |
Family
ID=56590213
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610254624.5A Active CN105844192B (zh) | 2016-04-21 | 2016-04-21 | 应用于f2f解码系统中的波形调试系统及其方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105844192B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102175965A (zh) * | 2011-01-12 | 2011-09-07 | 福建联迪商用设备有限公司 | 一种磁卡解码电路的自动化测试方法 |
CN102368076A (zh) * | 2011-10-19 | 2012-03-07 | 福建联迪商用设备有限公司 | 一种刷卡速度测试方法及刷卡速度测试设备 |
CN104134445A (zh) * | 2014-08-07 | 2014-11-05 | 兆讯恒达微电子技术(北京)有限公司 | 磁耦合法测试磁头产品的方法与系统 |
CN204010134U (zh) * | 2014-06-27 | 2014-12-10 | 武汉天喻信息产业股份有限公司 | 一种实现磁条卡解码的电路 |
-
2016
- 2016-04-21 CN CN201610254624.5A patent/CN105844192B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102175965A (zh) * | 2011-01-12 | 2011-09-07 | 福建联迪商用设备有限公司 | 一种磁卡解码电路的自动化测试方法 |
CN102368076A (zh) * | 2011-10-19 | 2012-03-07 | 福建联迪商用设备有限公司 | 一种刷卡速度测试方法及刷卡速度测试设备 |
CN204010134U (zh) * | 2014-06-27 | 2014-12-10 | 武汉天喻信息产业股份有限公司 | 一种实现磁条卡解码的电路 |
CN104134445A (zh) * | 2014-08-07 | 2014-11-05 | 兆讯恒达微电子技术(北京)有限公司 | 磁耦合法测试磁头产品的方法与系统 |
Also Published As
Publication number | Publication date |
---|---|
CN105844192A (zh) | 2016-08-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11599770B2 (en) | Methods and devices for programming a state machine engine | |
US11928590B2 (en) | Methods and systems for power management in a pattern recognition processing system | |
US10733508B2 (en) | Methods and systems for data analysis in a state machine | |
US9866218B2 (en) | Boolean logic in a state machine lattice | |
US9535861B2 (en) | Methods and systems for routing in a state machine | |
CN107133011B (zh) | 一种示波记录仪的多通道数据存储方法 | |
CN105208034B (zh) | 一种spi总线与can总线协议转换电路及方法 | |
US9389841B2 (en) | Methods and systems for using state vector data in a state machine engine | |
CN105357070A (zh) | 一种基于fpga的arinc818总线分析与测试装置 | |
CN111147462A (zh) | 一种基于FPGA的step协议解析方法、系统、终端及存储介质 | |
CN109116078A (zh) | 一种具有高速串行协议触发和解码功能的数字存储示波器 | |
CN105844192B (zh) | 应用于f2f解码系统中的波形调试系统及其方法 | |
CN109656862A (zh) | 一种基于fpga的usb2.0协议分析仪及分析方法 | |
CN214375920U (zh) | 一种基于fpga的高速数据采集系统 | |
CN202172447U (zh) | 可拓展多路输入输出的矩阵服务器 | |
CN206209693U (zh) | 一种多通道音频信号并行采集装置 | |
CN201918981U (zh) | 双相哈佛码总线信号编解码电路 | |
CN203772988U (zh) | 高采样率的瞬态电能质量信息采集模块 | |
CN102541797A (zh) | 一种支持多种主机接口的实现方法及其系统 | |
CN113238610A (zh) | 一种计数器信号同步的方法、装置、设备及存储介质 | |
CN202372572U (zh) | 一种可视化多路跳变脉冲测量虚拟逻辑分析器 | |
CN102065105B (zh) | 用于数字化变电站的iec61850-9-2协议数据帧的组帧方法 | |
CN106950871B (zh) | 一种微控制器及其定时计数器 | |
CN205486152U (zh) | Rfid读卡装置 | |
CN110912741A (zh) | 一种基于逆向解析的智能标签生成方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |