CN105700621A - 主板及具有该主板的主机 - Google Patents

主板及具有该主板的主机 Download PDF

Info

Publication number
CN105700621A
CN105700621A CN201410701505.0A CN201410701505A CN105700621A CN 105700621 A CN105700621 A CN 105700621A CN 201410701505 A CN201410701505 A CN 201410701505A CN 105700621 A CN105700621 A CN 105700621A
Authority
CN
China
Prior art keywords
circuit
buffer circuit
power
adapter
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410701505.0A
Other languages
English (en)
Inventor
黄永兆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Wuhan Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Wuhan Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Wuhan Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Wuhan Co Ltd
Priority to CN201410701505.0A priority Critical patent/CN105700621A/zh
Priority to TW103141891A priority patent/TW201624472A/zh
Priority to US14/703,417 priority patent/US20160154749A1/en
Publication of CN105700621A publication Critical patent/CN105700621A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Digital Magnetic Recording (AREA)
  • Recording Or Reproducing By Magnetic Means (AREA)
  • Power Sources (AREA)

Abstract

一种主板包括一电源供电电路、一控制电路及一缓冲电路。该控制电路用于接收该电源供电电路输出的若干电源,该控制电路还用于接收一芯片输出的指令,并根据该指令控制一磁头的运动。该缓冲电路当接收该电源进行储能操作;当该缓冲电路没有接收到该电源时,该缓冲电路在一预设时间内进行放电操作,并输出对应的控制电压至该控制电路;当该控制电路接收到该缓冲电路输出的控制电压时,该控制电路在该预设时间内将磁头移动至该磁盘的零磁道处。本发明还提供了一种主板。本主板及具有该主板的主机可是电源突然断电时通过延时作用将磁头移动零磁道处,避免了硬盘可能因突然断电而导致的损坏。

Description

主板及具有该主板的主机
技术领域
本发明涉及一种主板及具有该主板的主机。
背景技术
计算机在正常工作过程中,硬盘的盘片在高速转,一般有5400-7200转每分。正常断电时,硬盘的磁头会回到零磁道。然而,当电源突然的断电时,因为硬盘正常读盘的磁头是悬浮的,此时,可能因电源突然断电,使得磁头落下,如此很可能造成硬盘的损坏,如可能造成硬盘信号出错、出现坏道等损坏。
发明内容
鉴于以上内容,有必要提供一种可避免因突然断电而导致硬盘损坏的主板及具有该主板的主机。
一种主板,包括:
一电源供电电路,用于输出若干电源;
一控制电路,用于接收这些电源,该控制电路还用于接收一芯片输出的指令,并根据该指令控制一硬盘的磁头的运动;及
一缓冲电路,连接于该电源供电电路;当该缓冲电路接收这些电源,该缓冲电路进行储能操作;当该缓冲电路没有接收到这些电源时,该缓冲电路在一预设时间内进行放电操作,并输出对应的控制电压至该控制电路;当该控制电路接收到该缓冲电路输出的控制电压时,该控制电路在该预设时间内将磁头移动至该磁盘的零磁道处。
一种主机,包括:
一硬盘,包括一磁盘及一磁头,当磁盘旋转时,该磁头悬浮于该磁盘上;及
一主板,包括:
一电源供电电路,用于输出若干电源;
一控制电路,用于接收这些电源,该控制电路还用于接收一芯片输出的指令,并根据该指令控制该硬盘的磁头的运动;及
一缓冲电路,连接于该电源供电电路;当该缓冲电路接收这些电源,该缓冲电路进行储能操作;当该缓冲电路没有接收到这些电源时,该缓冲电路在一预设时间内进行放电操作,并输出对应的控制电压至该控制电路;当该控制电路接收到该缓冲电路输出的控制电压时,该控制电路在该预设时间内将磁头移动至该磁盘的零磁道处。
上述主板及具有该主板的主机通过设置缓冲电路来达到在电源突然断电时提供预设时间的延时时间,使得该控制电路可在该预设时间内将磁头移到零磁道处,进而避免因断电可能造成该硬盘的损坏。
附图说明
图1是本发明主机的较佳实施方式的方框图。
图2是图1中缓冲电路的较佳实施方式的电路图。
主要元件符号说明
主板 10
电源供电电路 100
硬盘 102
缓冲电路 101
控制电路 103
磁盘 105
磁头 107
主机 110
连接器 P
电容 C1-C5
电感 L1、L2、L3
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
下面结合附图及较佳实施方式对本发明作进一步详细描述:
请参考图1,本发明主机110的较佳实施方式包括一主板10及一硬盘102。该主板10包括一电源供电电路100、一缓冲电路101及一控制电路103。本实施方式中,该电源供电电路100用于提供各种类型的电源,如一5V电源、一12V电源及一3V电源。该电源供电电路100用于该硬盘102提供工作电压。本实施方式中,该硬盘102用于进行数据的存储与读写操作。该硬盘102包括一磁头107一磁盘105。其中,该磁头107可在该磁盘105旋转时悬浮于该磁盘105上。
该控制电路103用于接收该电源供电电路100输出的电源,还用于控制该磁头107的动作,以进行读、写数据的操作。本实施方式中,当该电源供电电路100没有输出电源时,该控制电路103控制该磁头107处于该磁盘105的零磁道处;当该电源供电电路100输出电源时,该控制电路103则根据接收到的指令(如来自一中央处理器的指令)控制该磁头107做相应的运动,以执行接收到的指令。
该缓冲电路101连接于该电源供电电路100。该缓冲电路101用于在该电源供电电路100供电时进行储能操作,还用于在该电源供电电路100断电时进行放电操作。
请参考图2,本实施方式中,该缓冲电路101包括一设置于该主板10上的连接器P、电容C1-C5及电感L1-L3。
该连接器P包括引脚1-5。该连接器P的引脚1及引脚3接地,引脚2通过该电感L2连接于该电源供电电路100输出的5V电源。该连接器P的引脚2还通过电容C2及C3并联接地。该连接器P的引脚4通过该电感L3连接于该电源供电电路100输出的12V电源,还通过该电容C4接地,其中该电源供电电路100输出的12V电源还通过该电容C5接地。该连接器P的引脚5通过该电感L1连接于该电源供电电路100输出的3V电源,还通过该电容C1接地。
本实施方式中,当该电源供电电路100输出3V电源、5V电源及12V电源时,该缓冲电路101通过该电容C1、C2及C4进行储能操作;当该电源供电电路100突然断电时,即该电源供电电路100不输出该3V电源、5V电源及12V电源,此时,该缓冲电路101通过该电容C1与电感L1、电容C2与电感L2及电容C4与电感L3进行放电操作,以输出对应的控制电压至该控制电路103上。本实施方式中,该缓冲电路101进行放电操作输出的控制电压用于保持3V电源、5V电源及12V电源一预设时间(如250毫秒)。该控制电路103则在该预设时间内控制该磁头107移动至零磁道处,如此避免了在该电源供电电路100突然断电时该磁头107无法移动至零磁道处而出现的磁头107划伤磁道的现象。
上述主板及具有该主板的主机通过设置电容来达到在电源供电电路突然断电时提供预设时间的延时时间,使得该控制电路可在该预设时间内将磁头移到零磁道处,进而避免因断电可能造成该硬盘的损坏。

Claims (8)

1.一种主板,包括:
一电源供电电路,用于输出若干电源;
一控制电路,用于接收这些电源,该控制电路还用于接收一芯片输出的指令,并根据该指令控制一硬盘的磁头的运动;及
一缓冲电路,连接于该电源供电电路;当该缓冲电路接收这些电源,该缓冲电路进行储能操作;当该缓冲电路没有接收到这些电源时,该缓冲电路在一预设时间内进行放电操作,并输出对应的控制电压至该控制电路;当该控制电路接收到该缓冲电路输出的控制电压时,该控制电路在该预设时间内将磁头移动至该磁盘的零磁道处。
2.如权利要求1所述的主板,其特征在于:该缓冲电路包括一连接器,该连接器的第一引脚通过一第一电感与一第一电源相连,该连接器的第一引脚还通过一第二电容接地;该连接器的第二引脚通过一第二电感连接于一第二电源,该连接器的第二引脚还通过一第二电容接地;该连接器的第三引脚通过一第三电感连接于一第三电源,该连接器的第三引脚还通过一第三电容接地。
3.如权利要求2所述的主板,其特征在于:该连接器的第一引脚还通过一第四电容接地,该第二电源还通过一第五电容接地。
4.如权利要求1或2或3的主板,其特征在于:该预设时间为250毫秒。
5.一种主机,包括:
一硬盘,包括一磁盘及一磁头,当磁盘旋转时,该磁头悬浮于该磁盘上;及
一主板,包括:
一电源供电电路,用于输出若干电源;
一控制电路,用于接收这些电源,该控制电路还用于接收一芯片输出的指令,并根据该指令控制该硬盘的磁头的运动;及
一缓冲电路,连接于该电源供电电路;当该缓冲电路接收这些电源,该缓冲电路进行储能操作;当该缓冲电路没有接收到这些电源时,该缓冲电路在一预设时间内进行放电操作,并输出对应的控制电压至该控制电路;当该控制电路接收到该缓冲电路输出的控制电压时,该控制电路在该预设时间内将磁头移动至该磁盘的零磁道处。
6.如权利要求5所述的主机,其特征在于:该缓冲电路包括一连接器,该连接器的第一引脚通过一第一电感与一第一电源相连,该连接器的第一引脚还通过一第二电容接地;该连接器的第二引脚通过一第二电感连接于一第二电源,该连接器的第二引脚还通过一第二电容接地;该连接器的第三引脚通过一第三电感连接于一第三电源,该连接器的第三引脚还通过一第三电容接地。
7.如权利要求6所述的主机,其特征在于:该连接器的第一引脚还通过一第四电容接地,该第二电源还通过一第五电容接地。
8.如权利要求5或6或7的主机,其特征在于:该预设时间为250毫秒。
CN201410701505.0A 2014-11-28 2014-11-28 主板及具有该主板的主机 Pending CN105700621A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410701505.0A CN105700621A (zh) 2014-11-28 2014-11-28 主板及具有该主板的主机
TW103141891A TW201624472A (zh) 2014-11-28 2014-12-03 主機板及具有該主機板的主機
US14/703,417 US20160154749A1 (en) 2014-11-28 2015-05-04 Computer having buffering circuit for hard disk drive

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410701505.0A CN105700621A (zh) 2014-11-28 2014-11-28 主板及具有该主板的主机

Publications (1)

Publication Number Publication Date
CN105700621A true CN105700621A (zh) 2016-06-22

Family

ID=56079306

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410701505.0A Pending CN105700621A (zh) 2014-11-28 2014-11-28 主板及具有该主板的主机

Country Status (3)

Country Link
US (1) US20160154749A1 (zh)
CN (1) CN105700621A (zh)
TW (1) TW201624472A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109427369A (zh) * 2017-08-30 2019-03-05 鸿富锦精密工业(武汉)有限公司 硬盘供电保护电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6781826B1 (en) * 2002-12-24 2004-08-24 Western Digital Technologies, Inc. External disk drive compatible with a serial advanced technology attachment (SATA) standard including a SATA compatible shielded cable capable of receiving power signals from a host
TW200606856A (en) * 2004-07-22 2006-02-16 Agere Systems Inc Low cost emergency disk drive head retract architecture
TW200637107A (en) * 2005-02-22 2006-10-16 Shinji Kudo Power supply unit and computer unit using same
CN2899037Y (zh) * 2006-01-28 2007-05-09 张明正 具断电保护功能的储存装置及控制接头
US20110198931A1 (en) * 2010-02-17 2011-08-18 Integrated Device Technology, Inc. Systems, devices, and methods for providing backup power to a load

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7893560B2 (en) * 2008-09-12 2011-02-22 Nellcor Puritan Bennett Llc Low power isolation design for a multiple sourced power bus
US8009502B2 (en) * 2009-06-24 2011-08-30 Seagate Technology Llc Systems, methods and devices for power control in mass storage devices
US9093105B2 (en) * 2011-12-09 2015-07-28 Western Digital Technologies, Inc. Disk drive charging capacitor using motor supply voltage during power failure

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6781826B1 (en) * 2002-12-24 2004-08-24 Western Digital Technologies, Inc. External disk drive compatible with a serial advanced technology attachment (SATA) standard including a SATA compatible shielded cable capable of receiving power signals from a host
TW200606856A (en) * 2004-07-22 2006-02-16 Agere Systems Inc Low cost emergency disk drive head retract architecture
TW200637107A (en) * 2005-02-22 2006-10-16 Shinji Kudo Power supply unit and computer unit using same
CN2899037Y (zh) * 2006-01-28 2007-05-09 张明正 具断电保护功能的储存装置及控制接头
US20110198931A1 (en) * 2010-02-17 2011-08-18 Integrated Device Technology, Inc. Systems, devices, and methods for providing backup power to a load

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109427369A (zh) * 2017-08-30 2019-03-05 鸿富锦精密工业(武汉)有限公司 硬盘供电保护电路
CN109427369B (zh) * 2017-08-30 2021-12-31 鸿富锦精密工业(武汉)有限公司 硬盘供电保护电路

Also Published As

Publication number Publication date
TW201624472A (zh) 2016-07-01
US20160154749A1 (en) 2016-06-02

Similar Documents

Publication Publication Date Title
US12086089B2 (en) Processor-endpoint isolation in communication switch coupled computing system
US10990553B2 (en) Enhanced SSD storage device form factors
US20210141756A1 (en) Modular Unit Network Interface Card
US9875036B2 (en) Concurrent upgrade and backup of non-volatile memory
US20160275036A1 (en) Single board computer interface
CN104021093A (zh) 一种基于nvdimm的存储设备的掉电保护方法
JP6321887B2 (ja) メモリへの電力利用可能性情報の供給
TWI473099B (zh) 記憶體儲存裝置、記憶體控制器與控制方法
US9122636B2 (en) Hard power fail architecture
CN103870345A (zh) 固态硬盘及支持所述固态硬盘的主板
CN103163987A (zh) 固态硬盘组合
CN103176883A (zh) 固态硬盘状态监控系统
CN104424150A (zh) 存储扩展系统
CN107122316B (zh) 一种soc备电方法以及soc
CN201828901U (zh) 一种存储功能卡
CN105700621A (zh) 主板及具有该主板的主机
US9520197B2 (en) Adaptive erase of a storage device
CN201438303U (zh) 多功能测试卡
CN103729147A (zh) 一种独立模块的冗余阵列
CN205193779U (zh) 一种基于多路服务器的raid卡
CN203950299U (zh) 硬盘固件修复系统
CN205451043U (zh) 固态硬盘及具有所述固态硬盘的电子装置
TWI587295B (zh) 硬碟重置裝置
CN210402264U (zh) 一种轨道交通服务器掉电保护电路及装置
KR100849224B1 (ko) 메모리 카드 시스템의 메모리 카드에 전원을 공급하는 방법및 메모리 카드 시스템

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160622

WD01 Invention patent application deemed withdrawn after publication