CN105629153A - 一种芯片测试的方法 - Google Patents

一种芯片测试的方法 Download PDF

Info

Publication number
CN105629153A
CN105629153A CN201510989764.2A CN201510989764A CN105629153A CN 105629153 A CN105629153 A CN 105629153A CN 201510989764 A CN201510989764 A CN 201510989764A CN 105629153 A CN105629153 A CN 105629153A
Authority
CN
China
Prior art keywords
chip
test
led lamp
test chip
testing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510989764.2A
Other languages
English (en)
Other versions
CN105629153B (zh
Inventor
王佩
王勇
范丽芳
张利伟
余恒亦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Datang Microelectronics Technology Co Ltd
Datang Semiconductor Design Co Ltd
Original Assignee
Datang Microelectronics Technology Co Ltd
Datang Semiconductor Design Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Datang Microelectronics Technology Co Ltd, Datang Semiconductor Design Co Ltd filed Critical Datang Microelectronics Technology Co Ltd
Priority to CN201510989764.2A priority Critical patent/CN105629153B/zh
Publication of CN105629153A publication Critical patent/CN105629153A/zh
Application granted granted Critical
Publication of CN105629153B publication Critical patent/CN105629153B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

本发明实施例提供一种芯片测试的方法,包括:将第一测试芯片和第二测试芯片分别放置在测试板的两个socket芯片座上;给测试板上电,第一测试芯片和第二测试芯片连接的Led灯全亮,根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试。本发明实施例解决现有技术中检测芯片的粗略性的缺点,实现针对特定芯片的全方位检测。

Description

一种芯片测试的方法
技术领域
本发明实施例涉及测试技术领域,尤其涉及一种芯片测试的方法。
背景技术
由于科学技术的突飞猛进,芯片已经运用于各个领域,常常是计算机或其他电子设备的一部分。芯片一般是指集成电路的载体,通常是一个可以立即使用的独立的整体。由于芯片的制造过程结构精细,工艺复杂,流程繁琐,不可避免地会在生产过程中留下缺陷,使芯片的可靠性水平不能达到标准要求,随时可能因为各种原因而出现故障,因此,芯片在设计和制造过程中的测试是必不可少的而且也是尤为重要的。
芯片的性能测试包括很多项,现有技术中通常对以下几个方面进行测试:
(1)芯片的封装是否符合要求;
(2)芯片的成品率,是否能正常运行;
(3)芯片的功耗及电性能的测试,各项指标是否在正常范围内;
(4)芯片存储区域,下载程序后,利用分析仪分析bin文件是否正确;
现有技术中对芯片的测试通常是对芯片整体性能的粗略评估,并不能充分保证芯片在应用领域的最佳性能。这些测试方法并不能高效准确的测试芯片的性能和接口模块的功能特性,只能检测出芯片的存储区域是否有坏块,粗略的检测了芯片的性能,对芯片内部的算法模块、功能模块和一些具体接口的测试很少,很难保证筛选出的芯片的可靠性。
发明内容
本发明实施例提供一种芯片测试的方法,用以解决现有技术中检测芯片的粗略性的缺点,实现针对特定芯片的全方位检测。
本发明实施例提供一种芯片测试的方法,包括:将第一测试芯片和第二测试芯片分别放置在测试板的两个socket芯片座上;给测试板上电,第一测试芯片和第二测试芯片连接的Led灯全亮,根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试。
进一步地,所述方法应用于带两个socket芯片座的测试板上,其中所述带两个socket芯片座的测试板的电源引脚和地引脚连通,且一个socket芯片座外接电源。
进一步地,所述第一测试芯片和第二测试芯片分别包括Gpio、Spi和Uart,其中,第一测试芯片和第二测试芯片的Gpio外接Led灯;第一测试芯片的第一Spi连接第二测试芯片的第二Spi2接口,第一测试芯片的第二Spi接口连接第二测试芯片的第一Spi接口;第一测试芯片和第二测试芯片的Uart串口互连,第一测试芯片的Uart的发送引脚连接第二测试芯片的Uart的收引脚,第一测试芯片的收引脚连接第二测试芯片的发引脚。
进一步地,所述方法还包括:上电初始化功能模块和各接口模块,其中,Gpio配置为输出模式;第一测试芯片的Spi配置为主模式,第二测试芯片的Spi配置为从模式,第一测试芯片和第二测试芯片的Uart配置为收、发模式;第一测试芯片和第二测试芯片的配置相同。
进一步地,所述给测试板上电,第一测试芯片和第二测试芯片连接的Led灯全亮,具体为:给测试板上电,Gpio输出全部拉高,则第一测试芯片和第二测试芯片连接的Led灯全亮。
进一步地,所述根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试,具体为:功能测试包括算法测试,所述算法包括国密算法和国际算法;执行算法;如果算法执行正确,则Gpio输出低,对应的Led灯熄灭;如果算法执行错误,则对应的Led灯不灭。
进一步地,所述根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试,具体为:测试第一测试芯片和第二测试芯片的Spi的收、发数据;如果数据正确,则Gpio输出低,对应的Led灯熄灭;如果数据错误,则对应的Led灯不灭。
进一步地,所述根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试,具体为:测试第一测试芯片和第二测试芯片的Uart收、发数据;如果数据正确,则Gpio输出低,对应的Led灯熄灭;如果数据错误,则对应的Led灯不灭。
进一步地,所述方法还包括:根据Led灯的亮灭情况,筛选芯片。
进一步地,所述根据Led灯的亮灭情况,筛选芯片,具体为:如果Led灯由全亮到全灭,则第一测试芯片和第二测试芯片的功能和接口正常;如果第一测试芯片和第二测试芯片连接的Led灯中有未灭的Led灯,则未灭的Led灯对应芯片的功能和接口异常。
本发明实施例提供的芯片测试的方法,能够针对芯片的特定功能和接口进行融合测试,测试覆盖度高;能够根据简单的led灯显示测试结果,专业知识要求较低,非专业人员也能分析测试结果;两块芯片同时测试,没有使用陪测芯片,测试效率更高;能够进行功能测试和接口测试,更全面的测试了芯片的性能。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。
图1为本发明实施例中的芯片测试的方法的流程示意图;
图2为本发明实施例中的测试芯片的原理示意图;
图3为本发明实施例一中的芯片测试的方法的流程示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行。并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
本发明的具体实施例中,采用带两个socket芯片座的测试板,其中该带两个socket芯片座的测试板的电源引脚和地引脚连通,且一个socket芯片座外接电源。相比较于现有技术,本发明的具体实施例中可以将两个待测的芯片放在两个socket芯片座上,例如第一测试芯片和第二测试芯片,如此,能够保证给两个芯片同时供电。
本发明的具体实施例中,芯片测试包括芯片的功能测试和接口测试。对于芯片来说,功能模块和接口模块的测试都非常重要,哪一个环节有问题都会影响芯片的性能,并不是单纯的芯片能运行就证明该芯片没有问题。对于待测试的单个芯片来说,是功能测试和接口测试的自融合测试;对于待测试的两块芯片来说,是接口在不同模式下的互融合测试;如此,同时实现了芯片的自融合测试和互融合测试。
本发明的芯片测试的方法如图1所示,包括:
步骤101,将第一测试芯片和第二测试芯片分别放置在测试板的两个socket芯片座上。
本发明的具体实施例中,待测的芯片包括Gpio(General-PurposeInput/OutputPorts,通用I/O端口)、Spi(SerialPeripheralInterface,串行外设接口)和Uart(UniversalAsynchronousReceiver/Transmitter,通用异步接收/发送装置),其中,
Gpio:第一测试芯片和第二测试芯片的Gpio外接Led灯,可以预先为Led灯编号;
Spi:第一测试芯片的第一Spi连接第二测试芯片的第二Spi2接口,第一测试芯片的第二Spi接口连接第二测试芯片的第一Spi接口;
Uart:第一测试芯片和第二测试芯片的Uart串口互连,第一测试芯片的Uart的发送引脚连接第二测试芯片的Uart的收引脚,第一测试芯片的收引脚连接第二测试芯片的发引脚。
步骤102,给测试板上电,第一测试芯片和第二测试芯片连接的Led灯全亮,对第一测试芯片和第二测试芯片进行功能测试和接口测试。
步骤103,判断Led灯的亮灭情况。
步骤104,如果Led灯由全亮到全灭,则第一测试芯片和第二测试芯片的功能和接口正常。
步骤105,如果第一测试芯片和第二测试芯片连接的Led灯中有未灭的Led灯,则未灭的Led灯对应芯片的功能和接口异常。
实施例一:
由于不同的芯片,接口和功能有所差别,所以可以根据不同的芯片适应性的修改测试方案。下面将以安全芯片为例,例如该安全芯片包括9个GPIO,2个Spi和1个Uart,其中每个GPIO外接一个Led灯。测试芯片的原理框图如图2所示。
芯片的功能测试以算法测试为例,通常包括国密算法和国际算法。算法是由硬件实现的,所以测试算法的同时也就是测试芯片内部硬件算子模块的性能和加解密ram区域。
国密算法包括sm1,sm2,sm3,sm4;国际算法包括des,rsa等算法。在本发明的具体实施例中,并不局限于具体哪些算法,以算法1、算法2、算法3等等来编号为例进行说明。假设测试芯片1(第一测试芯片)的编码为1-9,测试芯片2(第二测试芯片)的编码为10-18。
在本实施例一中,算法、Gpio和Led灯的对应情况如表1所示。
表1
Led灯 Gpio 测试功能
Led1-Led6 测试芯片1的Gpio1—6 测试芯片1的算法1-算法6
Led7 测试芯片1的Gpio7 测试芯片1的Spi1的功能
Led8 测试芯片1的Gpio8 测试芯片1的Spi2的功能
Led9 测试芯片1的Gpio9 测试芯片1的Uart的功能
Led10-15 测试芯片2的Gpio1—6 测试芯片2的算法1-算法6
Led16 测试芯片2的Gpio7 测试芯片2的Spi1的功能
Led17 测试芯片2的Gpio8 测试芯片2的Spi2的功能
Led18 测试芯片2的Gpio9 测试芯片2的Uart的功能
在本实施例一中,芯片测试的方法如图3所示,包括:
步骤301,上电初始化算法模块和各个接口模块,其中,Gpio配置为输出模式,Spi1配置为主模式,Spi2配置为从模式,Uart为收、发模式;第一测试芯片和第二测试芯片的配置完全相同。
步骤302,Gpio输出全部拉高,则Led灯全部点亮。
步骤303,执行算法,如果算法执行正确,则Gpio输出低,对应的Led灯熄灭;如果算法执行错误,则对应的Led灯不灭。
步骤304,测试Spi1和spi2的收、发数据,如果数据正确,则Gpio输出低,对应的Led灯熄灭;如果数据错误,则对应的Led灯不灭。
步骤305,测试Uart收、发数据,如果数据正确,则Gpio输出低,对应的Led灯熄灭;如果数据错误,则对应的Led灯不灭。
步骤306,根据Led灯的亮灭情况,筛选芯片。
在本发明的具体实施例中,实现了芯片的功能测试和接口测试的自融合测试和芯片之间接口的互融合测试,既提高了芯片的检验性能,又提高了芯片测试的效率,并且能够直观的分析测试结果,便于芯片测试可以脱离技术人员的前提下达到既快又好的效果,具体地至少具有以下的优点:
(1)能够针对芯片的特定功能和接口进行融合测试,测试覆盖度高。
(2)功能模块和自身接口模块的自融合测试,测试结果可以根据led灯直观显示,脱离了上位机等辅助设备的操作,如此根据简单的led灯显示测试结果,专业知识要求较低,非专业人员也能分析测试结果。
(3)两块芯片同时测试,没有使用陪测芯片,测试效率更高。
(4)两块芯片之间接口的融合测试,接口可以配置为不同的主、从模式,这种测试模式可以测试芯片接口在不同模式的运行状态,还测试了芯片之间相互通信的可靠性,更全面的测试了芯片的性能。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到各实施方式可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件。基于这样的理解,上述技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如ROM/RAM、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行各个实施例或者实施例的某些部分所述的方法。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种芯片测试的方法,其特征在于,包括:
将第一测试芯片和第二测试芯片分别放置在测试板的两个socket芯片座上;
给测试板上电,第一测试芯片和第二测试芯片连接的Led灯全亮,根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试。
2.根据权利要求1所述的芯片测试的方法,其特征在于,所述方法应用于带两个socket芯片座的测试板上,其中所述带两个socket芯片座的测试板的电源引脚和地引脚连通,且一个socket芯片座外接电源。
3.根据权利要求2所述的芯片测试的方法,其特征在于,所述第一测试芯片和第二测试芯片分别包括Gpio、Spi和Uart,其中,
第一测试芯片和第二测试芯片的Gpio外接Led灯;
第一测试芯片的第一Spi连接第二测试芯片的第二Spi2接口,第一测试芯片的第二Spi接口连接第二测试芯片的第一Spi接口;
第一测试芯片和第二测试芯片的Uart串口互连,第一测试芯片的Uart的发送引脚连接第二测试芯片的Uart的收引脚,第一测试芯片的收引脚连接第二测试芯片的发引脚。
4.根据权利要求1所述的芯片测试的方法,其特征在于,所述方法还包括:上电初始化功能模块和各接口模块,其中,
Gpio配置为输出模式;
第一测试芯片的Spi配置为主模式,第二测试芯片的Spi配置为从模式,第一测试芯片和第二测试芯片的Uart配置为收、发模式;
第一测试芯片和第二测试芯片的配置相同。
5.根据权利要求4所述的芯片测试的方法,其特征在于,所述给测试板上电,第一测试芯片和第二测试芯片连接的Led灯全亮,具体为:
给测试板上电,Gpio输出全部拉高,则第一测试芯片和第二测试芯片连接的Led灯全亮。
6.根据权利要求5所述的芯片测试的方法,其特征在于,所述根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试,具体为:
功能测试包括算法测试,所述算法包括国密算法和国际算法;
执行算法;
如果算法执行正确,则Gpio输出低,对应的Led灯熄灭;
如果算法执行错误,则对应的Led灯不灭。
7.根据权利要求5所述的芯片测试的方法,其特征在于,所述根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试,具体为:
测试第一测试芯片和第二测试芯片的Spi的收、发数据;
如果数据正确,则Gpio输出低,对应的Led灯熄灭;
如果数据错误,则对应的Led灯不灭。
8.根据权利要求5所述的芯片测试的方法,其特征在于,所述根据Led灯后续的亮灭情况对第一测试芯片和第二测试芯片进行功能测试和接口测试,具体为:
测试第一测试芯片和第二测试芯片的Uart收、发数据;
如果数据正确,则Gpio输出低,对应的Led灯熄灭;
如果数据错误,则对应的Led灯不灭。
9.根据权利要求6~8中任一项所述的芯片测试的方法,其特征在于,所述方法还包括:根据Led灯的亮灭情况,筛选芯片。
10.根据权利要求2所述的芯片测试的方法,其特征在于,所述根据Led灯的亮灭情况,筛选芯片,具体为:
如果Led灯由全亮到全灭,则第一测试芯片和第二测试芯片的功能和接口正常;
如果第一测试芯片和第二测试芯片连接的Led灯中有未灭的Led灯,则未灭的Led灯对应芯片的功能和接口异常。
CN201510989764.2A 2015-12-24 2015-12-24 一种芯片测试的方法 Active CN105629153B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510989764.2A CN105629153B (zh) 2015-12-24 2015-12-24 一种芯片测试的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510989764.2A CN105629153B (zh) 2015-12-24 2015-12-24 一种芯片测试的方法

Publications (2)

Publication Number Publication Date
CN105629153A true CN105629153A (zh) 2016-06-01
CN105629153B CN105629153B (zh) 2018-10-09

Family

ID=56044271

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510989764.2A Active CN105629153B (zh) 2015-12-24 2015-12-24 一种芯片测试的方法

Country Status (1)

Country Link
CN (1) CN105629153B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107861845A (zh) * 2017-10-13 2018-03-30 天津市英贝特航天科技有限公司 一种基于lpc总线的军用计算机故障测试方法及系统
CN109459678A (zh) * 2018-10-10 2019-03-12 北京艾博唯科技有限公司 一种板卡测试系统、板卡测试机
CN109782153A (zh) * 2019-01-14 2019-05-21 大唐微电子技术有限公司 一种芯片测试的方法、装置、芯片及计算机存储介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101051332A (zh) * 2007-05-23 2007-10-10 中兴通讯股份有限公司 一种soc芯片系统级验证系统及方法
US20080115022A1 (en) * 2006-10-19 2008-05-15 Chun-Yuan Su System and related method for chip i/o test
CN101191818A (zh) * 2007-12-12 2008-06-04 北京中星微电子有限公司 一种芯片测试的方法、系统及一种测试设备
CN101557598A (zh) * 2008-04-07 2009-10-14 中兴通讯股份有限公司 一种基站侧无线基带芯片测试装置及方法
WO2012121781A1 (en) * 2011-03-09 2012-09-13 Intel Corporation A functional fabric-based test controller for functional and structural test and debug
CN103412810A (zh) * 2013-07-24 2013-11-27 中国航天科工集团第三研究院第八三五七研究所 一种可测试内部信号的系统封装芯片及测试方法
CN104198911A (zh) * 2014-06-24 2014-12-10 航天科工深圳(集团)有限公司 一种dtu的芯片引脚测试方法及电路
CN104459518A (zh) * 2014-11-27 2015-03-25 北京时代民芯科技有限公司 基于SoPC芯片的功能自动化测试系统及其测试方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080115022A1 (en) * 2006-10-19 2008-05-15 Chun-Yuan Su System and related method for chip i/o test
CN101051332A (zh) * 2007-05-23 2007-10-10 中兴通讯股份有限公司 一种soc芯片系统级验证系统及方法
CN101191818A (zh) * 2007-12-12 2008-06-04 北京中星微电子有限公司 一种芯片测试的方法、系统及一种测试设备
CN101557598A (zh) * 2008-04-07 2009-10-14 中兴通讯股份有限公司 一种基站侧无线基带芯片测试装置及方法
WO2012121781A1 (en) * 2011-03-09 2012-09-13 Intel Corporation A functional fabric-based test controller for functional and structural test and debug
CN103412810A (zh) * 2013-07-24 2013-11-27 中国航天科工集团第三研究院第八三五七研究所 一种可测试内部信号的系统封装芯片及测试方法
CN104198911A (zh) * 2014-06-24 2014-12-10 航天科工深圳(集团)有限公司 一种dtu的芯片引脚测试方法及电路
CN104459518A (zh) * 2014-11-27 2015-03-25 北京时代民芯科技有限公司 基于SoPC芯片的功能自动化测试系统及其测试方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
梁宇 等: ""SOC的可靠性设计"", 《固体电子学研究与进展》 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107861845A (zh) * 2017-10-13 2018-03-30 天津市英贝特航天科技有限公司 一种基于lpc总线的军用计算机故障测试方法及系统
CN109459678A (zh) * 2018-10-10 2019-03-12 北京艾博唯科技有限公司 一种板卡测试系统、板卡测试机
CN109459678B (zh) * 2018-10-10 2024-04-12 朝阳晋慧智能科技有限公司 一种板卡测试系统、板卡测试机
CN109782153A (zh) * 2019-01-14 2019-05-21 大唐微电子技术有限公司 一种芯片测试的方法、装置、芯片及计算机存储介质

Also Published As

Publication number Publication date
CN105629153B (zh) 2018-10-09

Similar Documents

Publication Publication Date Title
JP6526394B2 (ja) テストスライスとトレイとの間の高速テスタ通信インターフェイス
CN106291210A (zh) Usb接口检测器、检测方法、usb连接器及电子设备
CN105629153A (zh) 一种芯片测试的方法
CN103176883A (zh) 固态硬盘状态监控系统
CN103605596B (zh) 用于atca刀片上的fpga芯片与bmc芯片协同电源管理系统和方法
CN101859750B (zh) 集成电路基板上的专用引脚的装置及系统
CN109856522A (zh) 一种测试板和测试系统
CN110119368A (zh) 主机装置和固态驱动器(ssd)装置
CN203084153U (zh) 芯片测试系统
CN103197225A (zh) 单总线芯片的测试方法
TW201423760A (zh) 固態硬碟及支援該固態硬碟的主機板
CN103760486B (zh) 电路板上特殊芯片的功能测试装置及测试方法
CN104237716A (zh) 串行连接器检测系统及其方法
TWI397812B (zh) 測試板
CN104598283A (zh) 一种单架构多结构bmc固件程序的实现方法
US8723539B2 (en) Test card for motherboards
CN103278763B (zh) 芯片的ft测试板系统和测试方法
US20150292766A1 (en) Protection device
TW201321760A (zh) 印刷電路板測試裝置
US8607100B2 (en) Motherboard testing device and testing method thereof
CN103867471A (zh) 风能供应系统及具有该风能供应系统的电子装置
CN104615529A (zh) 一种服务器光路诊断装置及方法
CN102479143A (zh) 刀锋服务系统
US20120224614A1 (en) Differential signal transmission circuit, disk array controller, and differential signal transmission cable
CN103472267A (zh) 一种led信号转接装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20200730

Address after: 2505 COFCO Plaza, No.2, nanmenwai street, Nankai District, Tianjin

Patentee after: Xin Xin finance leasing (Tianjin) Co.,Ltd.

Address before: 100094 No. 6 Yongjia North Road, Beijing, Haidian District

Co-patentee before: DATANG SEMICONDUCTOR DESIGN Co.,Ltd.

Patentee before: DATANG MICROELECTRONICS TECHNOLOGY Co.,Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20211103

Address after: 100094 No. 6 Yongjia North Road, Beijing, Haidian District

Patentee after: DATANG MICROELECTRONICS TECHNOLOGY Co.,Ltd.

Patentee after: DATANG SEMICONDUCTOR DESIGN Co.,Ltd.

Address before: 300110 2505 COFCO Plaza, No. 2, nanmenwai street, Nankai District, Tianjin

Patentee before: Xin Xin finance leasing (Tianjin) Co.,Ltd.

TR01 Transfer of patent right