CN105515579A - 一种基于Lange耦合器反馈结构的注入锁定分频器 - Google Patents

一种基于Lange耦合器反馈结构的注入锁定分频器 Download PDF

Info

Publication number
CN105515579A
CN105515579A CN201510902834.6A CN201510902834A CN105515579A CN 105515579 A CN105515579 A CN 105515579A CN 201510902834 A CN201510902834 A CN 201510902834A CN 105515579 A CN105515579 A CN 105515579A
Authority
CN
China
Prior art keywords
frequency
frequency divider
lange coupler
transistor
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510902834.6A
Other languages
English (en)
Inventor
王磊
陈庆
杨漫菲
方堃
孙博文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201510902834.6A priority Critical patent/CN105515579A/zh
Publication of CN105515579A publication Critical patent/CN105515579A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种适用于CMOS和BiCMOS工艺的毫米波频率高端的注入锁定分频器。该注入锁定分频器,利用lange耦合器的宽带工作特性及其直通端口和耦合端口的高隔离度来分离140GHz信号和低频信号以得到更高的输出功率电平;而且用延迟线来补偿相位和共射-共基晶体管结构来同时提供高的环路增益和增大输入信号和反馈信号的隔离度。所以利用lange耦合器、相位补偿模块、共射-共基晶体管电路组成的反馈环路使得分频器具有较高的工作频率、宽的频率锁定范围、高的分频比和低的功耗。因此,该发明在毫米波,尤其是毫米波频率高端的分频器电路中具有极大的应用价值。除此之外,所发明的频分电路还能运用于太赫兹频段的电路系统中,但需要更高的分频比。

Description

一种基于Lange耦合器反馈结构的注入锁定分频器
技术领域
本发明涉及半导体技术中的毫米波/亚毫米波分频技术领域,具体涉及一种基于lange耦合器反馈结构的注入锁定分频器。
背景技术
毫米波具有频率高、宽频宽、大信息容量等优点,在军事雷达系统、射电天文学和太空以及短距离无线高速传输等领域有着巨大的应用价值和市场前景。并且随着现代硅基工艺的快速发展,使得在亚毫米波/太赫兹系统中能够使用CMOS和SiGeBiCMOS等工艺,其代替了受限于高成本和低集成度的III-V半导体工艺。高频通信系统中,由锁相环提供的高稳定的频率源的性能影响着整个系统的性能,而分频器是实现锁相环的关键部分。
锁相环中的压控振荡器因为工艺、电压和温度浮动,模型和EM仿真的不精准等原因会产生频偏。因此,为了快速可靠的锁定压控振荡器的频率,要求分频器具有较宽的锁定范围。然而,宽锁定范围会导致较大的功率损耗;并且分频器的功耗占总功耗的大部分,对于高频更是如此。所以,选择具有低功耗、高频特性好的注入锁定分频器作为锁相环中的分频器是一种可行的选择。
分析现有的注入锁定分频器:在参考文献【1】中,如图1所示,此发明的特点在于通过由缓冲级阶段和可变电感调谐电路的电感元件来实现电感耦合反馈结构;然而,此发明最高工作频率只有24GHz;并且需要外加的可变电容电路来实现宽的频率锁定范围,但是分频比只有2。在参考文献【2】中,如图2所示,此分频器利用一个有源电感单元来减少版图面积;但是电路产生的频率仅为输入频率的一半;并且上述结构依旧基于常规的LC-tank分频器。在参考文献【3】中,如图3所示,此发明基于一种含有LC-tank电路的考比滋压控振荡器的注入锁定分频器;通过调节电压来改变考比滋压控振荡器的谐振频率,以此改变锁定范围;可是此分频器的分频比也仅有2。在参考文献【4】中,如图4所示,此论文展示了一个有3,6,9多个分频比的CMOS注入锁定分频器;工作频率从2.2GHz到30.95GHz;然而,当分频比为9时,其锁定范围减少到260MHz,功率损耗12.5mW;而且锁定范围会随工作频率的增高而降低。
针对上述注入锁定分频器的技术难点即工作频率、分频比、功率损耗、频率锁定范围四个指标难以兼顾的问题,本发明利用lange耦合器、相位补偿模块、共射-共基晶体管电路组成的反馈环路使得分频器具有较高的工作频率、宽的频率锁定范围、高的分频比和低的功耗。
发明内容
本发明所要解决的技术问题是在高工作频率时,分频器具有大分频比、宽锁定范围和低功耗。除此之外,所发明的频分电路还能运用于太赫兹频段的电路系统中,但需要更高的分频比。
本发明的具体方案:包括了一个输入匹配网络、一对共射-共基的晶体管,一个lange耦合器、相位延迟模块和阻抗匹配的缓冲放大器。所述输入匹配网络由并联的短路电感和串联的电容构成,并连接于晶体管的基极端以减少输入端高频信号的反射系数;所述共射-共基晶体管包括了一个共基极晶体管和一个共射极晶体管,此结构能减少反馈电容的影响、提供更高的环路增益和更宽的增益带宽,并且能补偿反馈回路和耦合器的损耗使得闭环回路保持正反馈,其中毫米波信号由共基晶体管的基极输入,反馈信号由共射晶体管的射极加入,并且能隔离输入信号和反馈信号;所述lange耦合器在直通端口和耦合端口具有幅度平衡和高隔离度的优势,因此可以用来形成反馈振荡器和性能良好的耦合输出结构,并且,lange耦合器也是频率选择网络;所述相位延迟模块由微带延迟线构成,用来补偿反馈信号的相位;所述阻抗匹配的缓冲放大器由晶体管组成,其可以提供高的负载阻抗和最大化输出功率电平,以此达到更宽的锁定范围。
进一步的是,所述晶体管是双极型晶体管。场效应晶体管也可以应用于此电路中。在一些不严格的要求应用中场效应晶体管包括了金属-氧化物-半导体场效应晶体管(MOSFET)和赝同晶高电子迁移率晶体管(pHEMT)。
进一步的是,所述lange耦合器是一个如图7所示的无源微波器件,在lange耦合器的两个输出端之间具有90°的相差和3dB的耦合比。此处,还可以使用4条或6条线互连的方式来实现更紧密的耦合结构。
本发明的有益效果:一、本发明利用lange耦合器的宽带工作特性;二、如图8所示,利用其直通端口和耦合端口的高隔离度来分离140GHz信号和低频信号以得到更高的输出功率电平;三、用延迟线来补偿相位;四、使用共射-共基晶体管结构来同时提供高的环路增益和增大输入信号和反馈信号的隔离度。
附图说明
图1是参考文献【1】的分频电路原理图;
图2是参考文献【2】的分频电路原理图;
图3是参考文献【3】的分频电路原理图;
图4是参考文献【4】的分频电路原理图;
图5是本发明基于Lange耦合器反馈结构的注入锁定分频器的原理图;
图6是本发明的实物图;
图7(a)Lange耦合器,(b)Lange耦合器的截面图;
图8是lange耦合器的测试结果图;
图9是频率综合的原理框图;
图10是本发明的测试框图;
图11是本发明的测试结果图;
图12是当输入信号频率为135GHz,Vcc=1.6V时的输出频谱和相位噪声的测量结果图;
图13是当输入信号频率为150.2GHz,Vcc=1.6V时的输出频谱和相位噪声的测量结果图。
图5中标记说明:输入匹配网络(701);共射-共基极晶体管(702);lange耦合器(501)的输入端口1,直通端口2,耦合端口3,隔离端口4;微带延迟线(601);阻抗匹配的缓冲放大器(703);电感(102),(103),(104),(105);电容(201),(202),(203);为轭流电感;电阻(301),(302),(303),(304);晶体管(401)(402)(403)。
具体实施方式
下面结合附图对本发明的具体实施方式作进一步的说明。
如图5所示,本发明包括了一个输入匹配网络(701)、一对共射-共基的晶体管(702)、一个lange耦合器(501)、相位延迟模块(601)和阻抗匹配的缓冲放大器(703)。其中所述输入匹配网络(701)由并联短路电感(101)和串联电容(201)组成;共射-共基极晶体管(702)由共基极的晶体管(401)和共射极的晶体管(402)组成;lange耦合器(501)的输入端口1,直通端口2,耦合端口3,隔离端口4;相位延迟模块(601)由微带延迟线组成;阻抗匹配的缓冲放大器(703)主要由晶体管(403)组成;电感(102),(103),(104),(105)为轭流电感,阻止高频信号通过;电容(201),(202),(203)为隔直电容,阻止直流电流通过;电阻(301),(302),(303),(304)限流保护晶体管;反馈网络(801)由共射-共基晶体管(702)、lange耦合器(501)、lange耦合器(501)组成。如图6所示,本发明的具体实物图。为了减少芯片面积,折叠lange耦合器。
框图9是本发明注入锁定分频器的典型应用。在运用中,分频器用来提供除6的频分函数以在频率综合中获得高频信号,如135GHz的信号。并且在很大程度能减少使用的分频器数目和系统的损耗。除此之外,所发明的频分电路也能运用于太赫兹的电路系统,但需要更高的分频比。测试电路时,输入信号产生于外部频率源;而在锁相环设计中,分频器的输入信号来源于压控振荡器的输出。如果没有输入信号,该电路充当自激振荡器,其振荡频率位于该工作频率1/6的周围。当输入信号注入后,原来的自激振荡消失。通过追踪输入信号的相位和频率,并且由共射-共基极晶体管的非线性特性产生的相移补偿,该电路将建立一个新的本振;最终,输出信号的频率将会锁定在输入信号的频率的1/6。
实施例
按如图10所示,连接好被测电路。在不同的偏压下,将有不同的频率锁定范围;如图11所示,对于1.05V电压供电时,频率锁定范围为135~138.8GHz;对于1.1V电压供电时,频率锁定范围为136.3~141GHz;对于1.2V电压供电时,频率锁定范围为141.2~144.2GHz;对于1.3V电压供电时,频率锁定范围为143.8~146.6GHz;对于1.4V电压供电时,频率锁定范围为145.5~148.2GHz;对于1.5V电压供电时,频率锁定范围为147.4~149.4GHz;对于1.6V电压供电时,频率锁定范围为148.9~150.2GHz,而功率损耗只有14.4mW。
如图12所示,当输入信号频率为135GHz,Vcc=1.6V时,输出信号的大小是-5.6922dBm,频率是25.033GHz;相位噪声是-121.5813dBc/Hz1MHz;如图13所示,当输入信号频率为150.2GHz,Vcc=1.6V时,输出信号的大小是-15.7816dBm,频率是25.5GHz;相位噪声是-100.2077dBc/Hz1KHz。因此,该发明在毫米波,尤其是毫米波频率高端的分频器电路中具有极大的应用价值。

Claims (6)

1.基于Lange耦合器反馈结构的注入锁定分频器,所述反馈结构的分频器包括了一个输入匹配网络(701)、一对共射-共基的晶体管(702)、相位延迟模块(601)、lange耦合器(501)和阻抗匹配的缓冲放大器(703);在电路工作时,如果没有输入信号,该电路充当自激振荡器,其振荡频率位于该工作频率1/6的附近。当输入信号注入后,原来的自激振荡器消失。通过追踪输入信号的相位和频率,和由共射-共基的晶体管对(702)的非线性特性产生的相移补偿,该电路将建立一个新的本振。最终,输出信号的频率将会锁定在输入信号的频率的1/6。
2.如权利要求1所述的基于Lange耦合器反馈结构的注入锁定分频器,其特征在于:所述输入匹配网络(701)由并联的短路电感(101)和串联的电容(201)构成,并连接于晶体管(401)的基极端以减少输入端高频信号的反射系数。
3.如权利要求1所述的基于Lange耦合器反馈结构的注入锁定分频器,其特征在于:所述共射-共基晶体管(702)包括了一个共基晶体管(401)和一个共射晶体管(402)。此结构能减少反馈电容的影响、提供更高的环路增益和更宽的增益带宽,并且能补偿反馈回路和耦合器的损耗使得闭环回路保持正反馈;其中毫米波信号由共基晶体管的基极输入,反馈信号由共射晶体管的射极加入,并且能隔离输入信号和反馈信号。
4.如权利要求1所述的基于Lange耦合器反馈结构的注入锁定分频器,其特征在于:所述lange耦合器(501)在直通端口和耦合端口具有幅度平衡和高隔离度的优势,因此可以用来形成反馈振荡器和性能良好的耦合输出结构;并且,lange耦合器也是频率选择网络。
5.如权利要求1所述的基于Lange耦合器反馈结构的注入锁定分频器,其特征在于:所述相位延迟模块(601)由微带延迟线构成,用来补偿反馈信号的相位。
6.如权利要求1所述的基于Lange耦合器反馈结构的注入锁定分频器,其特征在于:所述阻抗匹配的缓冲放大器(703)由晶体管(403)组成,其可以提供高的负载阻抗和最大化输出功率电平,以此达到更宽的锁定范围。
CN201510902834.6A 2015-12-08 2015-12-08 一种基于Lange耦合器反馈结构的注入锁定分频器 Pending CN105515579A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510902834.6A CN105515579A (zh) 2015-12-08 2015-12-08 一种基于Lange耦合器反馈结构的注入锁定分频器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510902834.6A CN105515579A (zh) 2015-12-08 2015-12-08 一种基于Lange耦合器反馈结构的注入锁定分频器

Publications (1)

Publication Number Publication Date
CN105515579A true CN105515579A (zh) 2016-04-20

Family

ID=55723296

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510902834.6A Pending CN105515579A (zh) 2015-12-08 2015-12-08 一种基于Lange耦合器反馈结构的注入锁定分频器

Country Status (1)

Country Link
CN (1) CN105515579A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106533438A (zh) * 2016-10-21 2017-03-22 天津大学 一种采用cmos工艺实现的太赫兹频率合成器
CN108365846A (zh) * 2018-01-09 2018-08-03 浙江大学 一种基于有源电感变压器的电流模锁相环结构
CN109167598A (zh) * 2018-10-24 2019-01-08 南京迈矽科微电子科技有限公司 一种基于高频率低功耗应用需求的毫米波静态分频器
CN109510597A (zh) * 2018-12-19 2019-03-22 成都瑞迪威科技有限公司 一种宽带增强型注入锁定四倍频器
CN110957993A (zh) * 2018-09-27 2020-04-03 天津大学青岛海洋技术研究院 一种基于SiGe工艺的太赫兹全360°反射型移相器
CN111313892A (zh) * 2018-12-12 2020-06-19 天津大学青岛海洋技术研究院 一种宽锁定范围的可切换双核注入锁定分频器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201004617Y (zh) * 2007-02-06 2008-01-09 北京朗波芯微技术有限公司 除二分频器
US7557664B1 (en) * 2005-10-31 2009-07-07 University Of Rochester Injection-locked frequency divider
CN102104363A (zh) * 2011-03-01 2011-06-22 北京大学 一种太赫兹硅基四倍频器及多倍频器
US20130093475A1 (en) * 2011-10-14 2013-04-18 Industrial Technology Research Institute Injection-locked frequency divider
CN103762945A (zh) * 2014-01-20 2014-04-30 复旦大学 一种相位可调的精确正交压控振荡器电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7557664B1 (en) * 2005-10-31 2009-07-07 University Of Rochester Injection-locked frequency divider
CN201004617Y (zh) * 2007-02-06 2008-01-09 北京朗波芯微技术有限公司 除二分频器
CN102104363A (zh) * 2011-03-01 2011-06-22 北京大学 一种太赫兹硅基四倍频器及多倍频器
US20130093475A1 (en) * 2011-10-14 2013-04-18 Industrial Technology Research Institute Injection-locked frequency divider
CN103762945A (zh) * 2014-01-20 2014-04-30 复旦大学 一种相位可调的精确正交压控振荡器电路

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106533438A (zh) * 2016-10-21 2017-03-22 天津大学 一种采用cmos工艺实现的太赫兹频率合成器
CN106533438B (zh) * 2016-10-21 2019-02-22 天津大学 一种采用cmos工艺实现的太赫兹频率合成器
CN108365846A (zh) * 2018-01-09 2018-08-03 浙江大学 一种基于有源电感变压器的电流模锁相环结构
CN110957993A (zh) * 2018-09-27 2020-04-03 天津大学青岛海洋技术研究院 一种基于SiGe工艺的太赫兹全360°反射型移相器
CN110957993B (zh) * 2018-09-27 2023-07-14 天津大学青岛海洋技术研究院 一种基于SiGe工艺的太赫兹全360°反射型移相器
CN109167598A (zh) * 2018-10-24 2019-01-08 南京迈矽科微电子科技有限公司 一种基于高频率低功耗应用需求的毫米波静态分频器
CN111313892A (zh) * 2018-12-12 2020-06-19 天津大学青岛海洋技术研究院 一种宽锁定范围的可切换双核注入锁定分频器
CN111313892B (zh) * 2018-12-12 2023-07-28 天津大学青岛海洋技术研究院 一种宽锁定范围的可切换双核注入锁定分频器
CN109510597A (zh) * 2018-12-19 2019-03-22 成都瑞迪威科技有限公司 一种宽带增强型注入锁定四倍频器
CN109510597B (zh) * 2018-12-19 2024-03-29 成都瑞迪威科技有限公司 一种宽带增强型注入锁定四倍频器

Similar Documents

Publication Publication Date Title
CN105515579A (zh) 一种基于Lange耦合器反馈结构的注入锁定分频器
CN110729967A (zh) 一种具有宽调谐范围的窄带切换毫米波压控振荡器
Zhou et al. A 280-325 GHz frequency multiplier chain with 2.5 dBm peak output power
CN102158228A (zh) 极低电压毫米波注入锁定二分频器
Meng et al. A 152-GHz OOK transmitter with 3-dBm output power in 65-nm CMOS
Khamaisi et al. A 159–169 GHz frequency source with 1.26 mW peak output power in 65 nm CMOS
Huang et al. A 94GHz 2× 2 phased-array FMCW imaging radar transceiver with 11dBm output power and 10.5 dB NF in 65nm CMOS
Kijsanayotin et al. A 70-GHz LO phase-shifting bidirectional frontend using linear coupled oscillators
CN102480281A (zh) 毫米波频率源装置
CN106992754A (zh) 一种固定中频输出的多功能混频器
Stärke et al. A 173–200 GHz quadrature voltage-controlled oscillator in 130 nm SiGe BiCMOS
Chiang et al. A Highly Efficient 0.2 THz Varactor-Less VCO with-7 dBm Output Power in 130nm SiGe
Jalili et al. A 219-to-238-GHz coupled standing-wave VCO with 3.4-dBm peak output power in 65nm CMOS
Ferschischi et al. A power efficient 60-GHz super-regenerative oscillator with 10-GHz switching rate in 22-nm FD-SOI CMOS
Starke et al. Fully Differential 90 GHz and 180 GHz Signal Sources With Tuning Ranges of 24.1 GHz and 51.7 GHz in 90 nm SiGe-BiCMOS
Kim et al. InP HBT voltage controlled oscillator for 300-GHz-band wireless communications
Otsuki et al. A 140 GHz area-and-power-efficient VCO using frequency doubler in 65 nm CMOS
Li et al. A 160 GHz high output power and high DC-to-RF efficiency fundamental oscillator in a 130-nm sige BiCMOS process
Trotta et al. A fundamental VCO with integrated output buffer beyond 120 GHz in SiGe bipolar technology
Luo et al. A 64dB gain 60GHz receiver with 7.1 dB noise figure for 802.11 ad applications in 90nm CMOS
Kodkani et al. An integrated 50-GHz SiGe sub-harmonic mixer/downconverter with a quadrature ring VCO
Malki et al. A Novel Design of Voltage Controlled Oscillator by Using the Method of Negative Resistance.
Perndl et al. A 98 GHz voltage controlled oscillator in SiGe bipolar technology
Yun et al. A 140 GHz single-ended injection locked frequency divider with inductive feedback in SiGe HBT technology
Khamaisi et al. A 230–310 GHz down converter with integrated local oscillator in 65 nm CMOS technology

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160420