CN105450230A - 不具降频器的连续时间三角积分模拟至数字接收器 - Google Patents
不具降频器的连续时间三角积分模拟至数字接收器 Download PDFInfo
- Publication number
- CN105450230A CN105450230A CN201410636168.1A CN201410636168A CN105450230A CN 105450230 A CN105450230 A CN 105450230A CN 201410636168 A CN201410636168 A CN 201410636168A CN 105450230 A CN105450230 A CN 105450230A
- Authority
- CN
- China
- Prior art keywords
- continuous time
- frequency demultiplier
- digit receiver
- simulated
- delta
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004088 simulation Methods 0.000 claims description 21
- 239000000872 buffer Substances 0.000 claims description 8
- 238000001914 filtration Methods 0.000 claims description 4
- 238000006073 displacement reaction Methods 0.000 claims description 3
- 230000001186 cumulative effect Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000004891 communication Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000007620 mathematical function Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/458—Analogue/digital converters using delta-sigma modulation as an intermediate step
- H03M3/462—Details relating to the decimation process
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3052—Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Circuits Of Receivers In General (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
Abstract
本发明是关于一种不具降频器的连续时间三角积分模拟至数字接收器,包含连续时间三角积分调变器,其接收接收信号,且将模拟信号编码为数字信号;及解调器,其接收连续时间三角积分调变器的数字输出,且回复接收信号的信息内容。
Description
技术领域
本发明有关一种通讯接收器,特别是关于一种不具降频器(decimatorless)的连续时间三角积分(delta-sigma)模拟至数字接收器。
背景技术
图1显示传统接收器100的方框图,其包含自动增益控制器(AGC)11、反频叠滤波器(anti-aliasingfilter,AAF)12、三角积分调变器(DSM)13、降频器(DEC)14及解调器15。反频叠滤波器(AAF)12通常包含低通滤波器,用以衰减高于截止频率的信号,以避免频叠的影响。由于三角积分调变器(DSM)13所产生的数字信号的取样频率通常高于截止频率,因此需使用降频器(DEC)14来降低取样频率。
鉴于电子装置(特别是手持式电子装置)的通讯技术的小型化与成本降低,因此需要提出一种新颖的通讯接收器,其具有较小电路面积与较低制造成本。
发明内容
鉴于上述,本发明的目的之一在于提出一种不具降频器的连续时间三角积分模拟至数字接收器,其不需使用降频器或/且反频叠滤波器,因而得以降低功耗、电路面积与制造成本。
本发明的目的是采用以下技术方案来实现的。本发明提出一种不具降频器的连续时间三角积分模拟至数字接收器,包含连续时间三角积分调变器及解调器。连续时间三角积分调变器接收接收信号,且将模拟信号编码为数字信号。解调器接收连续时间三角积分调变器的数字输出,且回复接收信号的信息内容。
本发明的目的还可采用以下技术措施进一步实现。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其更包含自动增益控制器,其接收该接收信号,该自动增益控制器设于该连续时间三角积分调变器之前。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中该连续时间三角积分调变器包含连续时间噪声整型滤波器。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中该连续时间三角积分调变器包含低通滤波器。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中该解调器的操作频率高于该低通滤波的截止频率。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中该解调器包含正交解调器。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中该正交解调器包含:一对相位混合器,其将该连续时间三角积分调变器的数字输出乘以正交载波信号,因而分别产生相位混合数字输出;及一对加法器,用以累加该对相位混合器的相位混合数字输出,因而分别产生该接收信号的回复内容。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中该相位混合器包含乘法器。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中每一该正交载波信号预先乘以窗口函数。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中每一该相位混和器包含正交载波信号表。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中每一该加法器包含:全加法器,其第一输入端接收该相位混合数字输出;缓存器,其接收该全加法器的内容;及进位计数器,受到该缓存器的进位的触发,该进位计数器的输出回馈至该全加法器的第二输入端。
前述的不具降频器的连续时间三角积分模拟至数字接收器,其中每一该加法器包含:多个进位计数器,分别受到该相位混合数字输出的不同位的触发;及累加器,将所述多个进位计数器的移位输出予以加总。
借由上述技术方案,本发明的不具降频器的连续时间三角积分模拟至数字接收器至少具有下列优点及有益效果:本发明的一种不具降频器的连续时间三角积分模拟至数字接收器,不需使用降频器或/且反频叠滤波器,因而得以降低功耗、电路面积与制造成本。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1显示传统接收器的方框图。
图2显示本发明实施例的不具降频器的连续时间三角积分模拟至数字接收器的方框图。
图3A显示图2的正交解调器的细部方框图。
图3B显示图2的正交解调器的另一细部方框图。
图4显示本发明第一特定实施例的不具降频器的连续时间三角积分模拟至数字接收器的方框图。
图5显示本发明第二特定实施例的不具降频器的连续时间三角积分模拟至数字接收器的方框图。
【主要元件符号说明】
100:接收器11:自动增益控制器
12:反频叠滤波器13:三角积分调变器
14:降频器15:解调器
200:不具降频器的连续时间三角积分模拟至数字接收器
200A:不具降频器的连续时间三角积分模拟至数字接收器
200B:不具降频器的连续时间三角积分模拟至数字接收器
21:自动增益控制器
22:连续时间三角积分调变器
23:解调器23A:I-解调器
23B:Q-解调器231:乘法器
2311:余弦波信号表232:加法器
2321:全加法器2322:缓存器
2323:进位计数器2324:第一进位计数器
2325:第二进位计数器2326:第三进位计数器
2327:第四进位计数器2328:累加器
I:回复内容Q:回复内容
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的一种不具降频器的连续时间三角积分模拟至数字接收器的具体实施方式、结构、特征及其功效,详细说明如后。
图2显示本发明实施例的不具降频器(decimatorless)的连续时间三角积分(delta-sigma)模拟至数字接收器(以下简称接收器)200的方框图。在本实施例中,接收器200可选择包含自动增益控制器(AGC)21,其接收接收信号且自动控制放大位准,使得控制后的放大位准可位于后级的线性工作区。
本实施例的接收器200包含连续时间三角积分调变器(CTDSM)22,其接收原始接收信号或自动增益控制器(AGC)21输出的接收信号。连续时间三角积分调变器(CTDSM)22将模拟信号编码为数字信号。如同一般的连续时间三角积分转换器所具有的噪声整型(noise-shaping)滤波器(NSF),本实施例的连续时间三角积分调变器(CTDSM)22具有低通滤波功能。借此,可省略传统三角积分模拟至数字接收器当中的反频叠滤波器(AAF),例如图1所示的反频叠滤波器12,因而得以降低功耗、电路面积制造成本。
本实施例的接收器200还包含解调器(包括正交解调器)23,其接收连续时间三角积分调变器(CTDSM)22的数字输出。解调器23可用以回复调变接收信号当中的信息内容。根据本实施例的特征之一,解调器23的操作频率高于前述低通滤波的截止频率。因此,可省略传统三角积分模拟至数字接收器当中的降频器(DEC),例如图1所示的降频器14,因而得以降低功耗、电路面积制造成本。
图3A显示图2的正交(quadrature)解调器(或相位混合器)23的细部方框图。如图所示,连续时间三角积分调变器(CTDSM)22的数字输出借由一对乘法器(或相位混合器)231进行相位混合(或乘法运算)。其中,两个乘法器231将(连续时间三角积分调变器22的)数字输出乘以正交载波信号(例如正余弦波信号),因而分别产生相位混合数字输出。在本实施例中,余弦波信号cos[Ωcn]与正弦波信号sin[Ωcn]的相位相差90度。相位混合数字输出再由两个加法器232予以相加,分别产生接收信号的回复内容I与回复内容Q。
图3B显示图2的正交解调器(或相位混合器)23的另一细部方框图。图3B的正交解调器23类似于图3A,不同的地方在于,图3B的乘法器231将(连续时间三角积分调变器22的)数字输出乘以窗口(windowed)正交载波信号(例如正余弦波信号),用以降低对于正交载波信号的射频干扰(RFI)。其中,窗口正交载波信号是由正交载波信号乘以窗口函数w[n]而得到,其中的窗口函数w[n]为数学函数,其位于默认区间外的值为零。本实施例的窗口函数w[n]可为凯斯(Kaiser)窗口、汉宁(Hanning)窗口、汉明(Hamming)窗口或布雷克门(Blackman)窗口。
图4显示本发明第一特定实施例的不具降频器的连续时间三角积分模拟至数字接收器(以下简称接收器)200A的方框图。在本实施例中,连续时间三角积分调变器(CTDSM)22可包含单位元量化器(未显示)作为输出级,以产生1或0的单位元数字输出。本实施例的正交解调器23可包含I-解调器23A与Q-解调器23B,用以分别产生接收信号的回复内容I与回复内容Q。
由于连续时间三角积分调变器(CTDSM)22产生单位元数字输出,因此不需要图3A/3B的乘法器231。取而代之的是于I-解调器23A与Q-解调器23B中使用正交载波信号(例如正余弦波信号)表。例如,I-解调器23A使用余弦波信号表2311,而Q-解调器23B使用正弦波信号表(未显示)。在另一实施例中,I-解调器23A与Q-解调器23B使用窗口(windowed)正交载波信号表。
正交载波信号表(例如余弦波信号表2311)的相位混合数字输出被馈至全加法器(例如四位全加法器)2321的第一输入端。全加法器2321的内容被复制至缓存器(例如四位缓存器)2322。缓存器2322的进位被用来触发进位计数器(例如涟波计数器)2323,且进位计数器2323的输出(亦即,回复内容I或Q)被回馈至全加法器2321的第二输入端。Q-解调器23B的架构类似于I-解调器23A,不同的地方在于,以正弦波信号表来取代余弦波信号表2311。
图5显示本发明第二特定实施例的不具降频器的连续时间三角积分模拟至数字接收器(以下简称接收器)200B的方框图。本特定实施例类似于图4,不同的地方在于,相位混合数字输出的不同位(例如cos[n][0]、cos[n][1]、cos[n][2]、cos[n][3])被用以触发相应的进位计数器2324~2327。接着,将进位计数器2324~2327的输出予以移位(例如,第四进位计数器的输出移位三位,第三进位计数器的输出移位二位,第二进制计数器的输出移位一位)。进位计数器2324~2327的移位输出借由累加器2328予以加总,以产生接收信号的回复内容I或回复内容Q。Q-解调器23B的架构类似于I-解调器23A,不同的地方在于,以正弦波信号表来取代余弦波信号表2311。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
Claims (12)
1.一种不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其包含:
连续时间三角积分调变器,其接收接收信号,且将模拟信号编码为数字信号;及
解调器,其接收该连续时间三角积分调变器的数字输出,且回复该接收信号的信息内容。
2.根据权利要求1所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其更包含自动增益控制器,其接收该接收信号,该自动增益控制器设于该连续时间三角积分调变器之前。
3.根据权利要求1所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中该连续时间三角积分调变器包含连续时间噪声整型滤波器。
4.根据权利要求1所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中该连续时间三角积分调变器包含低通滤波器。
5.根据权利要求4所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中该解调器的操作频率高于该低通滤波的截止频率。
6.根据权利要求1所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中该解调器包含正交解调器。
7.根据权利要求6所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中该正交解调器包含:
一对相位混合器,其将该连续时间三角积分调变器的数字输出乘以正交载波信号,因而分别产生相位混合数字输出;及
一对加法器,用以累加该对相位混合器的相位混合数字输出,因而分别产生该接收信号的回复内容。
8.根据权利要求7所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中该相位混合器包含乘法器。
9.根据权利要求7所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中每一该正交载波信号预先乘以窗口函数。
10.根据权利要求7所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中每一该相位混和器包含正交载波信号表。
11.根据权利要求10所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中每一该加法器包含:
全加法器,其第一输入端接收该相位混合数字输出;
缓存器,其接收该全加法器的内容;及
进位计数器,受到该缓存器的进位的触发,该进位计数器的输出回馈至该全加法器的第二输入端。
12.根据权利要求10所述的不具降频器的连续时间三角积分模拟至数字接收器,其特征在于其中每一该加法器包含:
多个进位计数器,分别受到该相位混合数字输出的不同位的触发;及
累加器,将所述多个进位计数器的移位输出予以加总。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201462049851P | 2014-09-12 | 2014-09-12 | |
US62/049,851 | 2014-09-12 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105450230A true CN105450230A (zh) | 2016-03-30 |
CN105450230B CN105450230B (zh) | 2018-07-31 |
Family
ID=55455847
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410636168.1A Active CN105450230B (zh) | 2014-09-12 | 2014-11-12 | 不具有降频器的连续时间三角积分模拟至数字接收器 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9543977B2 (zh) |
CN (1) | CN105450230B (zh) |
TW (1) | TWI539759B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10374626B2 (en) * | 2017-11-22 | 2019-08-06 | Mediatek Inc. | Interleaving quantizer in continuous-time delta-sigma modulator for quantization level increment |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5557642A (en) * | 1992-08-25 | 1996-09-17 | Wireless Access, Inc. | Direct conversion receiver for multiple protocols |
CN1625063A (zh) * | 2003-12-05 | 2005-06-08 | 皇家飞利浦电子股份有限公司 | 带通采样接收机及其采样方法 |
CN103457608A (zh) * | 2012-05-30 | 2013-12-18 | 英飞凌科技股份有限公司 | 用于操作模数转换器的系统和方法 |
US8687736B1 (en) * | 2012-12-09 | 2014-04-01 | Phuong Huynh | Multi-band bandpass-sampling receiver |
CN103762983A (zh) * | 2012-09-07 | 2014-04-30 | 联发科技股份有限公司 | 三角积分模拟数字转换器 |
CN103812515A (zh) * | 2012-11-01 | 2014-05-21 | Nxp股份有限公司 | 宽带软件定义的rf接收机 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3906487A (en) * | 1972-10-10 | 1975-09-16 | Digital Data Systems | Digital AGC for playback of digitally recorded data |
US6459743B1 (en) | 1998-08-07 | 2002-10-01 | Telefonaktiebolaget Lm Ericsson (Publ) | Digital reception with radio frequency sampling |
US6748006B1 (en) * | 1999-05-28 | 2004-06-08 | Texas Instruments Incorporated | Method and apparatus for controlling system timing with use of a master timer |
US20040213333A1 (en) * | 2001-05-25 | 2004-10-28 | Kaibin Huang | Sigma-delta modulation code division multiple-access receiver |
US7315269B2 (en) * | 2005-08-09 | 2008-01-01 | Analog Devices, Inc. | Continuous time ΔΣ modulator system with automatic timing adjustment |
US7277032B2 (en) | 2005-10-21 | 2007-10-02 | Realtek Semiconductor Corp. | Low-pass filter based delta-sigma modulator |
US7466256B2 (en) * | 2006-03-31 | 2008-12-16 | Siemens Medical Solutions Usa, Inc. | Universal ultrasound sigma-delta receiver path |
US8519878B2 (en) * | 2011-06-27 | 2013-08-27 | Broadcom Corporation | Multi-mode analog-to-digital converter |
US8928820B2 (en) * | 2013-03-13 | 2015-01-06 | Silcon Laboratories Inc. | Television tuner to capture a cable spectrum |
-
2014
- 2014-11-05 TW TW103138448A patent/TWI539759B/zh active
- 2014-11-06 US US14/535,244 patent/US9543977B2/en active Active
- 2014-11-12 CN CN201410636168.1A patent/CN105450230B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5557642A (en) * | 1992-08-25 | 1996-09-17 | Wireless Access, Inc. | Direct conversion receiver for multiple protocols |
CN1625063A (zh) * | 2003-12-05 | 2005-06-08 | 皇家飞利浦电子股份有限公司 | 带通采样接收机及其采样方法 |
CN103457608A (zh) * | 2012-05-30 | 2013-12-18 | 英飞凌科技股份有限公司 | 用于操作模数转换器的系统和方法 |
CN103762983A (zh) * | 2012-09-07 | 2014-04-30 | 联发科技股份有限公司 | 三角积分模拟数字转换器 |
CN103812515A (zh) * | 2012-11-01 | 2014-05-21 | Nxp股份有限公司 | 宽带软件定义的rf接收机 |
US8687736B1 (en) * | 2012-12-09 | 2014-04-01 | Phuong Huynh | Multi-band bandpass-sampling receiver |
Also Published As
Publication number | Publication date |
---|---|
TWI539759B (zh) | 2016-06-21 |
US20160080019A1 (en) | 2016-03-17 |
TW201611528A (zh) | 2016-03-16 |
CN105450230B (zh) | 2018-07-31 |
US9543977B2 (en) | 2017-01-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103323675B (zh) | 电容触摸检测电路及方法 | |
WO2014168939A4 (en) | Systems and methods for compressing a digital signal in a digital microphone system | |
CN104618303A (zh) | 一种应用于基带处理中的可重构调制解调方法 | |
CN103326728A (zh) | 一种噪声抑制增强σδ调制器结构 | |
CN105450230A (zh) | 不具降频器的连续时间三角积分模拟至数字接收器 | |
CN104716959B (zh) | 模数转换装置与模数转换方法 | |
CN205265377U (zh) | 基于磁耦合谐振的无线电能和信号同步传输系统 | |
CN203563026U (zh) | 低通缓冲滤波电路 | |
CN202111670U (zh) | 一种l阶n倍抽取数字抽取滤波器 | |
CN103618549A (zh) | 一种抑制高速比较器火花码和亚稳态的电路结构 | |
CN203243356U (zh) | 移相法单边带调制数字音频移频器 | |
CN202362360U (zh) | 三相电子式电能表的电压采样信号处理电路 | |
CN202696557U (zh) | 新型数字化mcpfsk信号产生器 | |
US10097179B2 (en) | Mixing module and capacitive touch panel | |
CN204707105U (zh) | 一种脉冲倍频器电路 | |
CN203242333U (zh) | 一种基于ldpc码的抗干扰语音信号传输系统 | |
CN203574635U (zh) | 一种信号转换装置 | |
CN204392209U (zh) | 一种同步采样信号预处理电路 | |
CN204068895U (zh) | 用于手机的有源滤波器 | |
CN204578546U (zh) | 基于蔡氏混沌电路的保密通信系统 | |
CN103248366B (zh) | 一种渗漏式差分累积模拟数字调制转换器 | |
CN204993312U (zh) | 一种连续时间Sigma-Delta调制器 | |
CN204066722U (zh) | 语音信号处理电路和装置 | |
CN204597902U (zh) | 一种可变增益同相放大器装置 | |
Liu et al. | An asynchronous GFSK demodulator for automatic meter reading |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |