CN105161068B - 一种用于显示装置的驱动芯片和显示装置 - Google Patents

一种用于显示装置的驱动芯片和显示装置 Download PDF

Info

Publication number
CN105161068B
CN105161068B CN201510679779.9A CN201510679779A CN105161068B CN 105161068 B CN105161068 B CN 105161068B CN 201510679779 A CN201510679779 A CN 201510679779A CN 105161068 B CN105161068 B CN 105161068B
Authority
CN
China
Prior art keywords
channel
output
data
control
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510679779.9A
Other languages
English (en)
Other versions
CN105161068A (zh
Inventor
何甲
王立明
蔡浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN201510679779.9A priority Critical patent/CN105161068B/zh
Publication of CN105161068A publication Critical patent/CN105161068A/zh
Application granted granted Critical
Publication of CN105161068B publication Critical patent/CN105161068B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例公开了一种用于显示装置的驱动芯片和显示装置,该驱动芯片包括:移位寄存器;数据接收器;数据寄存器;数据处理器,与数据寄存器电连接,包括n个输入信道和m个输出信道,任意一个输入信道分别与m个输出信道电连接,用于根据预存的控制指令控制任意一个输入信道与其中一个输出信道导通,以使任意一个输入信道将接收的对应一路信道数据通过其导通的输出信道输出,与n个输入信道导通的n个输出信道输出有效的信道数据,未与任意一个输入信道导通的(m‑n)个输出信道无信道数据输出;电平转换器;数字模拟转换器;输出缓存器。本发明的数据处理器可灵活调整输出信道的顺序,避免了驱动芯片走线连接错误导致显示异常的问题。

Description

一种用于显示装置的驱动芯片和显示装置
技术领域
本发明实施例涉及显示驱动技术,尤其涉及一种用于显示装置的驱动芯片和显示装置。
背景技术
现有的液晶显示模组的驱动芯片具有输出通道,其中驱动芯片通过输出通道将数据信号传输至对应的数据线,以及驱动芯片通过输出通道将栅极信号传输至对应的栅极线。
已知液晶显示装置的数据线和栅极线数量众多,相应的驱动芯片的输出通道数量众多,驱动芯片驱动栅极线时可能选定部分数量的输出通道进行栅极信号的输出,以及驱动芯片驱动数据线时可能选定其中部分数量的输出通道进行数据信号的输出,因此驱动芯片的输出通道根据布线位置的不同输出相应信号。然而现有驱动芯片只能通过2~4根硬件引脚控制输出通道的不同信号的输出,若驱动芯片的数据信号走线、栅极信号走线、或其他信号走线与输出通道之间连接错误,则会造成显示装置的显示异常。
如图1A~图1B所示分别为A厂家和B厂家现有的驱动芯片的示意图。如图所示,该驱动芯片的输出通道数量为1440个,标记为S1~S1440,根据分辨率的不同,输出通道使用顺序也不同。在此以该驱动芯片实际只需要使用1368个输出通道为例进行说明。其中,A厂家的驱动芯片的失效输出通道为S1~S36、S1405~S1440,B厂家的驱动芯片的失效输出通道为S685~S756。
若制造液晶显示装置的显示面板的C厂家分别选择A、B厂家的驱动芯片,并以有效输出通道为S1~S1368顺序的方式进行布线时,那么C厂家的显示面板显示异常。若C厂家选择B厂家的驱动芯片,并以有效输出通道为S37~S1404顺序的方式进行布线时,那么显示面板的显示异常。若C厂家选择A厂家的驱动芯片,并以有效输出通道为S1~S684、S757~S1440顺序的方式进行布线时,那么显示面板的显示异常。
现有技术中显示面板设计人员在进行驱动芯片走线连接时可能因不同厂家生产的驱动芯片的输出通道的顺序不同导致出现连错线的问题,进而造成显示异常。
发明内容
本发明实施例提供一种用于显示装置的驱动芯片和显示装置,解决了因驱动芯片的输出通道顺序不同使得走线连接错误,进而导致显示异常的问题。
第一方面,本发明实施例提供了一种用于显示装置的驱动芯片,包括:
移位寄存器;数据接收器,用于输出图像数据信号;数据寄存器,分别与所述移位寄存器和所述数据接收器电连接,用于在所述移位寄存器的控制下将接收的所述图像数据信号存储为n路信道数据,n为正整数;
数据处理器,与所述数据寄存器电连接,包括n个输入信道和m个输出信道,任意一个输入信道分别与m个所述输出信道电连接;所述数据处理器用于根据预存的控制指令,控制所述任意一个输入信道与其中一个所述输出信道导通,以使所述任意一个输入信道将接收的对应一路信道数据通过其导通的输出信道输出;其中,与n个输入信道导通的n个输出信道输出有效的信道数据,未与任意一个输入信道导通的(m-n)个输出信道无信道数据输出,m为正整数且m≥n;
电平转换器,用于对所述数据处理器输出的n路有效的所述信道数据进行电平转换并输出;数字模拟转换器,用于对电平转换后的n路有效的信道数据进行数模转换以输出n路模拟信号;输出缓存器,用于将n路所述模拟信号通过对应的n个输出通道输出,其中,所述输出缓存器还包括(m-n)个不输出所述模拟信号的输出通道。
进一步地,所述数据处理器包括:指令寄存器和控制交换器;
所述指令寄存器用于获取并存储控制指令;
所述控制交换器用于根据所述控制指令,控制所述任意一个输入信道与其中一个所述输出信道导通,以使该输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
进一步地,所述指令寄存器与外部存储器电连接,用于从所述外部存储器获取所述控制指令并存储。
进一步地,所述指令寄存器通过并行接口与所述控制交换器电连接,以通过并行方式将控制指令传输至所述控制交换器;
对于任意一个输入信道,所述控制交换器根据所述控制指令控制所述任意一个输入信道与其中一个所述输出信道导通,以使该输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
进一步地,所述控制交换器包括m个第一开关电路,所述第一开关电路与所述输出信道一一对应设置;
对于任意一个所述第一开关电路,所述第一开关电路包括1个输出端、n个输入端和1个控制端,所述输出端与对应的所述输出信道电连接,所述输入端与所述输入信道一一对应设置并电连接,所述控制端接收所述指令寄存器的控制指令;
所述第一开关电路在所述控制指令的控制下,控制至多一个输入端与输出端导通,以使所述输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
进一步地,所述控制交换器包括n个第二开关电路,所述第二开关电路与所述输入信道一一对应设置;
对于任意一个所述第二开关电路,所述第二开关电路包括1个输入端、m个输出端和1个控制端,所述输入端与对应的所述输入信道电连接,所述输出端与所述输出信道一一对应设置并电连接,所述控制端接收所述指令寄存器的控制指令;
所述第二开关电路在所述控制指令的控制下,控制输入端与至多一个输出端导通,以使所述输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
进一步地,对于任意一个输入端与输出端,开关电路的输入端与输出端之间通过至少一个开关电连接,所述控制指令独立控制每一个开关的开断状态,以使n个所述输入信道与m个所述输出信道中的n个输出信道导通。
第二方面,本发明实施例还提供了一种显示装置,包括如第一方面所述的驱动芯片。
进一步地,所述显示装置为有机发光显示装置或液晶显示装置。
本发明提供的用于显示装置的驱动芯片和显示装置,通过在数据寄存器和电平转换器之间增加数据处理器,使得数据处理器根据预存的控制指令,控制任意一个输入信道与其中一个输出信道导通,以使任意一个输入信道将接收的对应一路信道数据通过其导通的输出信道输出,其中与n个输入信道导通的n个输出信道输出有效的信道数据,未与任意一个输入信道导通的(m-n)个输出信道无信道数据输出。本发明中数据处理器可根据驱动芯片的输出通道的顺序和个数的改变而灵活调整输出信道的顺序,使得驱动芯片通过有效的输出通道将信号传输至显示面板,显示面板正常显示图像,解决了现有技术中显示面板设计人员因驱动芯片输出通道顺序不同出现走线连接错误导致显示异常的问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1A为现有技术提供的一种驱动芯片的示意图;
图1B为现有技术提供的另一种驱动芯片的示意图;
图2是本发明实施例一提供的一种驱动芯片的示意图;
图3是本发明实施例二提供的一种驱动芯片的示意图;
图4A是本发明实施例三提供的一种驱动芯片的数据处理器的示意图;
图4B是本发明实施例三提供的数据处理器的示意图;
图5A是本发明实施例四提供的一种驱动芯片的数据处理器的示意图;
图5B是本发明实施例四提供的不同驱动芯片输出通道顺序的示意图。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的一种用于显示装置的驱动芯片和显示装置的具体实施方式、结构、特征及其功效,详细说明如后。
如图2所示为本发明实施例一提供的一种用于显示装置的驱动芯片的示意图。如图所示,该驱动芯片包括:移位寄存器110、数据接收器120、数据寄存器130、数据处理器140、电平转换器150、数字模拟转换器160和输出缓存170。
其中,移位寄存器110用于接收时钟信号(CLOCK)和移位寄存信号(Shift Up/DownSignal),并根据时钟信号和移位寄存信号控制数据寄存器130存储数据。具体地,移位寄存器110通过输出选址信号以控制数据寄存器130存储数据,在此优选移位寄存器110为双向移位寄存器。此外移位寄存器110还通过输入输出口传输脉冲信号(DIO1/DIO2)等,在此不再赘述。
数据接收器120用于输出图像数据信号(Video Data Input)。具体地,数据接收器120获取显示装置的显示面板所需要显示的图像数据信号,并在接收的时钟信号的控制下将图像数据信号传输给数据寄存器130。
数据寄存器130分别与移位寄存器110和数据接收器120电连接,用于在移位寄存器110的控制下将接收的图像数据信号存储为n路信道数据,n为正整数。具体地,设置显示面板所需的驱动信号为n路,数据寄存器130在从外部接收的锁存信号(Latch Signal)和极性信号(Polarity Signal)的作用下,根据移位寄存器110传输的选址信号将接收的图像数据信号存储在对应的存储单元以生成n路信道数据。具体地,移位寄存器110传输的一个选址信号是一个像素单元中三个子像素(R、G、B)的选址信号,数据寄存器130根据该选址信号存储每一个子像素的图像数据信号,因此一个子像素的图像数据信号即为一路信道数据,如图所示设置移位寄存器110依次向数据寄存器130传输456个选址信号,则数据寄存器130接收并存储1368(456*3)个子像素的图像数据信号,即数据寄存器130生成1368个信道数据。
数据处理器140与数据寄存器130电连接,包括n个输入信道和m个输出信道,任意一个输入信道分别与m个输出信道电连接;数据处理器140用于根据预存的控制指令,控制任意一个输入信道与其中一个输出信道导通,以使任意一个输入信道将接收的对应一路信道数据通过其导通的输出信道输出;其中,与n个输入信道导通的n个输出信道输出有效的信道数据,未与任意一个输入信道导通的(m-n)个输出信道无信道数据输出,m为正整数且m≥n,在此m=1440,n=1368。
在此数据处理器140的输出信道与驱动芯片的输出通道一一对应,驱动芯片包含n个有效的输出通道,为了保证显示面板正常显示画面,则数据处理器140的n路信道数据应通过与驱动芯片n个有效的输出通道对应的输出信道输出。由此数据处理器140预存的控制指令是:根据驱动芯片的n个有效的输出通道的顺序,以及根据n路信道数据的排列顺序,控制将n个输入信道与驱动芯片n个有效的输出通道对应的n个输出信道导通。当n路信道数据按照正确的排列顺序通过有效的输出信道的顺序输出时,驱动芯片可正常驱动显示面板以使其正常显示画面,否则显示面板显示异常。本领域技术人员可以理解,不同驱动芯片的有效的输出通道的个数和顺序可能不同,在此数据处理器140中预先存储的控制指令可根据驱动芯片的输出通道的改变而进行灵活调整,由此通过增加的数据处理器140,使得输出信道的顺序灵活调整,解决了现有技术中显示面板设计人员因驱动芯片不同出现驱动芯片走线连接错误导致显示异常的问题。
电平转换器150用于对数据处理器140输出的n路有效的信道数据进行电平转换并输出。具体地,电平转换器150仅对导通的n个输出信道输出的信道数据进行电平转换并将转换后的n路信道数据通过对应的信道输出给数字模拟转换器160,电平转换器150的(m-n)个未接收到信道数据的信道无数据输出。
数字模拟转换器160用于对电平转换后的n路有效的信道数据进行数模转换以输出n路模拟信号。具体地,数字模拟转换器160根据接收的伽马电压信号(Gamma Voltages)和极性信号(Polarity Signal),对接收的每一路信道数据进行数模转换以将模拟信号通过对应的信道输出至输出缓存170,数字模拟转换器160的(m-n)个未从电平转换器150接收到信道数据的信道无信号输出。
输出缓存170用于将n路模拟信号通过对应的n个输出通道输出,其中,输出缓存170还包括(m-n)个不输出模拟信号的输出通道。具体地,输出缓存170的m个输出通道(标记为S1~Sm,m=1440)与数据处理器140的m个输出信道一一对应,根据数据处理器140、电平转换器150、数字模拟转换器160依次对每一路信道数据的对应处理和传输,输出缓存170根据从外部接收的极性信号对接收到的n路模拟信号进行处理并通过对应的n个输出通道输出,而输出缓存170的剩余(m-n)个输出通道作为无效输出通道不输出模拟信号且并未接收到有效的模拟信号。
本发明实施例一提供的用于显示装置的驱动芯片,通过在数据寄存器130和电平转换器150之间增加数据处理器140,使得数据处理器140根据预存的控制指令,控制任意一个输入信道与其中一个输出信道导通,以使任意一个输入信道将接收的对应一路信道数据通过其导通的输出信道输出,其中与n个输入信道导通的n个输出信道输出有效的信道数据,未与任意一个输入信道导通的(m-n)个输出信道无信道数据输出。本实施例中数据处理器140可根据驱动芯片的输出通道的顺序和个数的改变进行输出信道的顺序的灵活调整,使得驱动芯片通过有效的输出通道将信号传输至显示面板,显示面板正常显示图像,解决了现有技术中设计人员因驱动芯片输出通道顺序不同出现走线连接错误导致显示异常的问题。
如图3所示为本发明实施例二提供的一种用于显示装置的驱动芯片的示意图。如图所示,该驱动芯片100包括:移位寄存器110、数据接收器120、数据寄存器130、数据处理器140、电平转换器150、数字模拟转换器160、输出缓存170。
本实施例中数据处理器140包括:指令寄存器141和控制交换器142。其中,指令寄存器141用于获取并存储控制指令;控制交换器142用于根据控制指令,控制任意一个输入信道与其中一个输出信道导通,以使该输入信道将从数据寄存器130中接收的一路信道数据通过导通的输出信道输出。与图2所示实施例类似的,数据处理器140通过指令寄存器141获取控制指令并存储,指令寄存器141与控制交换器142电连接,数据处理器140通过控制交换器142控制任意一个输入信道与其中一个输出信道导通,将存储控制指令的部件与控制信道导通的部件进行独立,便于进行控制指令的存储控制。
在此需要说明的是,指令寄存器141与外部存储器EEPROM200电连接,用于从外部存储器EEPROM200获取控制指令并存储,通过对外部存储器EEPROM200中的控制指令进行清除、修改、增加、删减等操作使得指令寄存器141下载的控制指令发生变化,相应的外部存储器EEPROM200与指令寄存器141的配合使用实现了驱动芯片100的重复利用和使用便捷性。
还可选的是,指令寄存器141通过并行接口与控制交换器142电连接,以通过并行方式将控制指令传输至控制交换器142;对于任意一个输入信道,控制交换器142根据控制指令控制任意一个输入信道与其中一个输出信道导通,以使该输入信道将从数据寄存器130中接收的一路信道数据通过导通的输出信道输出。具体地指令寄存器141传输的并行控制指令同时控制n个输入信道与其中n个输出信道导通以进行信道数据的传输。
综上所述,指令寄存器141从外部存储器EEPROM200中下载控制指令并存储,控制交换器142根据指令寄存器141中的控制指令控制输出信道的顺序。需要说明的是,驱动芯片100可以通过指令寄存器141的输入接口从外部存储器EEPROM200中读取并下载控制指令进行存储;或者驱动芯片100不设置指令寄存器141,而是外部的下载器件从外部存储器EEPROM200中读取下载控制指令并传输给驱动芯片100以对数据处理器140进行控制。
如图4A所示为本发明实施例三提供的一种驱动芯片的数据处理器的示意图,其中,数据处理器包括:指令寄存器141和控制交换器142。控制交换器142包括m个第一开关电路143,第一开关电路143与输出信道(OUT1~OUTm)一一对应设置;对于任意一个第一开关电路143,第一开关电路143包括1个输出端、n个输入端和1个控制端,输出端与对应的输出信道电连接,输入端与输入信道(IN1~INn)一一对应设置并电连接,控制端接收所述指令寄存器141的控制指令;第一开关电路143在控制指令的控制下,控制至多一个输入端与输出端导通,则m个第一开关电路143在控制指令的控制下控制n个输入信道与n个输出信道导通,以使输入信道将从数据寄存器130中接收的一路信道数据通过导通的输出信道输出。
已知控制交换器142根据控制指令控制n个输入信道与m个输出信道中的n个输出信道导通以进行信道数据的传输,因此当输出信道通过对应的第一开关电路143分别与n个输入信道连接时,对于其中n个第一开关电路143,该任意一个第一开关电路143将其中一个输入端与对应输出端导通,以使对应的输入信道与输出信道导通,使得控制交换器142根据控制指令通过n个第一开关电路143导通n个输入信道与n个输出信道。在此控制指令分别对每一个第一开关电路143进行独立控制,使得其中的n个第一开关电路143将n个输入信道与n个输出信道导通,以使n路信道数据分别通过n个输出信道输出。
可选地,对于任意一个输入端与输出端,开关电路的输入端与输出端之间通过至少一个开关电连接,控制指令独立控制每一个开关的开断状态,以使n个输入信道与m个输出信道中的n个输出信道导通。对于任意一个开关电路(即第一开关电路143),其输出端与每一个输入端之间连接的至少一个开关均可选为N型晶体管。若设置第i路信道数据需通过第j个输出信道输出,那么控制指令可向第j个开关电路中的第i个输入端与输出端之间的开关传输高电平信号以使第i个输入端与该输出端导通,则第i路信道数据通过第j个开关电路对应的第j个输出信道输出,第j个开关电路中的其他输入端与输出端之间的开关均处于断开状态。由此m个开关电路中的n个开关电路将n路信道数据通过n个输出信道输出。
如上所述,控制指令对任意一个开关电路的任意一个输入端与输出端之间进行独立控制。因此可选对于任意一个开关电路(即第一开关电路143),其输出端与每一个输入端之间连接的至少一个开关均可选为P型晶体管。或者,可选对于任意一个开关电路(即第一开关电路143),其输出端与每一个输入端之间连接的至少一个开关可选为N型晶体管或P型晶体管。
如图4B为本发明实施例三提供的数据处理器的示意图。在本实施例中以设置控制交换器142包括至少4个第一开关电路143,输出信道分别为OUTN~OUT(N+3),输入信道分别为IN1~IN4,在此每个开关电路的输出信道分别与4个输入信道通过开关电连接,4个第一开关电路143的多个开关依次标记为k1~k24。具体地,指令寄存器141发出d0~d7的控制指令,控制交换器142的各个开关根据控制指令进行开断,从而可以使输出信道任意选择输入信道。
可选设置d=1或d'=0时控制开关闭合,d=0或d'=1时控制开关断开,若控制指令为d0~d7=00011011,则k1~k4、k13~k17、k19、k22、k24均断开,k5~k12、k18、k20~k21、k23均闭合,因此第1输入信道通过闭合的k7和k20与第4输出信道导通,第2输入信道通过闭合的k11和k18与第2输出信道导通,第3输入信道通过闭合的k6和k23与第3输出信道导通,第4输入信道通过闭合的k10和k21与第1输出信道导通。由此可知,控制指令可选取不同的数值使输出信道随意切换。本领域技术人员可以理解,控制指令包括但不限于上述8位控制指令,根据输出信道的数量的不同以及输出顺序的不同,控制指令的位数以及数值也不相同。
如图5A所示为本发明实施例四提供的一种驱动芯片的数据处理器的示意图,其中,数据处理器包括:指令寄存器141和控制交换器142。控制交换器142包括n个第二开关电路144,第二开关电路144与输入信道(IN1~INn)一一对应设置;对于任意一个第二开关电路144,第二开关电路144包括1个输入端、m个输出端和1个控制端,输入端与对应的输入信道电连接,输出端与输出信道(OUT1~OUTm)一一对应设置并电连接,控制端接收指令寄存器141的控制指令;第二开关电路144在控制指令的控制下,控制输入端与至多一个输出端导通,则n个第二开关电路144在控制指令的控制下,控制n个输入信道与n个输出信道导通,以使输入信道将从数据寄存器130中接收的一路信道数据通过导通的输出信道输出。在此控制指令分别对每一个第二开关电路144进行独立控制,使得n个第二开关电路144将n个输入信道与n个输出信道导通,以使n路信道数据分别通过n个输出信道输出。
可选地,对于任意一个输入端与输出端,开关电路的输入端与输出端之间通过至少一个开关电连接,控制指令独立控制每一个开关的开断状态,以使n个输入信道与m个输出信道中的n个输出信道导通。如上所述,控制指令对任意一个开关电路的任意一个输入端与输出端之间进行独立控制,因此可选对于任意一个开关电路(即第二开关电路144),其每一个输出端与输入端之间连接的至少一个开关均可选为P型晶体管或均可选为N型晶体管。或者,可选对于任意一个开关电路(即第二开关电路144),其每一个输出端与输入端之间连接的至少一个开关可选为N型晶体管或P型晶体管。
如图5B所示为本发明实施例四提供的不同驱动芯片的输出通道的顺序的示意图。其中,驱动芯片的输出通道均为1440个且顺序标记为S1~S1440,有效输出通道数量为1368个,则驱动芯片范例1~5的有效输出通道的顺序依次为S1~S1368、S73~S1440、S37~S1404、S1~S684&S757~S1440、S2~S1369。驱动芯片的输出通道与数据处理器的输出信道一一对应设置,因此驱动芯片的有效输出通道顺序即为数据处理器的有效输出信道顺序。以驱动芯片范例4为例,数据处理器的第1~第684&第757~第1440顺序的输出信道为有效的输出信道,将该有效的输出信道顺序在外部存储器EEPROM中进行编程以生成控制第1~第684&第757~第1440顺序的输出信道的控制指令,指令寄存器从EEPROM中下载控制指令,n为1368。
已知每一个输出信道分别与1368个输入信道电连接,则根据控制指令,控制将1368个输入信道分别与第1~第684&第757~第1440顺序的1368个输出信道导通,则1368路信道数据通过1368个输出信道输出并通过驱动芯片的输出通道S1~S684&S757~S1440输出信道数据。在此若有效的输出通道顺序改变为芯片范例2的输出通道顺序即S73~S1440,则在外部存储器EEPROM中修改控制指令为控制第73~第1440顺序的1368个输出信道导通,则1368个输入信道分别与第73~第1440顺序的1368个输出信道导通并通过驱动芯片的输出通道S73~S1440输出信道数据。由此设计人员可根据输出通道顺序在外部存储器EEPROM中编程控制指令以灵活调整输出信道顺序,以使控制交换器根据指令寄存器中下载的控制指令进行信道数据输出。
本发明实施例还提供了一种显示装置,该显示装置包括如上任一实施例所述的驱动芯片,本领域技术人员可以理解,本实施例的显示装置包括但不限于上述实施例。可选地显示装置为有机发光显示装置或液晶显示装置。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (9)

1.一种用于显示装置的驱动芯片,其特征在于,包括:
移位寄存器;
数据接收器,用于输出图像数据信号;
数据寄存器,分别与所述移位寄存器和所述数据接收器电连接,用于在所述移位寄存器的控制下将接收的所述图像数据信号存储为n路信道数据,n为正整数;
数据处理器,与所述数据寄存器电连接,包括n个输入信道和m个输出信道,任意一个输入信道分别与m个所述输出信道电连接;所述数据处理器用于根据预存的控制指令,控制所述任意一个输入信道与其中一个所述输出信道导通,以使所述任意一个输入信道将接收的对应一路信道数据通过其导通的输出信道输出;其中,与n个输入信道导通的n个输出信道输出有效的信道数据,未与任意一个输入信道导通的m-n个输出信道无信道数据输出,m为正整数且m≥n;
电平转换器,用于对所述数据处理器输出的n路有效的所述信道数据进行电平转换并输出;
数字模拟转换器,用于对电平转换后的n路有效的信道数据进行数模转换以输出n路模拟信号;
输出缓存器,用于将n路所述模拟信号通过对应的n个输出通道输出,其中,所述输出缓存器还包括m-n个不输出所述模拟信号的输出通道。
2.根据权利要求1所述的驱动芯片,其特征在于,所述数据处理器包括:指令寄存器和控制交换器;
所述指令寄存器用于获取并存储控制指令;
所述控制交换器用于根据所述控制指令,控制所述任意一个输入信道与其中一个所述输出信道导通,以使该输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
3.根据权利要求2所述的驱动芯片,其特征在于,所述指令寄存器与外部存储器电连接,用于从所述外部存储器获取所述控制指令并存储。
4.根据权利要求2所述的驱动芯片,其特征在于,所述指令寄存器通过并行接口与所述控制交换器电连接,以通过并行方式将所述控制指令传输至所述控制交换器;
对于任意一个输入信道,所述控制交换器根据所述控制指令控制所述任意一个输入信道与其中一个所述输出信道导通,以使该输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
5.根据权利要求2所述的驱动芯片,其特征在于,所述控制交换器包括m个第一开关电路,所述第一开关电路与所述输出信道一一对应设置;
对于任意一个所述第一开关电路,所述第一开关电路包括1个输出端、n个输入端和1个控制端,所述输出端与对应的所述输出信道电连接,所述输入端与所述输入信道一一对应设置并电连接,所述控制端接收所述指令寄存器的控制指令;
所述第一开关电路在所述控制指令的控制下,控制至多一个输入端与输出端导通,以使所述输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
6.根据权利要求2所述的驱动芯片,其特征在于,所述控制交换器包括n个第二开关电路,所述第二开关电路与所述输入信道一一对应设置;
对于任意一个所述第二开关电路,所述第二开关电路包括1个输入端、m个输出端和1个控制端,所述输入端与对应的所述输入信道电连接,所述输出端与所述输出信道一一对应设置并电连接,所述控制端接收所述指令寄存器的控制指令;
所述第二开关电路在所述控制指令的控制下,控制输入端与至多一个输出端导通,以使所述输入信道将从所述数据寄存器中接收的一路所述信道数据通过导通的所述输出信道输出。
7.根据权利要求5或6所述的驱动芯片,其特征在于,对于任意一个输入端与输出端,开关电路的输入端与输出端之间通过至少一个开关电连接,所述控制指令独立控制每一个开关的开断状态,以使n个所述输入信道与m个所述输出信道中的n个输出信道导通。
8.一种显示装置,其特征在于,包括如权利要求1-7任一项所述的驱动芯片。
9.根据权利要求8所述的显示装置,其特征在于,所述显示装置为有机发光显示装置或液晶显示装置。
CN201510679779.9A 2015-10-19 2015-10-19 一种用于显示装置的驱动芯片和显示装置 Active CN105161068B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510679779.9A CN105161068B (zh) 2015-10-19 2015-10-19 一种用于显示装置的驱动芯片和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510679779.9A CN105161068B (zh) 2015-10-19 2015-10-19 一种用于显示装置的驱动芯片和显示装置

Publications (2)

Publication Number Publication Date
CN105161068A CN105161068A (zh) 2015-12-16
CN105161068B true CN105161068B (zh) 2017-06-16

Family

ID=54801901

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510679779.9A Active CN105161068B (zh) 2015-10-19 2015-10-19 一种用于显示装置的驱动芯片和显示装置

Country Status (1)

Country Link
CN (1) CN105161068B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107995733A (zh) * 2017-12-06 2018-05-04 北京小米移动软件有限公司 调光电路、调光方法及装置
CN109410854A (zh) * 2018-11-06 2019-03-01 深圳市华星光电技术有限公司 数据驱动电路及液晶显示器
CN111243542A (zh) * 2020-02-27 2020-06-05 Tcl华星光电技术有限公司 显示装置及其显示驱动方法
CN115909896A (zh) * 2021-07-28 2023-04-04 荣耀终端有限公司 显示面板及终端设备

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100428651B1 (ko) * 2001-06-30 2004-04-28 주식회사 하이닉스반도체 액정표시소자의 소오스 드라이버 및 액정표시소자 구동방법
JP5019427B2 (ja) * 2006-12-07 2012-09-05 ルネサスエレクトロニクス株式会社 駆動ドライバ、シフトレジスタ及び表示装置
CN101452682A (zh) * 2007-12-06 2009-06-10 奕力科技股份有限公司 显示器的驱动电路及其相关方法
CN101847378B (zh) * 2009-03-27 2012-07-04 北京京东方光电科技有限公司 源极驱动芯片
JP2011039205A (ja) * 2009-08-07 2011-02-24 Nec Lcd Technologies Ltd タイミングコントローラ、画像表示装置及びリセット信号出力方法
WO2012053466A1 (ja) * 2010-10-21 2012-04-26 シャープ株式会社 表示装置およびその駆動方法
CN202523381U (zh) * 2012-04-16 2012-11-07 青岛海信电器股份有限公司 一种驱动电路、显示屏及电子设备
KR102051846B1 (ko) * 2012-07-31 2019-12-05 삼성디스플레이 주식회사 디스플레이 구동 회로 및 그것을 포함하는 표시 장치

Also Published As

Publication number Publication date
CN105161068A (zh) 2015-12-16

Similar Documents

Publication Publication Date Title
CN105161068B (zh) 一种用于显示装置的驱动芯片和显示装置
CN103021359B (zh) 一种阵列基板及其驱动控制方法和显示装置
CN102687188B (zh) 显示面板及其检查方法
CN101261810B (zh) 一种硅基有机发光显示设备中的像素驱动电路
CN105632383B (zh) 一种测试电路、测试方法、显示面板及显示装置
CN104167171B (zh) 一种像素电路和显示装置
CN105810173A (zh) 多路复用型显示驱动电路
CN202196566U (zh) 移位寄存器及其栅极驱动装置
CN104464595A (zh) 扫描驱动电路及显示装置
US20170358268A1 (en) Data signal line drive circuit, display device provided with same, and method for driving same
CN103218985B (zh) 传输接口与传输方法及其驱动电路与显示装置及电子装置
CN202084275U (zh) 一种显示装置、显示面板及显示面板驱动装置
CN107016971A (zh) 一种扫描电路单元、栅极驱动电路及扫描信号控制方法
CN106875917A (zh) 扫描驱动电路与阵列基板
CN105609051B (zh) 一种像素电路、显示面板及显示装置
CN105489154B (zh) 一种显示装置及其驱动方法
CN101878500B (zh) 像素驱动设备、发光设备以及该像素驱动设备中连接单元的连接方法
CN110164351A (zh) 驱动电路、驱动装置、显示设备以及驱动方法
CN103943082B (zh) 一种显示装置及其驱动方法
CN108364611A (zh) 双向扫描电路、双向扫描方法及显示装置
CN103247278B (zh) 帧扫描像素显示驱动单元及其驱动方法、显示装置
CN103926776A (zh) 阵列基板、显示面板、显示装置及阵列基板的驱动方法
CN104143985B (zh) 数字模拟转换器、可编程伽玛校正缓冲电路及显示装置
CN108735141A (zh) 驱动电路
CN102915711A (zh) 一种液晶显示设备的驱动电路及驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Patentee after: InfoVision Optoelectronics(Kunshan)Co.,Ltd.

Address before: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Patentee before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd.