CN105044465B - 基于同步时钟双dds的自动平衡桥及测量dut阻抗的方法 - Google Patents
基于同步时钟双dds的自动平衡桥及测量dut阻抗的方法 Download PDFInfo
- Publication number
- CN105044465B CN105044465B CN201510404212.0A CN201510404212A CN105044465B CN 105044465 B CN105044465 B CN 105044465B CN 201510404212 A CN201510404212 A CN 201510404212A CN 105044465 B CN105044465 B CN 105044465B
- Authority
- CN
- China
- Prior art keywords
- high frequency
- dds
- module
- amplitude
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Measurement Of Resistance Or Impedance (AREA)
Abstract
本发明涉及一种基于同步时钟双DDS的自动平衡桥,以及一种测量被测元件阻抗的方法。本发明所述的自动平衡电桥,采用数字信号处理器DSP模块控制高频性能的高频DDS模块的输出信号的频率、相位及幅度特征,使电桥的不平衡电位点能够维持在零电位,保证电桥在高频条件下仍然能够正常工作,从而解决系统的局限性,并降低系统的复杂度。
Description
技术领域
本发明涉及自动平衡电桥的技术领域,更具体地说,涉及一种基于同步时钟双DDS的自动平衡桥,以及一种测量被测元件阻抗的方法。
背景技术
目前,普遍而公知的自动平衡电桥主要是以不平衡电压经过运算放大器,同时提供零电位点,即自然平衡点给运算放大器,利用运算放大器的“虚短”的原理使得不平衡电压保持在零电位,实现电桥的自动平衡。如图1所示,通过提供交流电源给DUT(被测元件),根据DUT及参考电阻两端的电压测量值计算出DUT的阻抗。
中国专利申请公开号CN102175921.A公开的技术方案中,其自平衡电桥模块连接FPGA(现场可编程门阵列)内部构件的SPWM(正弦脉宽调制)正弦信号发生器模块和相敏解调模块。自平衡电桥模块由运算放大器和反馈电阻阵列组成,被测阻抗接在正弦激励信号与运算放大器反相输入端之间,运算放大器正相接信号地,同时通过FPGA的相敏解调模块提取平衡电桥输出的交流信号的幅值和相位信息,进而计算被测阻抗的复数参数。
中国专利申请公开号CN102175921.A公开的技术方案采用的自平衡电桥测量阻抗的方式,其电路简单,集成度高,且运用FPGA内部的构建SPWM方法生成的正弦激励信号及正交序列相敏解调方法提取测量信号信息,提高了系统数字化。但是由于运算放大器频率性能的局限,其阻抗测试频率仅在100KHz以下,在高频测量下输出信号失真,无法达到电桥的自动平衡,因而该平衡电桥在高频测量上受到限制,无法适应高频的需求。且用于产生其测量需要的正弦激励信号采用FPGA芯片,加大了设计的成本。FPGA内部的相敏解调模块是采用正交序列解调的方式,采用查表法查询FPGA内部预先计算的正余弦函数值,实现对正弦信号幅度及相位的计算和获取,这不仅增加FPGA的计算负担,也相应的增加系统设计的复杂度。此外,采用电子开关选取反馈电阻阵列结构测量不同阻抗范围,降低系统的运行速度和灵活性。
发明内容
本发明的目的在于克服现有技术的不足,提供一种低成本、高效率、结构简单的基于同步时钟双DDS的自动平衡桥,以及一种基于该自动平衡桥测量DUT阻抗的方法。
本发明的技术方案如下:
一种基于同步时钟双DDS的自动平衡桥,包括被测元件、参考电阻、两个低通滤波器、两个高频DDS模块、DSP模块、模数转换器;
两个高频DDS模块分别与DSP模块连接,高频DDS模块的输出连接低通滤波器的输入,参考电阻的一端连接其中一个低通滤波器的输出;被测元件的一端连接参考电阻的另一端,被测元件的另一端与另一个低通滤波器的输出连接;模数转换器的输入连接于被测元件与参考电阻的串联节点,模数转换器的输出与DPS模块连接。
作为优选,高频DDS模块包括时钟同步接口、频率控制字、相位控制字、最大幅度控制接口、正弦查询表、数模转换器;频率控制字、相位控制字、最大幅度控制接口分别接到DSP模块的I/O端口。
作为优选,低通滤波器的输入连接高频DDS模块的数模转换器的输出。
作为优选,DSP模块还包括时钟输出接口、CPU、数据存储器;输出时钟接口与高频DDS模块的同步时钟接口连通,为高频DDS模块提供同步时钟。
作为优选,模数转换器的输出与DSP模块通过串行外围设备接口或串行通信接口进行通讯。
作为优选,被测元件为电阻、电容或电感。
一种测量被测元件阻抗的方法,通过所述的基于同步时钟双DDS的自动平衡桥进行测量,步骤如下:
1)通过DSP模块提供同步时钟给两个高频DDS模块,确保两个高频DDS模块输出波形具有相同的时钟频率;DSP模块配置电流的流入端Hc端的高频DDS模块的输出,通过预设的频率控制字、相位控制字、幅值A0,使高频DDS模块输出稳定的正弦波;同理,通过预设的频率控制字、相位控制字、为零的幅值,将电流的流出端Lc端高频的DDS模块的输出信号幅值配置为0;
2)利用模数转换器采样低电位端Lp端的幅值A1;
3)由两个高频DDS模块的幅值A0、为零的幅值0、幅值A1,以及参考电阻的已知阻抗,计算出被测元件的阻抗有效值,以及步骤1)中高频DDS模块的信号输出条件下平衡低电位端Lp端电位时,电流的流出端Lc端的所需的幅值A2,幅值A2与幅值A1成相反数;
4)调节电流的流出端Lc端高频DDS模块的输出相位,直至低电位端Lp端的电平为零;
5)DSP模块根据电流的流入端Hc端及电流的流出端Lc端的高频DDS模块输出的相位配置,计算相位差,从而得到被测元件的阻抗角;完成被测元件阻抗的测量。
作为优选,步骤3)中,根据两个高频DDS模块的幅值A0、为零的幅值0、幅值A1,以及参考电阻的已知阻抗,DSP模块利用I-V法计算出被测元件的阻抗有效值。
作为优选,在步骤3)至步骤4)之间,DSP模块控制电流的流入端Hc端按照步骤1)中配置电流的流入端Hc端的高频DDS模块的输出的相同条件,输出稳定的正弦波;电流的流出端Lc端的所需的幅值A2按照步骤3)输出稳定的正弦波。
作为优选,在步骤3)至步骤4)之间,电流的流入端Hc端的高频DDS模块的输出的正弦波的频率与电流的流出端Lc端的高频DDS模块的输出的正弦波的频率相同。
本发明的有益效果如下:
本发明所述的自动平衡电桥,采用数字信号处理器DSP模块控制高频性能的高频DDS模块的输出信号的频率、相位及幅度特征,使电桥的不平衡电位点能够维持在零电位,保证电桥在高频条件下仍然能够正常工作,从而解决系统的局限性,并降低系统的复杂度。
本发明采用高速的模数转换器和高频DDS模块,可以实现使平衡电桥的测量频率达到百兆,克服运算放大器的工作频率性能局限。
本发明采用高频DDS模块产生正弦信号,并通过DSP模块进行阻抗的计算,可提高系统的运行速度,降低系统成本。同时,使用DDS固有的正弦向量表,以及可控的频率、相位及幅度特性,可以用DSP模块配置任意频率进行测量,不需要电子开关,提高系统的灵活性,同时高频DDS模块自带查询自身的正弦向量表减少了计算部分,且有DSP模块提供高频DDS模块的同步时钟,降低了系统的复杂度。
附图说明
图1是现有技术的平衡电桥原理框图;
图2是本发明的双DDS的自动平衡电桥原理框图。
具体实施方式
以下结合附图及实施例对本发明进行进一步的详细说明。
本发明提供了一种基于同步时钟双DDS的自动平衡桥,如图2所示,包括被测元件(或简称DUT)、参考电阻、两个低通滤波器、两个高频DDS模块、DSP模块、模数转换器。
两个高频DDS模块分别与DSP模块连接,高频DDS模块的输出连接低通滤波器的输入,参考电阻的一端连接其中一个低通滤波器的输出;被测元件的一端连接参考电阻的另一端,被测元件的另一端与另一个低通滤波器的输出连接;模数转换器的输入连接于被测元件与参考电阻的串联节点,实时检测电桥的不平衡电压;该节点的电压经过模数转换器处理,使其由模拟信号转化为数字信号;模数转换器的输出与DPS模块连接,用于信号处理。
高频DDS模块包括时钟同步接口、频率控制字、相位控制字、最大幅度控制接口、正弦查询表、数模转换器;频率控制字、相位控制字、最大幅度控制接口分别接到DSP模块的I/O端口(输入输出端口)。
低通滤波器的输入连接高频DDS模块的数模转换器的输出,数模转换器将数字信号转化为模拟信号,输出正弦信号;低通滤波器用于滤除正弦信号中的谐波分量。
DSP模块还包括时钟输出接口、CPU、数据存储器;输出时钟接口与高频DDS模块的同步时钟接口连通,为高频DDS模块提供同步时钟。
模数转换器的输出与DSP模块通过串行外围设备接口SPI或串行通信接口SCI进行通讯。
本发明所述的自动平衡桥的适应范围,被测元件可以为电阻、电容或电感。为了实现更准确的测量效果,参考电阻可以采用精度较高且阻值确定的电阻。两个高频DDS模块可采用相同型号的产品。
通过所述的基于同步时钟双DDS的自动平衡桥,本发明还提供一种测量被测元件阻抗的方法,步骤如下:
1)通过DSP模块提供同步时钟给两个高频DDS模块,确保两个高频DDS模块输出波形具有相同的时钟频率;DSP模块配置电流的流入端Hc端的高频DDS模块的输出,通过预设的频率控制字、相位控制字、幅值A0,使高频DDS模块输出稳定的正弦波;同理,通过预设的频率控制字、相位控制字、为零的幅值,将电流的流出端Lc端高频的DDS模块的输出信号幅值配置为0;
2)利用模数转换器采样低电位端Lp端的幅值A1,DSP模块读取幅值A1并存储到数据储存器中;
3)由两个高频DDS模块的幅值A0、为零的幅值0、幅值A1,以及参考电阻的已知阻抗,DSP模块利用I-V法计算出被测元件的阻抗有效值,以及步骤1)中高频DDS模块的信号输出条件下平衡低电位端Lp端电位时,电流的流出端Lc端的所需的幅值A2,幅值A2与幅值A1成相反数;
4)调节电流的流出端Lc端高频DDS模块的输出相位,直至低电位端Lp端的电平为零,本实施例中,电流的流出端Lc端高频DDS模块输出相位为-90°~90°;
5)DSP模块根据电流的流入端Hc端及电流的流出端Lc端的高频DDS模块输出的相位配置,计算相位差,从而得到被测元件的阻抗角;完成被测元件阻抗的测量和存储。
为了实现更准确的测量效果,在步骤3)至步骤4)之间,DSP模块控制电流的流入端Hc端按照步骤1)中配置电流的流入端Hc端的高频DDS模块的输出的相同条件,输出稳定的正弦波;电流的流出端Lc端的所需的幅值A2按照步骤3)输出稳定的正弦波。在步骤3)至步骤4)之间,电流的流入端Hc端的高频DDS模块的输出的正弦波的频率与电流的流出端Lc端的高频DDS模块的输出的正弦波的频率相同。
上述实施例仅是用来说明本发明,而并非用作对本发明的限定。只要是依据本发明的技术实质,对上述实施例进行变化、变型等都将落在本发明的权利要求的范围内。
Claims (10)
1.一种测量被测元件阻抗的方法,其特征在于,步骤如下:
1)通过DSP模块提供同步时钟给两个高频DDS模块,确保两个高频DDS模块输出波形具有相同的时钟频率;DSP模块配置电流的流入端Hc端的高频DDS模块的输出,通过预设的频率控制字、相位控制字、幅值A0,使高频DDS模块输出稳定的正弦波;同理,通过预设的频率控制字、相位控制字、为零的幅值,将电流的流出端Lc端高频的DDS模块的输出信号幅值配置为0;
2)利用模数转换器采样低电位端Lp端的幅值A1;
3)由两个高频DDS模块的幅值A0、为零的幅值0、幅值A1,以及参考电阻的已知阻抗,计算出被测元件的阻抗有效值,以及步骤1)中高频DDS模块的信号输出条件下平衡低电位端Lp端电位时,电流的流出端Lc端的所需的幅值A2,幅值A2与幅值A1成相反数;
4)调节电流的流出端Lc端高频DDS模块的输出相位,直至低电位端Lp端的电平为零;
5)DSP模块根据电流的流入端Hc端及电流的流出端Lc端的高频DDS模块输出的相位配置,计算相位差,从而得到被测元件的阻抗角;完成被测元件阻抗的测量。
2.根据权利要求1所述的测量被测元件阻抗的方法,其特征在于,步骤3)中,根据两个高频DDS模块的幅值A0、为零的幅值0、幅值A1,以及参考电阻的已知阻抗,DSP模块利用I-V法计算出被测元件的阻抗有效值。
3.根据权利要求1所述的测量被测元件阻抗的方法,其特征在于,在步骤3)至步骤4)之间,DSP模块控制电流的流入端Hc端按照步骤1)中配置电流的流入端Hc端的高频DDS模块的输出的相同条件,输出稳定的正弦波;电流的流出端Lc端的所需的幅值A2按照步骤3)输出稳定的正弦波。
4.根据权利要求3所述的测量被测元件阻抗的方法,其特征在于,在步骤3)至步骤4)之间,电流的流入端Hc端的高频DDS模块的输出的正弦波的频率与电流的流出端Lc端的高频DDS模块的输出的正弦波的频率相同。
5.一种基于同步时钟双DDS的自动平衡桥,其特征在于,包括被测元件、参考电阻、两个低通滤波器、两个高频DDS模块、DSP模块、模数转换器;
两个高频DDS模块分别与DSP模块连接,高频DDS模块的输出连接低通滤波器的输入,参考电阻的一端连接其中一个低通滤波器的输出;被测元件的一端连接参考电阻的另一端,被测元件的另一端与另一个低通滤波器的输出连接;模数转换器的输入连接于被测元件与参考电阻的串联节点,模数转换器的输出与DSP模块连接;通过权利要求1-4任一项所述的测量被测元件阻抗的方法,测量被测元件阻抗。
6.根据权利要求5所述的基于同步时钟双DDS的自动平衡桥,其特征在于,高频DDS模块包括时钟同步接口、频率控制字、相位控制字、最大幅度控制接口、正弦查询表、数模转换器;频率控制字、相位控制字、最大幅度控制接口分别接到DSP模块的I/O端口。
7.根据权利要求6所述的基于同步时钟双DDS的自动平衡桥,其特征在于,低通滤波器的输入连接高频DDS模块的数模转换器的输出。
8.根据权利要求6所述的基于同步时钟双DDS的自动平衡桥,其特征在于,DSP模块还包括时钟输出接口、CPU、数据存储器;输出时钟接口与高频DDS模块的同步时钟接口连通,为高频DDS模块提供同步时钟。
9.根据权利要求5所述的基于同步时钟双DDS的自动平衡桥,其特征在于,模数转换器的输出与DSP模块通过串行外围设备接口或串行通信接口进行通讯。
10.根据权利要求5所述的基于同步时钟双DDS的自动平衡桥,其特征在于,被测元件为电阻、电容或电感。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510404212.0A CN105044465B (zh) | 2015-07-10 | 2015-07-10 | 基于同步时钟双dds的自动平衡桥及测量dut阻抗的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510404212.0A CN105044465B (zh) | 2015-07-10 | 2015-07-10 | 基于同步时钟双dds的自动平衡桥及测量dut阻抗的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105044465A CN105044465A (zh) | 2015-11-11 |
CN105044465B true CN105044465B (zh) | 2018-01-02 |
Family
ID=54451154
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510404212.0A Expired - Fee Related CN105044465B (zh) | 2015-07-10 | 2015-07-10 | 基于同步时钟双dds的自动平衡桥及测量dut阻抗的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105044465B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105548710B (zh) * | 2015-12-02 | 2018-07-24 | 中国电子科技集团公司第四十一研究所 | 一种增强型自动平衡桥及其实现阻抗测量的方法 |
CN105388348B (zh) * | 2015-12-17 | 2018-06-26 | 中国电子科技集团公司第四十一研究所 | 一种增强型自动平衡桥及其实现开环补偿的方法 |
CN114167136B (zh) * | 2021-11-23 | 2024-05-24 | 成都泰盟软件有限公司 | 一种使用单通道采样多个频率下的阻抗方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009295573A (ja) * | 2008-05-02 | 2009-12-17 | Adtec Plasma Technology Co Ltd | インピーダンス測定装置 |
CN101672874A (zh) * | 2009-09-23 | 2010-03-17 | 深圳市博敏电子有限公司 | 微带传输线阻抗参数测试方法 |
CN201837683U (zh) * | 2010-11-09 | 2011-05-18 | 中国兵器工业集团第五三研究所 | 一种高精度交流阻抗测试装置 |
CN202330599U (zh) * | 2011-12-02 | 2012-07-11 | 常州中策仪器有限公司 | Lcr数字电桥 |
JP5638293B2 (ja) * | 2010-07-02 | 2014-12-10 | 日置電機株式会社 | 四端子型インピーダンス測定装置 |
-
2015
- 2015-07-10 CN CN201510404212.0A patent/CN105044465B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009295573A (ja) * | 2008-05-02 | 2009-12-17 | Adtec Plasma Technology Co Ltd | インピーダンス測定装置 |
CN101672874A (zh) * | 2009-09-23 | 2010-03-17 | 深圳市博敏电子有限公司 | 微带传输线阻抗参数测试方法 |
JP5638293B2 (ja) * | 2010-07-02 | 2014-12-10 | 日置電機株式会社 | 四端子型インピーダンス測定装置 |
CN201837683U (zh) * | 2010-11-09 | 2011-05-18 | 中国兵器工业集团第五三研究所 | 一种高精度交流阻抗测试装置 |
CN202330599U (zh) * | 2011-12-02 | 2012-07-11 | 常州中策仪器有限公司 | Lcr数字电桥 |
Also Published As
Publication number | Publication date |
---|---|
CN105044465A (zh) | 2015-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101149425B (zh) | 一种电子式电能表调试、校验自动化系统 | |
CN105203983B (zh) | 基于混合采样的柔性交直流电子式互感器校验装置 | |
CN102175921A (zh) | 一种基于fpga的便携式阻抗测量仪表 | |
CN105044465B (zh) | 基于同步时钟双dds的自动平衡桥及测量dut阻抗的方法 | |
CN104296786A (zh) | 数字电桥电容测量模块 | |
CN105572475A (zh) | 一种高阻抗测量电路与信号处理方法 | |
CN108414838A (zh) | 一种逆变器并联系统线路阻抗测量方法 | |
CN201188128Y (zh) | 一种电子式电能表调试、校验自动化系统 | |
CN205562768U (zh) | 四端子测量电池电阻的设备 | |
CN202631642U (zh) | 电容、电感、电阻介损综合测试仪 | |
CN103323680A (zh) | 一种电容器组电容量检测与平衡配置装置 | |
CN105965380B (zh) | 用于晶片表面金属薄膜抛光过程的电涡流测量装置 | |
CN107228886B (zh) | 水的电导率电阻率检测的测量装置和方法 | |
CN108051770A (zh) | 一种三相智能电能表的校表方法 | |
CN103472296B (zh) | 一种基于时频变换的电压包络提取方法及实现装置 | |
CN211402532U (zh) | 一种剩余电流的测试装置 | |
CN103389423A (zh) | 一种电能质量分析仪 | |
CN104090163A (zh) | 一种高稳定度、高精度的相位幅度检测装置 | |
CN211043510U (zh) | 并网逆变器阻抗测量装置 | |
CN211086576U (zh) | 一种便携式单相电能表功耗测试仪 | |
CN205193159U (zh) | 一种干式空心电抗器损耗检测装置 | |
CN103063928B (zh) | 用于测量大地接地电阻的测试系统和数字相干检波方法 | |
CN103197153B (zh) | 一种基于矢量三角形的电容电感参数测量电路及其测量方法 | |
CN107091956A (zh) | 一种测量网络相移参数的方法及电路 | |
CN204008813U (zh) | 一种磁调制式电流互感器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20180102 Termination date: 20180710 |