CN104932995A - Rs485总线转hbi总线的系统 - Google Patents

Rs485总线转hbi总线的系统 Download PDF

Info

Publication number
CN104932995A
CN104932995A CN201410098440.5A CN201410098440A CN104932995A CN 104932995 A CN104932995 A CN 104932995A CN 201410098440 A CN201410098440 A CN 201410098440A CN 104932995 A CN104932995 A CN 104932995A
Authority
CN
China
Prior art keywords
module
data
bus
hbi
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410098440.5A
Other languages
English (en)
Inventor
董武勤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Feixun Data Communication Technology Co Ltd
Original Assignee
Shanghai Feixun Data Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Feixun Data Communication Technology Co Ltd filed Critical Shanghai Feixun Data Communication Technology Co Ltd
Priority to CN201410098440.5A priority Critical patent/CN104932995A/zh
Publication of CN104932995A publication Critical patent/CN104932995A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

本发明公开了一种RS485总线转HBI总线的系统,包含设置在CPLD中的:RS485从控制模块,所述的RS485从控制模块通过RS485总线与外部控制器模块的RS485接口相连,并接收该控制器模块所发出的控制数据;存储器模块,所述的存储器模块存储RS485从控制模块接收的控制数据,或者供RS485从控制模块读取其中存储的数据;译码器模块,所述的译码器模块对存储器模块中的数据进行译码;HBI控制器模块,所述的HBI控制器模块接受命令和数据,并按HBI的控制时序把相应的数据传输到外部的被控制器件,或者从外部的被控制器件中读取相应的数据传输到存储器模块中。本发明不仅节约了CPU处理器的IO资源,还实现了GPON芯片与CPU处理器通信的功能。

Description

RS485总线转HBI总线的系统
技术领域
本发明涉及一种串行数据总线与并行数据总线的转换装置,特别涉及一种RS485总线转HBI总线的系统。
背景技术
现有技术中,CPU与GPON芯片的通信,通常采用模拟并行的HBI总线,但这样需要消耗大量的IO资源,而CPU的IO口有限。
而对于RS485总线,只需要消耗CPU的两个IO口,因此,若采用RS485总线与CPU通信,可以节省大量的IO资源。
但当CPU通过RS485控制GPON芯片时,是需要将RS485总线转HBI总线以使CPU能够将数据传输至GPON芯片。
发明内容
本发明的目的是提供一种RS485总线转HBI总线的系统,不仅节约了CPU处理器的IO资源,还实现了GPON芯片与CPU处理器通信的功能。
为了实现以上目的,本发明是通过以下技术方案实现的:
一种RS485总线转HBI总线的系统,包含设置在CPLD中的:
RS485从控制模块,所述的RS485从控制模块通过RS485总线与外部控制器模块的RS485接口相连,并接收该控制器模块所发出的控制数据;
存储器模块,所述的存储器模块存储RS485从控制模块接收的控制数据,或者供RS485从控制模块读取其中存储的数据; 
译码器模块,所述的译码器模块对存储器模块中的数据进行译码;
HBI控制器模块,所述的HBI控制器模块接受命令和数据,并按HBI的控制时序把相应的数据传输到外部的被控制器件,或者从外部的被控制器件中读取相应的数据传输到存储器模块中。
RS485从控制模块与存储器模块之间的数据传输形式为并行的数据传输,并且其互相传输的数据中带有使能信号。
存储器模块包含:命令寄存器和数据寄存器,所述的命令寄存器存储外部控制器模块发送的命令,所述的数据寄存器存储外部控制器发送的数据以及地址信息。
本发明与现有技术相比,具有以下优点:
不仅节约了CPU处理器的IO资源,还实现了GPON芯片与CPU处理器通信的功能。
附图说明
图1为本发明一种RS485总线转HBI总线的系统的结构原理图。
具体实施方式
以下结合附图,通过详细说明一个较佳的具体实施例,对本发明做进一步阐述。
如图1所示,一种RS485总线转HBI总线的系统,包含设置在CPLD中的:RS485从控制模块、存储器模块、译码器模块、HBI控制器模块。在本实施例中,采用CPLD来实现RS485总线转HBI总线是由于HBI总线需要20个IO口,而CPLD有丰富的IO口,并且CPLD的IO支持RS485和HBI的接口电平,在硬件上能够互联,不需要其他的电平转换电路,同时,CPLD为可编程逻辑器件,可在其中实现RS485的从控制功能,由于RS485从控制模块是在CPLD中实现,而该RS485的波特率是9600,由于波特率是根据CPU的RS485控制器进行设置的,并且这个波特率是可以调整的,只要RS485从控制模块实现的波特率与主RS485控制器一致即可,而系统提供的时钟信号为25MHz,因而首先需要对频率进行分频,满足RS485传输速率为9600波特率的时钟。
其中,RS485从控制模块通过RS485总线与外部控制器模块的RS485接口相连,并接收该控制器模块所发出的控制数据,在本实施例中,外部的控制器模块为CPU处理器,其选用BCM53003芯片,该芯片支持RS485总线,因而只需要对其进行配置就可以使用。RS485从控制模块与RS485总线的接口有两个信号:RX(接收)和TX(发送),此模块还负责把RS485传输来的数据存储到存储器模块中,或者从存储器模块中读出数据发送到RS485总线上,RS485从控制模块与存储器模块之间是进行并行的数据传输,并且带有使能信号。同时RS485主、从控制模块之间的通信也是按照事先定义好的规则进行。
存储器模块存储RS485从控制模块接收的控制数据,或者供RS485从控制模块读取其中存储的数据,在本实施例中,存储器模块包含:命令寄存器和数据寄存器,命令寄存器存储外部控制器模块发送的命令,数据寄存器存储外部控制器发送的数据以及地址信息,并且,RS485从控制模块与存储器模块之间的数据传输形式为并行的数据传输,并且其互相传输的数据中带有使能信号。
译码器模块对存储器模块中的数据进行译码,其首先读取命令寄存器中的数据,对数据进行译码,在本实施例中,如果有CPU发送过来的命令则启动HBI控制模块执行命令,如果没有命令则继续读取命令寄存器中的数据。
HBI控制器模块接受命令和数据,并按HBI的控制时序把相应的数据传输到外部的被控制器件,或者从外部的被控制器件中读取相应的数据传输到存储器模块中。在本实施例中,外部的被控制器件为GPON芯片BL3458,HBI模块执行译码器发送来的命令,将数据和地址进行转换,按HBI总线的时序发送到GPON芯片BL3458,或者把通过HBI总线从GPON芯片BL3458中读到的8bit数据传输到存储器模块相应的位置。
当使用时,CPU处理器把要对GPON芯片BL3458进行控制的数据通过BCM53003芯片上的RS485接口传输到RS485从控制模块,RS485从控制模块把传输过来的数据存储到相应的存储器中,或者从存储器中读取相应的数据传输到RS485总线上,译码器模块快速的对存储器中的数据进行译码,HBI控制器模块接受命令和数据,并按HBI的控制时序把相应的数据传输到BL3458,或者从BL3458中读取相应的数据传输到存储器中,实现了把通过RS485传输过来的串行数据,转换成能满足HBI控制时序的并行数据,从而不仅节约了CPU处理器的IO资源,还实现了GPON芯片与CPU处理器通信的功能。
综上所述,本发明一种RS485总线转HBI总线的系统,不仅节约了CPU处理器的IO资源,还实现了GPON芯片与CPU处理器通信的功能。
尽管本发明的内容已经通过上述优选实施例作了详细介绍,但应当认识到上述的描述不应被认为是对本发明的限制。在本领域技术人员阅读了上述内容后,对于本发明的多种修改和替代都将是显而易见的。因此,本发明的保护范围应由所附的权利要求来限定。

Claims (3)

1.一种RS485总线转HBI总线的系统,其特征在于,包含设置在CPLD中的:
RS485从控制模块,所述的RS485从控制模块通过RS485总线与外部控制器模块的RS485接口相连,并接收该控制器模块所发出的控制数据;
存储器模块,所述的存储器模块存储RS485从控制模块接收的控制数据,或者供RS485从控制模块读取其中存储的数据; 
译码器模块,所述的译码器模块对存储器模块中的数据进行译码;
HBI控制器模块,所述的HBI控制器模块接受命令和数据,并按HBI的控制时序把相应的数据传输到外部的被控制器件,或者从外部的被控制器件中读取相应的数据传输到存储器模块中。
2.如权利要求1所述的RS485总线转HBI总线的系统,其特征在于,所述的RS485从控制模块与存储器模块之间的数据传输形式为并行的数据传输,并且其互相传输的数据中带有使能信号。
3.如权利要求1所述的RS485总线转HBI总线的系统,其特征在于,所述的存储器模块包含:命令寄存器和数据寄存器,所述的命令寄存器存储外部控制器模块发送的命令,所述的数据寄存器存储外部控制器发送的数据以及地址信息。
CN201410098440.5A 2014-03-18 2014-03-18 Rs485总线转hbi总线的系统 Pending CN104932995A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410098440.5A CN104932995A (zh) 2014-03-18 2014-03-18 Rs485总线转hbi总线的系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410098440.5A CN104932995A (zh) 2014-03-18 2014-03-18 Rs485总线转hbi总线的系统

Publications (1)

Publication Number Publication Date
CN104932995A true CN104932995A (zh) 2015-09-23

Family

ID=54120166

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410098440.5A Pending CN104932995A (zh) 2014-03-18 2014-03-18 Rs485总线转hbi总线的系统

Country Status (1)

Country Link
CN (1) CN104932995A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040213263A1 (en) * 1999-01-25 2004-10-28 Beckwith Robert W. Hub which converts scada protocols to the BLUEJAYTM protocol
CN201018525Y (zh) * 2007-01-12 2008-02-06 桂林市思奇通信设备有限公司 微波通信设备协议转换器
CN102033843A (zh) * 2010-12-02 2011-04-27 西北工业大学 Rs485总线与高速智能统一总线的直接接口方法
CN201993597U (zh) * 2011-03-25 2011-09-28 上海磁浮交通发展有限公司 一种实时传输的数据接口装置
CN103391230A (zh) * 2012-05-11 2013-11-13 珠海格力电器股份有限公司 通讯接口转换装置、系统及方法
CN203445899U (zh) * 2013-08-27 2014-02-19 无锡泛太科技有限公司 基于Modbus与TCP/IP协议转换的嵌入式网关

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040213263A1 (en) * 1999-01-25 2004-10-28 Beckwith Robert W. Hub which converts scada protocols to the BLUEJAYTM protocol
CN201018525Y (zh) * 2007-01-12 2008-02-06 桂林市思奇通信设备有限公司 微波通信设备协议转换器
CN102033843A (zh) * 2010-12-02 2011-04-27 西北工业大学 Rs485总线与高速智能统一总线的直接接口方法
CN201993597U (zh) * 2011-03-25 2011-09-28 上海磁浮交通发展有限公司 一种实时传输的数据接口装置
CN103391230A (zh) * 2012-05-11 2013-11-13 珠海格力电器股份有限公司 通讯接口转换装置、系统及方法
CN203445899U (zh) * 2013-08-27 2014-02-19 无锡泛太科技有限公司 基于Modbus与TCP/IP协议转换的嵌入式网关

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
毛雪珍: "一种RS-485与USB转换卡的设计与实现", 《机电工程》 *
王朔等: "基于CPLD的串并转换和高速USB通信设计", 《单片机与嵌入式系统应用》 *

Similar Documents

Publication Publication Date Title
CN102253913B (zh) 一种对多板卡端口进行状态获取和输出控制的装置
CN101599004B (zh) 基于fpga的sata控制器
EP3323051B1 (en) Spi interface with less-than-8-bit bytes and variable packet size
CN104021107A (zh) 一种支持NVMe PCIE SSD系统设计方法
US9514066B1 (en) Reconfigurable interface and method of configuring a reconfigurable interface
EP2950219B1 (en) Method and apparatus for using serial port in time division multiplexing manner
KR102453113B1 (ko) 대기 상태 시 전력을 절감하는 송신 회로
CN102637453B (zh) 一种包括串行输入输出接口的相变存储器
US9910819B2 (en) Two-wire serial interface and protocol
US11797311B2 (en) Asynchronous pipeline merging using long vector arbitration
US20220070108A1 (en) Combined write enable mask and credit return field
CN204390023U (zh) 一种工业控制系统
CN206757602U (zh) 一种基于SoC支持多个SPI接口标准组的装置
CN103294411B (zh) 具有大容量存储的低速载荷数据加载模块
CN104932995A (zh) Rs485总线转hbi总线的系统
CN105320637A (zh) Flash数据读取电路
CN105389282A (zh) 处理器和arinc429总线的通信方法
CN104156336A (zh) 一种usb2.0接口芯片的控制方法
CN103885362A (zh) 基于cpci-e总线的多dsp并行处理板
CN201378316Y (zh) 通用输入/输出接口扩展电路和具有该电路的移动终端
KR102206323B1 (ko) 공통의 클록을 이용하는 송신 회로, 및 그것을 포함하는 저장 장치
CN102033842B (zh) S模式应答机与高速智能统一总线接口方法
US11722138B2 (en) Dynamic power and thermal loading in a chiplet-based system
CN102023949B (zh) 测距仪接收系统与高速智能统一总线接口方法
CN203350873U (zh) 三通道数据发送适配器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20150923

RJ01 Rejection of invention patent application after publication