CN104932314A - 一种多个电源排序器的简易级联与监视方法 - Google Patents

一种多个电源排序器的简易级联与监视方法 Download PDF

Info

Publication number
CN104932314A
CN104932314A CN201510330430.4A CN201510330430A CN104932314A CN 104932314 A CN104932314 A CN 104932314A CN 201510330430 A CN201510330430 A CN 201510330430A CN 104932314 A CN104932314 A CN 104932314A
Authority
CN
China
Prior art keywords
power supply
permutation device
sequence permutation
power
sorting unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510330430.4A
Other languages
English (en)
Inventor
戴晓龙
耿士华
徐成焱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Chaoyue Numerical Control Electronics Co Ltd
Original Assignee
Shandong Chaoyue Numerical Control Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Chaoyue Numerical Control Electronics Co Ltd filed Critical Shandong Chaoyue Numerical Control Electronics Co Ltd
Priority to CN201510330430.4A priority Critical patent/CN104932314A/zh
Publication of CN104932314A publication Critical patent/CN104932314A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Power-Operated Mechanisms For Wings (AREA)
  • Train Traffic Observation, Control, And Security (AREA)

Abstract

本发明公开了一种多个电源排序器的简易级联与监视方法,所述方法通过在电源排序器的使能引脚上连接与门和或门逻辑,实现两个或多个电源排序器的上电使能和断电关闭的顺序,从而决定电源排序器的基本工作顺序,然后各排序器再根据内部的定时电路来控制各输出控制口的使能顺序;通过在各输出控制口串接与门的方式,确保各路电源在上一路电源上电成功后才能上电,避免由于某路电源上电不成功而可能带来的上电顺序错乱问题,提高了电源排序的可靠性。本发明仅使用少量的逻辑与门和或门电路,便实现了多个电源排序器间的简易级联,并为排序器增添了受监视的上电排序功能,简单易行。

Description

一种多个电源排序器的简易级联与监视方法
技术领域
本发明涉及多电源系统的电源排序领域,具体涉及一种多个电源排序器的简易级联与监视方法,为了解决一般的简易电源排序器可控电源轨数较少且无监视功能的问题,可作为一种对简单电源排序器的扩展方式。
背景技术
电源排序是电子产品电源架构的重要部分。为了实现对中小系统的电源序列的控制,人们推出了能够对电源的上电顺序和断电顺序进行排序的简单模拟排序器。这些简单模拟排序器一般仅可支持3个左右的电源轨数,且不具备对上电顺序的监视功能,因此,有些时候不能满足稍大电源系统排序的要求。而有些稍大的电源系统又不方便使用较多通道数的电源排序器,这样会增加设计的难度和成本。
如图1所示,一种最简单的电源序列排序器,只有六个引脚EN、VCC、GND、FLAG1、FLAG2、FLAG3,可对三路电源的上电和断电进行排序。
如图2给出了其上电和断电的控制时序图,上电时,在EN被拉至高电平之后,三个输出控制口FLAG 1、FLAG 2和FLAG 3在经过不同时间的延时时间之后顺序地被拉高,实现了对上电时序的控制。
断电序列的排序原理与上电相同,但次序相反。
发明内容
本发明要解决的技术问题是:为了提高简易小电源排序器的适用性,又不增加太多器件数量,本发明提供了一种使用少量的与门和或门电路来实现电源排序器的级联与上电监视方案,可实现对电源排序器的扩展使用。
本发明所采用的技术方案为:
一种多个电源排序器的简易级联与监视方法,所述方法通过在电源排序器的使能引脚(EN)上连接与门和或门逻辑,实现两个或多个电源排序器的上电使能和断电关闭的顺序,从而决定电源排序器的基本工作顺序,然后各排序器再根据内部的定时电路来控制各输出控制口的使能顺序;通过在各输出控制口串接与门的方式,确保各路电源在上一路电源上电成功后才能上电,避免由于某路电源上电不成功而可能带来的上电顺序错乱问题,提高了电源排序的可靠性。 
对于N个电源序列排序器,每个电源序列排序器包括EN端和FLAG1、FLAG2、FLAG3三个输出控制口,在#1电源序列排序器的EN端增加一个或门,在#2、#3……电源序列排序器的EN端各增加一个与门,且#1电源序列排序器的FLAG3输出控制口通过一个支路连接到#2电源序列排序器的EN端,#2电源序列排序器的FLAG3输出控制口通过一个支路连接到#3电源序列排序器的EN端,……,直到#N-1电源序列排序器的FLAG3输出控制口通过一个支路连接到#N电源序列排序器的EN端。
上电时,在外部Enable信号高电平到来后,1#电源序列排序器的EN被拉高,它的三个输出控制口依次上电;直到FLAG 3被拉高后,2#电源序列排序器的EN才被拉高,再开始2#电源序列排序器的上电排序。断电时,外部Enable信号变低电平,2#电源序列排序器的EN首先被拉低,它的FLAG 3、FLAG 2、FLAG 1依次断电,直至FLAG 1断电完成后,1#电源序列排序器的EN才能被拉低,然后开始1#电源序列排序器的依次断电。这样,两个排序器就可以级联在一起实现对六个电源轨的上电、断电排序了,实现了对电源排序器的扩展,同样也可以用来扩展三个或者更多数量的电源排序器。
在#1电源序列排序器的FLAG2、FLAG3输出控制口和其他电源序列排序器的FLAG1、FLAG2、FLAG3输出控制口各增加一个与门,与门的另一个输入端输入前一路输出控制口输出的PWRGD信号。
通过简单地在FLAG X输出上各添加一个与门,就能为电路添加受监视的排序功能。在该例中,例如对Device 2的供电,只有在FLAG 2为高电平,且Device 1的供电电压正常、输出PWRGD信号之后,Device 2的供电才会被使能,这样就可以避免由于前面的电源上电不成功而导致的上电顺序错乱的问题,为电源排序增添了一种低成本的上电排序监视功能,依次类推。
本发明的有益效果为:本发明仅使用少量的逻辑与门和或门电路,便实现了多个电源排序器间的简易级联,并为排序器增添了受监视的上电排序功能,简单易行。
附图说明
图1为电源排序器原理图;
图2为电源排序器上/断电控制时序图;
图3为使用逻辑与、或门实现电源排序器的级联与监视方法的实现电路。
具体实施方式
下面参照附图所示,通过具体实施方式对本发明进一步说明:
实施例1:
一种多个电源排序器的简易级联与监视方法,所述方法通过在电源排序器的使能引脚(EN)上连接与门和或门逻辑,实现两个或多个电源排序器的上电使能和断电关闭的顺序,从而决定电源排序器的基本工作顺序,然后各排序器再根据内部的定时电路来控制各输出控制口的使能顺序;通过在各输出控制口串接与门的方式,确保各路电源在上一路电源上电成功后才能上电,避免由于某路电源上电不成功而可能带来的上电顺序错乱问题,提高了电源排序的可靠性。 
实施例2:
如图3所示,在实施例1的基础上,本实施例对于N个电源序列排序器,每个电源序列排序器包括EN端和FLAG1、FLAG2、FLAG3三个输出控制口,在#1电源序列排序器的EN端增加一个或门,在#2、#3……电源序列排序器的EN端各增加一个与门,且#1电源序列排序器的FLAG3输出控制口通过一个支路连接到#2电源序列排序器的EN端,#2电源序列排序器的FLAG3输出控制口通过一个支路连接到#3电源序列排序器的EN端,……,直到#N-1电源序列排序器的FLAG3输出控制口通过一个支路连接到#N电源序列排序器的EN端。
上电时,在外部Enable信号高电平到来后,1#电源序列排序器的EN被拉高,它的三个输出控制口依次上电;直到FLAG 3被拉高后,2#电源序列排序器的EN才被拉高,再开始2#电源序列排序器的上电排序。断电时,外部Enable信号变低电平,2#电源序列排序器的EN首先被拉低,它的FLAG 3、FLAG 2、FLAG 1依次断电,直至FLAG 1断电完成后,1#电源序列排序器的EN才能被拉低,然后开始1#电源序列排序器的依次断电。这样,两个排序器就可以级联在一起实现对六个电源轨的上电、断电排序了,实现了对电源排序器的扩展,同样也可以用来扩展三个或者更多数量的电源排序器。
实施例3:
在实施例2的基础上,本实施例在#1电源序列排序器的FLAG2、FLAG3输出控制口和其他电源序列排序器的FLAG1、FLAG2、FLAG3输出控制口各增加一个与门,与门的另一个输入端输入前一路输出控制口输出的PWRGD信号,如#1电源序列排序器的FLAG1输出控制口输出PWRGD1,与FLAG2输出控制口一起连接一个与门后连接到设备2的使能端(EN);#1电源序列排序器的FLAG2输出控制口输出PWRGD2,与FLAG3输出控制口一起连接一个与门后连接到设备3的使能端(EN),依次类推。
通过简单地在FLAG X输出上各添加一个与门,就能为电路添加受监视的排序功能。在该例中,例如对Device 2的供电,只有在FLAG 2为高电平,且Device 1的供电电压正常、输出PWRGD信号之后,Device 2的供电才会被使能,这样就可以避免由于前面的电源上电不成功而导致的上电顺序错乱的问题,为电源排序增添了一种低成本的上电排序监视功能,依次类推。
以上实施方式仅用于说明本发明,而并非对本发明的限制,有关技术领域的普通技术人员,在不脱离本发明的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本发明的范畴,本发明的专利保护范围应由权利要求限定。

Claims (3)

1.一种多个电源排序器的简易级联与监视方法,其特征在于:所述方法通过在电源排序器的使能引脚上连接与门和或门逻辑,实现两个或多个电源排序器的上电使能和断电关闭的顺序,从而决定电源排序器的基本工作顺序,然后各排序器再根据内部的定时电路来控制各输出控制口的使能顺序;通过在各输出控制口串接与门的方式,确保各路电源在上一路电源上电成功后才能上电,避免由于某路电源上电不成功而可能带来的上电顺序错乱问题,提高了电源排序的可靠性。
2.根据权利要求1所述的一种多个电源排序器的简易级联与监视方法,对于N个电源序列排序器,每个电源序列排序器包括EN端和FLAG1、FLAG2、FLAG3三个输出控制口,其特征在于:在#1电源序列排序器的EN端各增加一个或门,在#2、#3……电源序列排序器的EN端增加一个与门,且#1电源序列排序器的FLAG3输出控制口通过一个支路连接到#2电源序列排序器的EN端,#2电源序列排序器的FLAG3输出控制口通过一个支路连接到#3电源序列排序器的EN端,……,直到#N-1电源序列排序器的FLAG3输出控制口通过一个支路连接到#N电源序列排序器的EN端。
3.根据权利要求1所述的一种多个电源排序器的简易级联与监视方法,其特征在于:在#1电源序列排序器的FLAG2、FLAG3输出控制口和其他电源序列排序器的FLAG1、FLAG2、FLAG3输出控制口各增加一个与门,与门的另一个输入端输入前一路输出控制口输出的PWRGD信号。
CN201510330430.4A 2015-06-16 2015-06-16 一种多个电源排序器的简易级联与监视方法 Pending CN104932314A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510330430.4A CN104932314A (zh) 2015-06-16 2015-06-16 一种多个电源排序器的简易级联与监视方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510330430.4A CN104932314A (zh) 2015-06-16 2015-06-16 一种多个电源排序器的简易级联与监视方法

Publications (1)

Publication Number Publication Date
CN104932314A true CN104932314A (zh) 2015-09-23

Family

ID=54119527

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510330430.4A Pending CN104932314A (zh) 2015-06-16 2015-06-16 一种多个电源排序器的简易级联与监视方法

Country Status (1)

Country Link
CN (1) CN104932314A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107135269A (zh) * 2017-05-24 2017-09-05 深圳市杰云科技有限公司 一种对云终端进行快速编号的方法及系统
CN111443788A (zh) * 2020-03-25 2020-07-24 北京智行者科技有限公司 一种多处理器片上系统mpsoc的上电控制电路
CN112269347A (zh) * 2020-12-24 2021-01-26 深圳市鼎阳科技股份有限公司 一种上下电时序控制装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001096993A2 (en) * 2000-06-14 2001-12-20 Advanced Micro Devices, Inc. Control circuit for sequentially switching electrical loads
US20150028943A1 (en) * 2013-07-29 2015-01-29 Texas Instruments Incorporated Reconfigurable power switch chains for efficient dynamic power saving

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001096993A2 (en) * 2000-06-14 2001-12-20 Advanced Micro Devices, Inc. Control circuit for sequentially switching electrical loads
US20150028943A1 (en) * 2013-07-29 2015-01-29 Texas Instruments Incorporated Reconfigurable power switch chains for efficient dynamic power saving

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
SAMI SIRHAN等: "Power-supply sequencing for FPGAs", 《ANALOG APPLICATIONS JOURNAL》 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107135269A (zh) * 2017-05-24 2017-09-05 深圳市杰云科技有限公司 一种对云终端进行快速编号的方法及系统
CN111443788A (zh) * 2020-03-25 2020-07-24 北京智行者科技有限公司 一种多处理器片上系统mpsoc的上电控制电路
CN111443788B (zh) * 2020-03-25 2022-02-18 北京智行者科技有限公司 一种多处理器片上系统mpsoc的上电控制电路
CN112269347A (zh) * 2020-12-24 2021-01-26 深圳市鼎阳科技股份有限公司 一种上下电时序控制装置
CN112269347B (zh) * 2020-12-24 2021-03-16 深圳市鼎阳科技股份有限公司 一种上下电时序控制装置

Similar Documents

Publication Publication Date Title
CN104283584B (zh) 双线导体系统中的功率开关
CN104932314A (zh) 一种多个电源排序器的简易级联与监视方法
CN104536321B (zh) 一种实现掉电检测及继电器状态控制的系统及方法
JP2003199178A (ja) 制御・監視信号伝送システム
CN109347464A (zh) 具有零静态功耗的上电复位/掉电检测电路及其实现方法
CN107852800B (zh) 调光装置
CN103384436A (zh) Led背光恒流电路
CN106535412B (zh) 一种端口共用的数字模拟调光电路
CN102809931A (zh) 电源时序控制电路
CN110278632B (zh) 低耗电的级联式发光二极管灯串
CN107544300A (zh) 一种接口处理装置及其控制方法
CN105607688A (zh) 用于时钟信号产生的集成电路、方法及系统
CN105406845B (zh) 一种pmos关断控制电路及供电装置
CN105407582B (zh) 一种led驱动电路和led电路
CN103901858B (zh) 一种基于内部总线的电动执行器控制系统及其控制方法
CN207283878U (zh) 一种用于移动电源芯片的引脚复用电路及其移动电源电路
CN101715262B (zh) 一种照明控制装置及其照明控制方法
CN107404783B (zh) 基于电源线边沿信号控制的自组网彩灯装置及彩灯系统
RU2667031C1 (ru) Система сбора данных
CN104793795B (zh) 触控感应线路及触控显示面板
CN103686017B (zh) 供电控制电路和实现智能设备快速开机的方法
CN103777974B (zh) 服务器及其开机方法
CN202334470U (zh) 延时电路及具有该延时电路的开关电源控制器
CN105305790B (zh) 自举电路控制方法和控制系统
CN102105004A (zh) 多光源控制电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20150923

RJ01 Rejection of invention patent application after publication