CN104869340A - 一种基于非易失性存储器作为内存的视频监控系统 - Google Patents

一种基于非易失性存储器作为内存的视频监控系统 Download PDF

Info

Publication number
CN104869340A
CN104869340A CN201510262763.8A CN201510262763A CN104869340A CN 104869340 A CN104869340 A CN 104869340A CN 201510262763 A CN201510262763 A CN 201510262763A CN 104869340 A CN104869340 A CN 104869340A
Authority
CN
China
Prior art keywords
nvm
memory
master control
monitoring system
control microprocessor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510262763.8A
Other languages
English (en)
Inventor
周润楠
康旺
郑臻益
邢美月
成元庆
张有光
赵巍胜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beihang University
Original Assignee
Beihang University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beihang University filed Critical Beihang University
Priority to CN201510262763.8A priority Critical patent/CN104869340A/zh
Publication of CN104869340A publication Critical patent/CN104869340A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Closed-Circuit Television Systems (AREA)

Abstract

一种基于非易失性存储器作为内存的视频监控系统,其特征在于:它采用新型的非易失性存储器取代现有视频监控系统中的闪存和动态随机存储器,它有四种结构形式;与现有视频监控系统相比,本发明得益于非易失性存储器具有的非易失性、高读写速度以及读取次数,使得整个视频监控系统具有高安全性、低功耗、快速启动等优点。

Description

一种基于非易失性存储器作为内存的视频监控系统
技术领域
本发明涉及一种基于非易失性存储器作为内存的视频监控系统,用于提高视频监控系统的性能与安全,属于视频监控领域。
背景技术
随着社会的发展与进步,社会各个行业在实际应用中对安防措施提出了更高的要求。视频监控系统作为一种十分有效的、成熟的安防管理手段,已经走入了大众的生产生活中。然而,随着技术的不断提升,人们对视频监控系统的要求也从原来是否有视频监控系统,逐渐向追求更高效、更安全的需求方向发展。
目前,市场上现有的视频监控系统基本框图如附图1所示,主要由以下几个模块组成:内存(包括动态随机存储器(即DRAM(1)与DRAM(2))以及闪存(Flash Memory))、主控微型处理器、摄像头、压缩编码模块、外部存储器以及解码显示模块等。其基本工作流程如下:前端摄像头采集视频码流信息;然后将码流传至压缩编码模块进行编码;主控微型处理器将压缩编码后的码流进行处理并存储到外部存储器中,或者通过解码后直接显示在显示屏上。
值得注意的是,上述视频监控系统的内存模块采用的是动态随机存储器和闪存。其中DRAM(1)用于存储系统运行时的相关数据与指令,DRAM(2)作为压缩编码模块的缓冲区,用于缓存压缩前后的码流,而闪存则用于存储系统启动代码与源代码。然而,这两种存储器都由于自身的一些固有缺陷给视频监控系统带来了一些不足之处:1)动态随机存储器不具备非易失性,需要不断供电来保持数据信息,因此当系统意外掉电时,会丢失关键数据信息,系统的安全性难以得到保障。此外,动态随机存储器采用电容进行数据存储,需要进行定期刷新,因此功耗较大。2)闪存由于读写速度以及读写次数的限制,难以直接与主控微型处理器进行直接交互,降低了系统本身的流畅性。现有视频监控系统采用DRAM(1)与主控微型处理器进行交互,而采用闪存固化系统启动程序与源程序,因此系统每一次启动或重启都需要从闪存中读取这些程序并载入DRAM(1)中运行,严重降低了系统的响应时间。
近年来,新型的非易失性存储器(Non-Volatile Memory,NVM),如磁随机存储器(MagneticRandom Access Memory,MRAM),阻变随机存储器(Resistive Random Access Memory,RRAM)以及相变随机存储器(Phase Change Random Access Memory,PCRAM)等,开始进入市场商用。这些非易失性存储器同时具备闪存与动态随机存储器的优良特性,包括非易失性、高读写速度以及读写次数等。因此,可以采用这些非易失性存储器来替换动态随机存储器或(和)闪存,以解决现有视频监控系统的问题。首先,可以采用非易失性存储器替换动态随机存储器(即DRAM(1)与DRAM(2)),由于这些非易失性存储器具有非易失性,其数据掉电不丢失,因此可以解决视频监控系统在掉电时的数据安全问题。其次,可以采用非易失性存储器替换闪存,由于非易失性存储器具有高读写速度与读写次数,可以直接与主控微型处理器进行交互,从而可以把系统启动程序与源程序固化在非易失性存储器当中,并在其中直接运行,提高系统性能。
发明内容
一、发明目的:
针对上述背景中提到的由于闪存和动态随机存储器本身的局限性给视频监控系统带来的不足,本发明提供了一种基于非易失性存储器作为内存的视频监控系统。它克服了现有技术的不足,能够提升视频监控系统的性能与安全。
二、技术方案:
本发明的技术方案是:一种基于非易失性存储器作为内存的视频监控系统,其特征在于采用新型的非易失性存储器取代现有视频监控系统中的闪存或(和)动态随机存储器。本发明共提出四种实施方案。
方案一:如附图2所示,采用非易失性存储器(即NVM(2))替换动态随机存储器(即DRAM(2))。整个视频监控系统包括:DRAM(1)、NVM(2)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块。它们之间的连接关系是:DRAM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连。
方案二:如附图3所示,采用非易失性存储器(即NVM(1))替换动态随机存储器(即DRAM(1))。整个视频监控系统包括:DRAM(2)、NVM(1)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块。它们之间的连接关系是:NVM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与DRAM(2)相连。
方案三:如附图4所示,采用非易失性存储器(即NVM(1))替换动态随机存储器(即DRAM(1));同时采用非易失性存储器(即NVM(2))替换动态随机存储器(即DRAM(2))。整个视频监控系统包括:NVM(1)、NVM(2)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块。它们之间的连接关系是:NVM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连。
方案四:如附图5所示,采用非易失性存储器(即NVM(1))替换动态随机存储器(即DRAM(1))以及闪存,同时采用非易失性存储器(即NVM(2))替换动态随机存储器(即DRAM(2))。整个视频监控系统包括:NVM(1)、NVM(2)、主控微型处理器、摄像头、压缩编码模块、外部存储器以及解码显示模块。它们之间的连接关系是:NVM(1)、摄像头、压缩编码模块、外部存储器和解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连。
所述的主控微型处理器是整个视频监控系统的核心,调控整个视频监控系统的运行。其具体实施方案不受限定。
所述的摄像头由镜头、图像传感器和数字信号处理芯片等子模块组成,用于采集视频信息并形成码流。其具体实施方案不受限定。
所述的压缩编码模块受主控微型处理器的控制,能够对从摄像头采集的码流进行压缩编码等操作。其具体实施方案不受限定。
所述的外部存储器用于对视频信息进行存储,可以是磁盘、固态硬盘或其他等价物。其具体实施方案不受限定。
所述的解码显示模块受主控微型处理器的控制,能够对压缩编码后的码流进行解码并显示到显示屏上。其具体实施方案不受限定。
所述的非易失性存储器(即NVM(1)与NVM(2))可以是磁随机存储器、阻变随机存储器、相变随机存储器或其他等价物。其具体实施方案不受限定。
所述的视频监控系统的各个模块之间的具体连接方式与类型不受限定。
其中,在方案一、方案二与方案三中,所述的闪存用来固化系统启动程序与相关源程序。其具体实施方式不受限定。
其中,在方案三与方案四中,NVM(1)和NVM(2)可以是两个独立的非易失性存储器芯片,也可以是同一个非易失性存储器芯片的两个逻辑子块。其具体实施方案不受限定。
如附图6所示,基于方案一的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,闪存、DRAM(1)和NVM(2)进行初始化;随后,主控微型处理器读取固化在闪存中的系统启动代码并运行,同时读取源程序并与DRAM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于NVM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从NVM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到NVM(2)中。此后,根据应用需求,系统可以进行如下两种操作:1)将缓存于NVM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于NVM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
如附图7所示,基于方案二的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,闪存、NVM(1)和DRAM(2)进行初始化;随后,主控微型处理器读取固化在闪存中的系统启动代码并运行,同时读取源程序并与NVM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于DRAM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从DRAM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到DRAM(2)中。此后,根据应用需求,系统可以进行两种操作:1)将缓存于DRAM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于DRAM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
如附图8所示,基于方案三的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,闪存、NVM(1)和NVM(2)进行初始化;随后,主控微型处理器读取固化在闪存中的系统启动代码并运行,同时读取源程序并与NVM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于NVM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从NVM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到NVM(2)中。此后,根据应用需求,系统可以进行两种操作:1)将缓存于NVM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于NVM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
如附图9所示,基于方案四的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,NVM(1)与NVM(2)进行初始化;随后,主控微型处理器读取固化在NVM(1)中的系统程序并运行,同时,主控微型处理器与NVM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于NVM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从NVM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到NVM(2)中。此后,根据应用需求,系统可以进行两种操作:1)将缓存于NVM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于NVM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
三、优点及功效:
本发明提供了一种基于非易失性存储器作为内存的视频监控系统,与现有视频监控系统相比,得益于非易失性存储器具有的非易失性、高读写速度以及读取次数,使得其具有高安全性、低功耗、快速启动等优点。
附图说明
图1为现有的视频监控系统的结构示意图。
图2为基于非易失性存储器作为内存的视频监控系统(方案一)的结构示意图。
图3为基于非易失性存储器作为内存的视频监控系统(方案二)的结构示意图。
图4为基于非易失性存储器作为内存的视频监控系统(方案三)的结构示意图。
图5为基于非易失性存储器作为内存的视频监控系统(方案四)的结构示意图。
图6为基于非易失性存储器作为内存的视频监控系统(方案一)的工作流程图。
图7为基于非易失性存储器作为内存的视频监控系统(方案二)的工作流程图。
图8为基于非易失性存储器作为内存的视频监控系统(方案三)的工作流程图。
图9为基于非易失性存储器作为内存的视频监控系统(方案四)的工作流程图。
图1-图9中的参数定义为:
NVM:非易失性存储器,为Non-Volatile Memory的简称;
DRAM:动态随机存储器,为Dynamic Random Access Memory的简称;
MRAM:磁随机存储器,为Magnetic Random Access Memory的简称;
具体实施方式
本发明提供了一种基于非易失性存储器作为内存的视频监控系统。参照附图,进一步说明本发明的实质性特点。在此公开了详细的示例性实施例,其特定的结构细节和功能细节仅是描述特定实施例的目的,因此,可以以许多可选择的形式来实施本发明,且本发明不应该被理解为仅仅局限于在此提出的示例实施例,而是应该覆盖落入本发明范围内的所有变化、等价物和可替换物。另外,将不会详细描述或将省略本发明的众所周知的模块,以免混淆本发明实施例的相关细节。
图1为现有的视频监控系统的结构示意图。
如附图1所示,现有的视频监控系统主要由以下几个模块组成:闪存、动态随机存储器(即DRAM(1)与DRAM(2))、主控微型处理器、摄像头、压缩编码模块、外部存储器以及解码显示模块。它们之间的连接关系是:DRAM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与DRAM(2)相连。其中,闪存用于存储系统启动代码和源程序;DRAM(1)作为系统的运行内存,存储系统运行时的相关数据与指令,与主控微型处理器进行直接交互;DRAM(2)作为压缩编码模块的缓冲区,用于缓存压缩前后的码流。传统视频监控系统的工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,DRAM(1)、DRAM(2)和闪存进行初始化;随后,主控微型处理器读取固化在闪存中的系统启动代码并运行,同时读取源程序并与DRAM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于DRAM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从DRAM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到DRAM(2)中。此后,根据应用需求,系统可以进行两种操作:1)将缓存于DRAM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于DRAM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
值得注意的是,上述视频监控系统的内存模块采用的是动态随机存储器和闪存。然而,这两种存储器都由于自身的一些固有缺陷给视频监控系统带来了一些不足之处:1)动态随机存储器不具备非易失性,需要不断供电来保持数据信息,因此当系统意外掉电时,会丢失关键数据信息,系统的安全性难以得到保障。此外,动态随机存储器采用电容进行数据存储,需要进行定期刷新,因此功耗较大。2)闪存由于读写速度以及读写次数的限制,难以直接与主控微型处理器进行直接交互,降低了系统本身的流畅性。现有视频监控系统采用DRAM(1)与主控微型处理器进行交互,而采用闪存固化系统启动程序与运行源程序,因此系统每一次启动或重启都需要从闪存中读取这些程序并载入DRAM(1)中运行,严重降低了系统的响应时间。
下面结合附图2和附图6,详细说明本发明方案一的具体实施方式。
如附图2所示,采用非易失性存储器(即NVM(2))替换动态随机存储器(即DRAM(2))。整个视频监控系统包括:DRAM(1)、NVM(2)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块。它们之间的连接关系是:DRAM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连。
如附图6所示,基于方案一的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,闪存、DRAM(1)和NVM(2)进行初始化;随后,主控微型处理器读取固化在闪存中的系统启动代码并运行,同时读取源程序并与DRAM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于NVM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从NVM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到NVM(2)中。此后,根据应用需求,系统可以进行如下两种操作:1)将缓存于NVM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于NVM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
下面结合附图3和附图7,详细说明本发明方案二的具体实施方式。
如附图3所示,采用非易失性存储器(即NVM(1)替换动态随机存储器(即DRAM(1)。整个视频监控系统包括:DRAM(2)、NVM(1)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块。它们之间的连接关系是:NVM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与DRAM(2)相连。
如附图7所示,基于方案二的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,闪存、NVM(1)和DRAM(2)进行初始化;随后,主控微型处理器读取固化在闪存中的系统启动代码并运行,同时读取源程序并与NVM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于DRAM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从DRAM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到DRAM(2)中。此后,根据应用需求,系统可以进行两种操作:1)将缓存于DRAM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于DRAM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
下面结合附图4和附图8,详细说明本发明方案三的具体实施方式。
如附图4所示,采用非易失性存储器(即NVM(1))替换动态随机存储器(即DRAM(1));同时采用非易失性存储器(即NVM(2))替换动态随机存储器(即DRAM(2))。整个视频监控系统包括:NVM(1)、NVM(2)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块。其中,NVM(1)和NVM(2)可以是两个独立的非易失性存储器芯片,也可以是同一个非易失性存储器芯片的两个逻辑子块,其具体实施方案不作限定。它们之间的连接关系是:NVM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连接的同时也与NVM(2)相连。
如附图8所示,基于方案三的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,闪存、NVM(1)和NVM(2)进行初始化;随后,主控微型处理器读取固化在闪存中的系统启动代码并运行,同时读取源程序并与NVM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于NVM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从NVM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到NVM(2)中。此后,根据应用需求,系统可以进行两种操作:1)将缓存于NVM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于NVM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。
下面结合附图5和附图9,详细说明本发明方案四的具体实施方式。
如附图5所示,采用非易失性存储器(即NVM(1))替换动态随机存储器(即DRAM(1))以及闪存,同时采用非易失性存储器(即NVM(2))替换动态随机存储器(即DRAM(2))。整个视频监控系统包括:NVM(1)、NVM(2)、主控微型处理器、摄像头、压缩编码模块、外部存储器以及解码显示模块。其中,NVM(1)和NVM(2)可以是两个独立的NVM芯片,也可以是同一个NVM芯片的两个逻辑子块,其具体实施方式不作限定。它们之间的连接关系是:NVM(1)、摄像头、压缩编码模块、外部存储器和解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连。
如附图9所示,基于方案四的视频监控系统工作流程如下:系统上电启动后,整个视频监控系统开始工作。首先,NVM(1)与NVM(2)进行初始化;随后,主控微型处理器读取固化在NVM(1)中的系统程序并运行,同时,主控微型处理器与NVM(1)进行数据与指令交互。然后,在主控微型处理器的控制下,摄像头启动,获取视频信息,并形成码流。主控微型处理器将码流传输至压缩编码模块,并临时缓存于NVM(2)中。当码流长度达到某一阈值后,主控微型处理器将码流从NVM(2)中取出,通过压缩编码模块对其进行压缩编码,并再次缓存到NVM(2)中。此后,根据应用需求,系统可以进行两种操作:1)将缓存于NVM(2)中的视频码流存储到外部存储器中,供日后调用;2)将缓存于NVM(2)中的视频码流在解码显示模块中进行解码并显示。上述的存储和显示两种操作可以同时进行,也可以选择其中一项进行。

Claims (3)

1.一种基于非易失性存储器作为内存的视频监控系统,其特征在于:它采用新型的非易失性存储器取代现有视频监控系统中的闪存和动态随机存储器,它有四种结构形式:
结构形式一:采用非易失性存储器即NVM(2)替换动态随机存储器即DRAM(2);整个视频监控系统包括:DRAM(1)、NVM(2)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块;DRAM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连;
结构形式二:采用非易失性存储器即NVM(1)替换动态随机存储器即DRAM(1);整个视频监控系统包括:DRAM(2)、NVM(1)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块;NVM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与DRAM(2)相连;
结构形式三:采用非易失性存储器即NVM(1)替换动态随机存储器即DRAM(1);同时采用非易失性存储器即NVM(2)替换动态随机存储器即DRAM(2);整个视频监控系统包括:NVM(1)、NVM(2)、闪存、主控微型处理器、摄像头、压缩编码模块、外部存储器及解码显示模块;NVM(1)、闪存、摄像头、压缩编码模块、外部存储器以及解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连;
结构形式四:采用非易失性存储器即NVM(1)替换动态随机存储器即DRAM(1)以及闪存,同时采用非易失性存储器即NVM(2)替换动态随机存储器即DRAM(2);整个视频监控系统包括:NVM(1)、NVM(2)、主控微型处理器、摄像头、压缩编码模块、外部存储器以及解码显示模块;NVM(1)、摄像头、压缩编码模块、外部存储器和解码显示模块均与主控微型处理器相连;此外,压缩编码模块与主控微型处理器相连的同时也与NVM(2)相连;
所述的主控微型处理器是整个视频监控系统的核心,调控整个视频监控系统的运行;
所述的摄像头由镜头、图像传感器和数字信号处理芯片子模块组成,用于采集视频信息并形成码流;
所述的压缩编码模块受主控微型处理器的控制,能够对从摄像头采集的码流进行压缩编码等操作;
所述的外部存储器用于对视频信息进行存储,是磁盘、固态硬盘或其它等价物中的一种;
所述的解码显示模块受主控微型处理器的控制,能够对压缩编码后的码流进行解码并显示到显示屏上;
所述的非易失性存储器即NVM(1)与NVM(2)是磁随机存储器、阻变随机存储器、相变随机存储器或其它等价物中的一种;
所述的视频监控系统的各个模块之间的具体连接方式与类型不受限定。
2.根据权利要求1所述的一种基于非易失性存储器作为内存的视频监控系统,其特征在于:在结构形式一、结构形式二与结构形式三中,所述的闪存用来固化系统启动程序与相关源程序。
3.根据权利要求1所述的一种基于非易失性存储器作为内存的视频监控系统,其特征在于:在结构形式三与结构形式四中,NVM(1)和NVM(2)是两个独立的非易失性存储器芯片,也能是同一个非易失性存储器芯片的两个逻辑子块。
CN201510262763.8A 2015-05-21 2015-05-21 一种基于非易失性存储器作为内存的视频监控系统 Pending CN104869340A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510262763.8A CN104869340A (zh) 2015-05-21 2015-05-21 一种基于非易失性存储器作为内存的视频监控系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510262763.8A CN104869340A (zh) 2015-05-21 2015-05-21 一种基于非易失性存储器作为内存的视频监控系统

Publications (1)

Publication Number Publication Date
CN104869340A true CN104869340A (zh) 2015-08-26

Family

ID=53914816

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510262763.8A Pending CN104869340A (zh) 2015-05-21 2015-05-21 一种基于非易失性存储器作为内存的视频监控系统

Country Status (1)

Country Link
CN (1) CN104869340A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105551516A (zh) * 2015-12-15 2016-05-04 中电海康集团有限公司 一种基于stt-mram构建的存储器
CN109891879A (zh) * 2016-09-26 2019-06-14 亚马逊技术有限公司 音频/视频记录和通信装置的视频的流式传输和存储
CN113326072A (zh) * 2021-05-24 2021-08-31 北京计算机技术及应用研究所 一种飞腾服务器平台下基于非易失内存的实时监控方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080215807A1 (en) * 2007-03-02 2008-09-04 Sony Corporation Video data system
CN103369284A (zh) * 2012-03-31 2013-10-23 浙江大华技术股份有限公司 一种音视频数据预录方法及装置
CN203406967U (zh) * 2013-08-22 2014-01-22 哈尔滨师范大学 基于fpga的视频监控系统
CN203733100U (zh) * 2014-03-14 2014-07-23 山东大学 基于相变存储器的存储系统结构

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080215807A1 (en) * 2007-03-02 2008-09-04 Sony Corporation Video data system
CN103369284A (zh) * 2012-03-31 2013-10-23 浙江大华技术股份有限公司 一种音视频数据预录方法及装置
CN203406967U (zh) * 2013-08-22 2014-01-22 哈尔滨师范大学 基于fpga的视频监控系统
CN203733100U (zh) * 2014-03-14 2014-07-23 山东大学 基于相变存储器的存储系统结构

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105551516A (zh) * 2015-12-15 2016-05-04 中电海康集团有限公司 一种基于stt-mram构建的存储器
CN109891879A (zh) * 2016-09-26 2019-06-14 亚马逊技术有限公司 音频/视频记录和通信装置的视频的流式传输和存储
CN113326072A (zh) * 2021-05-24 2021-08-31 北京计算机技术及应用研究所 一种飞腾服务器平台下基于非易失内存的实时监控方法
CN113326072B (zh) * 2021-05-24 2023-11-24 北京计算机技术及应用研究所 一种飞腾服务器平台下基于非易失内存的实时监控方法

Similar Documents

Publication Publication Date Title
US11336305B2 (en) Memory system
TWI342490B (en) Flash memory data read/write processing method
KR102352738B1 (ko) 메모리로 에너지 정보를 제공하는 방법
US9213636B2 (en) Data accessing method for flash memory storage device having data perturbation module, and storage system and controller using the same
WO2018192488A1 (zh) 一种nand闪存设备的数据处理方法及装置
US11500567B2 (en) Configuring partitions of a memory sub-system for different data
CN101981551A (zh) 用于高速缓存利用的设备和方法
CN111477256B (zh) 用于使用异步独立平面读取功能改善存储设备的性能的方法和系统
CN104869340A (zh) 一种基于非易失性存储器作为内存的视频监控系统
KR101700057B1 (ko) 반도체 기억 장치 및 그 제어 방법
CN109559775A (zh) 非易失性存储器装置及其操作方法以及数据存储设备
CN112951298A (zh) 降低稳定阈值电压(vt)读取干扰降级的系统方法
KR101281685B1 (ko) 상변화 메모리의 데이터 기록 방법, 데이터 판독 방법, 및그 장치
US9928177B2 (en) Managing method for cache memory of solid state drive
KR20200071602A (ko) 저장 장치 및 그 동작 방법
TW201310237A (zh) 快閃記憶體儲存裝置
KR101996136B1 (ko) 빠른 판독 다중 레벨 3d nand가 수명 용량 향상시키는 것을 가능하게 하는 데이터 매핑
US11994947B2 (en) Multi-layer code rate architecture for special event protection with reduced performance penalty
CN110196782B (zh) 一种存储装置及保持存储装置的mram存储器中数据的方法
US11750893B2 (en) Pre-fetch of data using seek intervals
US11601656B2 (en) Video processing in a data storage device
US20210397548A1 (en) Predictive caching in device for media seek in playback or scrolling
TW202044030A (zh) 處理系統與控制方法
CN103188485A (zh) 一种码流缓存系统及视频解码器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20150826