CN104836763B - 一种提高传信率的多通道信号输出系统 - Google Patents
一种提高传信率的多通道信号输出系统 Download PDFInfo
- Publication number
- CN104836763B CN104836763B CN201510312803.5A CN201510312803A CN104836763B CN 104836763 B CN104836763 B CN 104836763B CN 201510312803 A CN201510312803 A CN 201510312803A CN 104836763 B CN104836763 B CN 104836763B
- Authority
- CN
- China
- Prior art keywords
- module
- digital quantity
- dac
- sequence
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/10—Frequency-modulated carrier systems, i.e. using frequency-shift keying
- H04L27/12—Modulator circuits; Transmitter circuits
- H04L27/122—Modulator circuits; Transmitter circuits using digital generation of carrier signals
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
一种提高传信率的多通道2FSK调制方法与多通道信号输出系统,本发明涉及提高传信率的多通道2FSK调制方法与多通道信号输出系统。本发明是要解决现有2FSK调制方法传信率低的问题。一、以多通道信号输出系统为硬件平台,设置码元序列的参数;二、根据设置的参数产生两个频率不同且幅值不同的正弦载波,传送码元序列;三、通过设置多路复用器进行通道切换,分时进行多通道2FSK调制。多通道信号输出系统由电源模块、FPGA模块、配置模块、时钟管理模块、DAC模块、模拟开关模块、PCI总线以及对外接口组成。本发明应用于通信领域。
Description
技术领域
本发明涉及提高传信率的多通道2FSK调制方法与多通道信号输出系统。
背景技术
当甲乙两个设备进行通信时,为了保证数字信号与信道的特性相匹配,往往需要用模拟信号作为载波进行数字调制,即用数字基带信号控制载波,把数字基带信号变换为带通信号。数字调制方式中最常用的就是2FSK调制。它具有原理简单、抗噪性能好、传输距离远、误码率低等优点。
2FSK(二进制频移键控)是分别用两个不同频率的正弦载波传送信号码元“1”和“0”的调制方式,其表达式为:
式中和是两个不同码元的初始相位,ω0和ω1是两个不同码元的角频率,A为码元的包络。
尽管2FSK调制有很多优点,但由于调制过程只是传输了“0”和“1”两种码元信息,其传信率较低。
发明内容
本发明是要解决现有2FSK调制方法传信率低的问题,而提供了一种提高传信率的多通道2FSK调制方法与多通道信号输出系统。
一种提高传信率的多通道2FSK调制方法,它按以下步骤实现:
一、以多通道信号输出系统为硬件平台,设置码元序列的参数;
其中,所述码元序列的参数包括码元序列A、码元序列B、码元序列中码元的个数、码宽、频率控制字1和频率控制字2;
二、根据设置的参数产生两个频率不同且幅值不同的正弦载波,传送码元序列;其中,所述每个码元序列有“00”、“01”、“10”、“11”共4种取值;
三、通过设置多路复用器进行通道切换,分时进行多通道2FSK调制。
一种提高传信率的多通道信号输出系统,多通道信号输出系统由电源模块、FPGA模块、配置模块、时钟管理模块、DAC模块、模拟开关模块、PCI总线以及对外接口组成;
其中,所述电源模块为系统供电;
所述FPGA模块作为主控器,实现内部各单元功能,同时控制DAC模块和时钟管理模块,实现2FSK调制,并控制模拟开关模块,实现多通道切换;
所述配置模块实现对FPGA模块的配置;
所述时钟管理模块包括晶振和时钟分配器,通过时钟分配器产生高质量、低抖动的时钟信号,供DAC模块使用,通过晶振产生时钟信号供FPGA模块使用;
所述DAC模块实现载波信号向模拟开关模块的发送;
所述模拟开关模块采用多路复用器,由FPGA模块控制多路复用器各路通道的通断,通过对外接口与外部设备连接。
发明效果:
利用2FSK调制方式通过复杂的通信协议传输更多的信息,一方面充分发挥了2FSK调制的优点,另一方面也将有效提高传信率。
本发明提供了一种提高传信率的多通道2FSK调制方法,用两个频率不同且幅值不同的正弦载波传送某一码元序列(待传输的基带信号),每个码元有“00”、“01”、“10”、“11”共4种取值,相比于传统的2FSK调制,单个码元的信息量可增加一倍,传信率可提高一倍。采用多路复用器作为模拟开关,实现多通道分时进行2FSK调制。
附图说明
图1是多通道信号输出系统图;
图2是2FSK调制单元的结构图。
具体实施方式
具体实施方式一:本实施方式的一种提高传信率的多通道2FSK调制方法,它按以下步骤实现:
一、以多通道信号输出系统为硬件平台,设置码元序列的参数;
其中,所述码元序列的参数包括码元序列A、码元序列B、码元序列中码元的个数、码宽、频率控制字1和频率控制字2;
二、根据设置的参数产生两个频率不同且幅值不同的正弦载波,传送码元序列;其中,所述每个码元序列有“00”、“01”、“10”、“11”共4种取值;
三、通过设置多路复用器进行通道切换,分时进行多通道2FSK调制。
具体实施方式二:本实施方式与具体实施方式一不同的是:一种提高传信率的多通道信号输出系统,多通道信号输出系统由电源模块、FPGA模块、配置模块、时钟管理模块、DAC模块、模拟开关模块、PCI总线以及对外接口组成;
其中,所述电源模块为系统供电;
所述FPGA模块作为主控器,实现内部各单元功能,同时控制DAC模块和时钟管理模块,实现2FSK调制,并控制模拟开关模块,实现多通道切换;
所述配置模块实现对FPGA模块的配置;
所述时钟管理模块包括晶振和时钟分配器,通过时钟分配器产生高质量、低抖动的时钟信号,供DAC模块使用,通过晶振产生时钟信号供FPGA模块使用;
所述DAC模块实现载波信号向模拟开关模块的发送;
所述模拟开关模块采用多路复用器,由FPGA模块控制多路复用器各路通道的通断,通过对外接口与外部设备连接。
其它步骤及参数与具体实施方式一相同。
具体实施方式三:本实施方式与具体实施方式一或二不同的是:所述FPGA模块包括DAC控制单元、DAC时钟配置单元、2FSK调制单元、PCI译码单元与模拟开关控制单元;
其中,所述PCI译码单元对PCI总线上的地址和对应数据进行译码,将数据写入各寄存器中,供2FSK调制单元和模拟开关控制单元使用;
所述2FSK调制单元实现2FSK调制;
所述DAC控制单元实现对DAC模块的控制,并将调制后的数据供DAC模块使用;
所述DAC时钟配置单元控制时钟管理模块中的时钟分配器产生高质量时钟,供DAC模块使用。
其它步骤及参数与具体实施方式一或二相同。
具体实施方式四:本实施方式与具体实施方式一至三之一不同的是:所述2FSK调制单元码元序列A和码元序列B中码元个数相同,码宽相同;
设置码元序列A、码元序列B、码元序列中码元的个数、码宽、频率控制字1和频率控制字2参数,经PCI总线分别写入码元序列A寄存器、码元序列B寄存器、序列中码元的个数寄存器、码宽寄存器、频率控制字1寄存器、频率控制字2寄存器;
启动信号有效后,码元时钟发生器根据码宽寄存器的码宽产生码元时钟并输出,时钟周期为码宽;
码元时钟作为D触发器的时钟输入,控制码元序列A寄存器中的值和码元序列B寄存器中的值以二进制数的形式,分别按位依次写入D触发器1和D触发器2,并输出A 的码元和B的码元;
不同的频率控制字控制DDS IP核产生不同频率的正弦信号;频率控制字1寄存器中的值和频率控制字2寄存器中的值,分别输入DDS IP核A和DDS IP核B;
启动信号有效后,序列脉冲发生器根据序列中码元的个数寄存器的值产生序列脉冲并输出,序列脉冲的脉宽等于码元个数×码宽;
序列脉冲连接到DDS IP核的输出清零端,当序列脉冲不输出时,DDS IP核A和DDSIP核B输出清零,不输出正弦波数字量,不会通过DAC模块输出正弦信号;当序列脉冲输出时,DDS IP核A和DDS IP核B输出均不清零,输出正弦波数字量,正弦波数字量经过DAC输出正弦信号;
DDS IP核A和DDS IP核B分别输出的正弦波数字量A与数字量B,代表某一频率的具有最大幅值的正弦信号;对正弦波数字量以二进制数的形式右移N位,所得的正弦波数字量代表该频率的幅值为最大幅值的的正弦信号;通过右移0、1、2、……、N 位可获得一系列正弦波数字量,这些数字量代表该频率的幅值为最大幅值的 的正弦信号;对这些数字量进行加或减,经过DAC模块的数/模转换和放大器放大后,产生输出信号最大幅值范围内的任意幅值正弦信号;其中,所述数字量包括数字量A与数字量B;
在移位器AB内,DDS IP核A输出的数字量A通过右移产生两个代表不同幅值正弦信号的数字量A1、数字量A2,在移位器内,DDS IP核B输出的数字量B通过右移产生两个代表不同幅值正弦信号的数字量B1、数字量B2;
由B的码元作为二选一数据选择器A的控制端对数字量A1、数字量A2进行选通,输出作为数字量A0;由B的码元作为二选一数据选择器B的控制端对数字量B1、数字量B2进行选通,输出作为数字量B0;
由A的码元作为二选一数据选择器C的控制端对数字量A0和数字量B0进行选通,输出的正弦波数字量经DAC控制单元,输入DAC模块,由DAC模块产生正弦载波;
PCI译码单元对来自PCI总线的数据进行译码,根据译码结果控制模拟开关控制单元产生控制信号,控制模拟开关模块的多路复用器,进行通道切换,分时进行多路2FSK调制。
其它步骤及参数与具体实施方式一至三之一相同。
Claims (1)
1.一种提高传信率的多通道信号输出系统,其特征在于多通道信号输出系统由电源模块、FPGA模块、配置模块、时钟管理模块、DAC模块、模拟开关模块、PCI总线以及对外接口组成;
其中,所述电源模块为系统供电;
所述FPGA模块作为主控器,实现内部各单元功能,同时控制DAC模块和时钟管理模块,实现2FSK调制,并控制模拟开关模块,实现多通道切换;
所述配置模块实现对FPGA模块的配置;
所述时钟管理模块包括晶振和时钟分配器,通过时钟分配器产生时钟信号,供DAC模块使用,通过晶振产生时钟信号供FPGA模块使用;
所述DAC模块实现载波信号向模拟开关模块的发送;
所述模拟开关模块采用多路复用器,由FPGA模块控制多路复用器各路通道的通断,通过对外接口与外部设备连接;
所述FPGA模块包括DAC控制单元、DAC时钟配置单元、2FSK调制单元、PCI译码单元与模拟开关控制单元;
其中,所述PCI译码单元对PCI总线上的地址和对应数据进行译码,将数据写入各寄存器中,供2FSK调制单元和模拟开关控制单元使用;
所述2FSK调制单元实现2FSK调制;
所述DAC控制单元实现对DAC模块的控制,并将调制后的数据供DAC模块使用;
所述DAC时钟配置单元控制时钟管理模块中的时钟分配器产生时钟,供DAC模块使用;
所述2FSK调制单元码元序列A和码元序列B中码元个数相同,码宽相同;
设置码元序列A、码元序列B、码元序列中码元的个数、码宽、频率控制字1和频率控制字2参数,经PCI总线分别写入码元序列A寄存器、码元序列B寄存器、序列中码元的个数寄存器、码宽寄存器、频率控制字1寄存器、频率控制字2寄存器;
启动信号有效后,码元时钟发生器根据码宽寄存器的码宽产生码元时钟并输出,时钟周期为码宽;
码元时钟作为D触发器的时钟输入,控制码元序列A寄存器中的值和码元序列B寄存器中的值以二进制数的形式,分别按位依次写入D触发器1和D触发器2,并输出A的码元和B的码元;
不同的频率控制字控制DDS IP核产生不同频率的正弦信号;频率控制字1寄存器中的值和频率控制字2寄存器中的值,分别输入DDS IP核A和DDS IP核B;
启动信号有效后,序列脉冲发生器根据序列中码元的个数寄存器的值产生序列脉冲并输出,序列脉冲的脉宽等于码元个数×码宽;
序列脉冲连接到DDS IP核的输出清零端,当序列脉冲不输出时,DDS IP核A和DDS IP核B输出清零,不输出正弦波数字量,不会通过DAC模块输出正弦信号;当序列脉冲输出时,DDSIP核A和DDS IP核B输出均不清零,输出正弦波数字量,正弦波数字量经过DAC输出正弦信号;
DDS IP核A和DDS IP核B分别输出的正弦波数字量A与数字量B,代表某一频率的具有最大幅值的正弦信号;对正弦波数字量以二进制数的形式右移N位,所得的正弦波数字量代表该频率的幅值为最大幅值的的正弦信号;通过右移0、1、2、……、N位可获得一系列正弦波数字量,这些数字量代表该频率的幅值为最大幅值的的正弦信号;对这些数字量进行加或减,经过DAC模块的数/模转换和放大器放大后,产生输出信号最大幅值范围内的任意幅值正弦信号;其中,所述数字量包括数字量A与数字量B;
在移位器A内,DDS IP核A输出的数字量A通过右移产生两个代表不同幅值正弦信号的数字量A1、数字量A2,在移位器B内,DDS IP核B输出的数字量B通过右移产生两个代表不同幅值正弦信号的数字量B1、数字量B2;
由B的码元作为二选一数据选择器A的控制端对数字量A1、数字量A2进行选通,输出作为数字量A0;由B的码元作为二选一数据选择器B的控制端对数字量B1、数字量B2进行选通,输出作为数字量B0;
由A的码元作为二选一数据选择器C的控制端对数字量A0和数字量B0进行选通,输出的正弦波数字量经DAC控制单元,输入DAC模块,由DAC模块产生正弦载波;
PCI译码单元对来自PCI总线的数据进行译码,根据译码结果控制模拟开关控制单元产生控制信号,控制模拟开关模块的多路复用器,进行通道切换,分时进行多路2FSK调制。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510312803.5A CN104836763B (zh) | 2015-06-09 | 2015-06-09 | 一种提高传信率的多通道信号输出系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510312803.5A CN104836763B (zh) | 2015-06-09 | 2015-06-09 | 一种提高传信率的多通道信号输出系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104836763A CN104836763A (zh) | 2015-08-12 |
CN104836763B true CN104836763B (zh) | 2018-03-30 |
Family
ID=53814404
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510312803.5A Active CN104836763B (zh) | 2015-06-09 | 2015-06-09 | 一种提高传信率的多通道信号输出系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104836763B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106059591A (zh) * | 2016-06-18 | 2016-10-26 | 海城市石油化工仪器厂 | 一种单路高精度dac扩展为多路高精度dac的装置及方法 |
CN109873852B (zh) * | 2017-12-05 | 2021-10-01 | 上海诺基亚贝尔股份有限公司 | 用于数据处理的方法、设备和计算机存储介质 |
CN114089555B (zh) * | 2021-11-29 | 2022-12-06 | 电子科技大学 | 一种基于fpga的高速多通道可调点频液晶器件驱动方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101296208A (zh) * | 2008-04-21 | 2008-10-29 | 上海大学 | 每符号两比特的甚小线性调频键控调制通信方法 |
CN102664846A (zh) * | 2012-05-11 | 2012-09-12 | 常州机电职业技术学院 | 一种载波频率可配置的移频键控调制方法及其应用结构 |
CN102984106A (zh) * | 2012-12-18 | 2013-03-20 | 天津光电通信技术有限公司 | 二进制移频键控调制系统 |
-
2015
- 2015-06-09 CN CN201510312803.5A patent/CN104836763B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101296208A (zh) * | 2008-04-21 | 2008-10-29 | 上海大学 | 每符号两比特的甚小线性调频键控调制通信方法 |
CN102664846A (zh) * | 2012-05-11 | 2012-09-12 | 常州机电职业技术学院 | 一种载波频率可配置的移频键控调制方法及其应用结构 |
CN102984106A (zh) * | 2012-12-18 | 2013-03-20 | 天津光电通信技术有限公司 | 二进制移频键控调制系统 |
Non-Patent Citations (1)
Title |
---|
一种软件实现2FSK信号产生的方法;程元增,张海龙,段修生,李胜军;《四川兵工学报》;20090131;第30卷(第1期);第12-14页 * |
Also Published As
Publication number | Publication date |
---|---|
CN104836763A (zh) | 2015-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104836763B (zh) | 一种提高传信率的多通道信号输出系统 | |
CN107884756A (zh) | 一种可通过数据文件产生信号的雷达信号模拟系统及方法 | |
US8457247B2 (en) | In-band generation of low-frequency periodic signaling | |
CN108471303B (zh) | 一种基于fpga的可编程纳秒级定时精度脉冲发生器 | |
CN103166743B (zh) | 一种基带数字信号编码调制一体化系统 | |
CN103888147B (zh) | 一种串行转并行转换电路和转换器以及转换系统 | |
CN103675776B (zh) | 数字阵列模块发射通道脉内频谱参数测试装置及方法 | |
CN106454187A (zh) | 一种具有Camera Link接口的FPGA系统 | |
US3668562A (en) | Frequency modulation system for transmitting binary information | |
CN102904550A (zh) | 基于ad9959的多通道同步波形发生器 | |
CN103543440B (zh) | 基于fpga可编程延时电路的数字波束形成装置与方法 | |
CN107247252A (zh) | 产生多路相参模拟信号的装置 | |
CN105591645B (zh) | 一种多级串并转换电路 | |
CN105337677A (zh) | 一种高带宽大规模mimo信道模拟的方法与装置 | |
CN203786492U (zh) | 一种hart通信硬件电路装置 | |
CN115296968B (zh) | 正交相移键控调制系统和方法 | |
CN208272972U (zh) | 一种单线通信电路 | |
CN107124382A (zh) | 变频扩频调制方法、调制器及变频扩频解调方法、解调器 | |
CN104242932B (zh) | 一种具有非线性补偿功能的宽带信号发生器 | |
CN102984106B (zh) | 二进制移频键控调制系统 | |
CN105553784A (zh) | 通信信号模拟器 | |
CN113468005B (zh) | 芯片验证系统及其时钟电路 | |
CN104977569B (zh) | 一种通用型微变形中频信标机 | |
CN103135097A (zh) | 一种基于fpga的16通道双模式雷达数字下变频方法 | |
CN212752227U (zh) | 用于图像传感器的高精度同步模数混合信号发生器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
EXSB | Decision made by sipo to initiate substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |