CN104813306A - 具有散布处理器dma-fifo的处理系统 - Google Patents

具有散布处理器dma-fifo的处理系统 Download PDF

Info

Publication number
CN104813306A
CN104813306A CN201380060488.0A CN201380060488A CN104813306A CN 104813306 A CN104813306 A CN 104813306A CN 201380060488 A CN201380060488 A CN 201380060488A CN 104813306 A CN104813306 A CN 104813306A
Authority
CN
China
Prior art keywords
engine
dma
described multiple
dmr
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201380060488.0A
Other languages
English (en)
Other versions
CN104813306B (zh
Inventor
C·多比斯
M·特罗西诺
K·拜恩德洛斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Coherent Logix Inc
Original Assignee
Coherent Logix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Coherent Logix Inc filed Critical Coherent Logix Inc
Priority to CN201710413773.6A priority Critical patent/CN107239420B/zh
Publication of CN104813306A publication Critical patent/CN104813306A/zh
Application granted granted Critical
Publication of CN104813306B publication Critical patent/CN104813306B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3006Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system is distributed, e.g. networked systems, clusters, multiprocessor systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication
    • G06F9/546Message passing systems or structures, e.g. queues
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3409Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment for performance assessment
    • G06F11/3419Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment for performance assessment by assessing time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/80Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
    • G06F15/8038Associative processors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Mathematical Physics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • Multi Processors (AREA)
  • Information Transfer Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

公开了多处理器阵列的实施例,所述多处理器阵列可以包括多个处理器、本地存储器、能配置的通信元件、和直接存储器访问(DMA)引擎、以及DMA控制器。每个处理器可以耦接到本地存储器中的一个,并且所述多个处理器、本地存储器和能配置的通信元件可以以散布的方式耦接到一起。DMA控制器可以被配置为控制所述多个DMA引擎的操作。

Description

具有散布处理器DMA-FIFO的处理系统
技术领域
本发明涉及计算机系统和数字信号处理器(DSP),更特别地,涉及多处理器系统。
背景技术
以加快的速度执行软件任务的需求产生了对并行计算的需求。并行计算可以加速诸如电信、遥感、雷达、声纳、视频、影院和医疗成像等之类的应用中的多个复杂信号的处理。并行计算还可以提供更大的计算吞吐量并且可以克服串行计算方法的某些限制。计算系统的能力可以通过通常针对一组指定测试算法的性能度量来比较。所关注的主要性能度量一直为每秒计算量。但是,对于电池供电的或散热受限的装备,把每秒计算量除以能耗的度量可能更优选。
在理论上考虑,并行计算机或信号处理器可以由多个处理器、多个存储器以及一个或更多个互连通信网络组成。这些部件已经组合在论述并行处理器计算也称为多重处理的文献中介绍的许多不同的拓扑结构中。所有这些部件由于与导体迹线(电线)的充放电有关的内部延迟以及传输线效应而具有输入到输出的等待时间(latency),其中所述传输线效应之一是信号不可能行进得比光速快。因此,更小的部件相比于体形更大的部件一般呈现更短的等待时间,并且具有更少部件的系统相比于具有更多计算部件的系统将呈现更短的平均等待时间。尽管系统中的更多部件可能增加平均等待时间,但是存在着布置计算以利用相邻元件之间的短等待时间的通信的技术,诸如流水线和脉动处理(systolic processing)。
近年来,在集成电路制造上的进展使得可以制作日益小型化的并行计算机部件。通过小型化,部件以更低的功耗、更高的速度和更短的等待时间运行。因此数百个处理元件(PE)和支持存储器(SM)连同高带宽互连网络(IN)可以被装配在单个多处理器的集成电路(IC)芯片上。可以用这种多处理器芯片构建各种各样的并行计算机系统,范围从使用部分芯片的小系统到包括高速高容量存储器芯片的多芯片系统。
诸如计算机、数字信号处理器(DSP)和封闭装备中所嵌入的系统之类的数字电子系统越来越多地采用一个或更多个多处理器阵列(multi-processor array,MPA)。MPA可以宽松地定义为多个处理元件(PE)、支持存储器(SM)和高带宽互连网络(IN)。如本文所使用的,术语“处理元件”是指处理器或者中央处理器(CPU)、微处理器、或处理器内核。MPA中的阵列一词在其最宽泛的意义上用来意指由网络互连的多个计算单元(每个都包含处理和存储器资源),其中所述网络具有在包括圆形维度(圈或环)的一个、二个、三个或更多个维度中可用的连接。注意,更高维度的MPA可以映射到具有更少维度的制造介质上。例如,具有四维(4D)超立方体形状的MPA可以映射到硅集成电路(IC)芯片的3D堆叠上,或者映射到单个2D芯片或甚至计算单元的1D线上。低维度的MPA也可以映射到更高维度的介质。例如,计算单元的1D线可以以蜿蜒的形状布置在IC芯片的2D平面上,或者绕进芯片的3D堆叠中。MPA可以包含多种类型的计算单元以及处理器和存储器的散布的布置。在宽泛意义上,MPA还包括MPA的层次或嵌套布置,尤其是由互连的IC芯片组成的MPA,其中IC芯片包含也可以具有更深的层次结构的一个或更多个MPA。
一般来说,用于计算机和数字信号处理器(DSP)的存储器按这样的层次组织:顶部是快速存储器,层次向下每级是更慢却更高容量的存储器。在MPA中,在层次顶部的支持存储器位于每个PE附近。每个支持存储器可以专门只保持指令或只保持数据。特定PE的支持存储器可以对该PE是私有的或者与其他PE共享。
存储器层次再向下可以具有更大的共享存储器,该共享存储器典型地由半导体同步动态随机存取存储器(SDRAM)组成,SDRAM具有比与每个PE相邻的支持存储器的位容量大许多倍的位容量。存储器层次再向下是闪存、磁盘和光盘。
如上所述,多处理器阵列(MPA)可以包括处理元件(PE)、支持存储器(SM)以及支持PE和/或存储器之间的高带宽数据通信的主互连网络(PIN或仅仅IN)的阵列。在图1和图2中例示了MPA的各种实施例,下面会进行描述。一般地,PE具有用于缓冲输入数据和输出数据的寄存器、指令处理单元(IPU)以及用于对数据执行算术和逻辑功能的装置,外加用于与系统的其他部分通信的若干交换机和端口。IPU从存储器取得指令,对它们进行解码,并设置适当的控制信号以移动数据进出PE以及对数据执行算术和逻辑功能。仅因为包含大MPA的每个IC芯片的PE数量大,所以适合于大MPA的PE一般比通用处理器(GPP)能效更高。
如本文所使用的,术语MPA覆盖了相对同构的处理器阵列以及在所谓的“平台IC”芯片上集成的通用和专用处理器的异构集合这两者。平台IC芯片可以包含典型地与共享存储器或许还有芯片上的网络互连的从几个到许多个处理器。在MPA和“平台IC”芯片之间可以存在或可以不存在差异。但是,“平台IC”芯片可以被推销为针对特定垂直市场中的特定技术需求。
互连网络(IN)可以为完全连接的或者交换的。在完全连接的网络中,所有输入端口都硬接线到所有输出端口。但是,完全连接的网络中的电线的数量按N2/2增加,其中N为端口数量,因此对于甚至中等规模的系统,完全连接的网络也很快变得不实际。
交换的网络由链路和交换节点组成。链路可以包括接线、传输线、波导(包括光学波导)或无线接收机-发射机对。交换节点可以如在时窗期间到总线的连接那样简单,也可以如具有许多端口和缓冲队列的交叉开关那样复杂。单级网络是其中所有输入端口和输出端口都驻留在一个大交换节点上的网络。多级网络是其中数据移动穿过第一个交换节点、第一个链路、第二个交换节点以及可能更多的链路-节点对以到达输出端口的网络。例如,传统的有线电话系统是多级网络。
并行计算机的互连网络在规模、带宽和控制方法上变化很大。如果网络提供了从输入到输出的数据路径或电路并且在被请求拆除之前不管它,则可以称之为“电路交换”。如果网络提供长度只够把数据包从输入传递到输出的路径,则可以称之为“包交换”。控制方法在完全确定性的(可以通过对与主时钟同步的每个步骤编程来实现)到完全反应性的(可以通过异步地响应端口输入处的数据移动请求来实现)之间变化。
对于单级网络,请求/授权协议是控制交换机的普通方式。请求信号被提供到输入端口并且在争用检测电路中与来自所有其他输入端口的请求信号进行对比。如果不存在争用,则IN以授权信号响应。该端口发送地址,IN设置交换机来连接输入与输出。当检测到争用时,仲裁电路(或“仲裁器”)将决定请求端口中的哪一个得到授权信号。没有授权信号的端口将必须等待。在一个周期中没有成功的端口可以在后续周期中再次尝试。在仲裁器中使用各种优先级/轮流方案以确保每个端口得到至少某种服务。
对于多级网络,可以使用被称为“虫孔路由(wormhole routing)”的特定协议。虫孔路由是基于这样的想法:消息可以被形成为字的系列或串,所述字的系列或串具有用于导航的头部、携带有效载荷数据的主体和用于关闭路径的尾部。消息如下地“曲折行进”通过网络。假设网络被布置为笛卡尔网格;并且交换节点和存储器位于网格的每个结。头部可以包含一串简单的操纵方向(诸如向前直行、左转、右转或连接到本地存储器),所述操纵方向指示蠕虫在它在网络中遇到每个节点处应当去哪。这些操纵方向简单到节点可以对它们进行解码并且以很少的电路非常快速地设置交换机。由头部建立的路径或“孔”允许有效载荷数据即“主体”通过,直到遇到使节点在其之后关闭该孔的代码字“尾部”。关闭路径可以释放链路和节点,以便通过相同的虫孔路由协议来建立其他路径。
IN的带宽可以被定义为在长区间上平均的、每单位时间发生的成功数据移动的数量。交换的IN的带宽以任何分析方式都难以估计,因为它取决于IN的细节中的和给该IN的数据移动请求的特性中的许多因素。当请求率低时,对于资源的冲突的几率低,并且几乎100%的请求成功。测量和仿真显示,随着数据移动请求率上升,成功的数据移动的比率从100%下降。最终,每秒的成功数据移动的数量将饱和或达到峰值,并且最大值被取作IN的带宽。
可以用软件对MPA进行编程以执行应用的具体功能。有两种主要类型的软件──应用软件和开发工具。应用软件是源文本、中间形式以及被加载到MPA存储器中以便由MPA中的PE执行的最终二进制映像。开发工具是用于针对目标硬件设计和测试应用软件的软件程序,诸如语言编译器、连接器、并发任务定义助手、通信通路(pathway)布局助手、物理设计自动化、仿真器和调试器。开发工具软件可以运行在应用软件的目标硬件(可由其执行)上或可以不运行在应用软件的目标硬件上。
发明内容
公开了多处理器阵列的各种实施例。宽泛地说,设想了其中多个处理器、本地存储器、直接存储器访问(DMA)引擎和能配置的通信元件以散布的方式耦接在一起的电路和方法。每个能配置的通信元件可以包括多个通信端口,并且每个DMA引擎可以被配置为在所选择的通信端口和本地存储器之间传送数据。DMA控制器可以被配置为控制多个DMA引擎的操作。一个或更多个本地存储器可以被配置为作为先进先出(FIFO)缓冲区进行操作,并且DMA控制器还可以被配置为控制对FIFO缓冲区进行操作的多个DMA引擎的子集。
在一个实施例中,DMA控制器还可以被配置为使得对于对FIFO缓冲区的每次单个DMA写入能够进行对FIFO的多个DMA读取。
在另一个实施例中,DMA控制器还可以被配置为使得对于对FIFO缓冲区的每次单个DMA读取能够进行对FIFO的多个DMA写入。
附图说明
图1是例示了本文称为多处理器阵列(MPA)的处理系统的一个实施例的框图;
图2是例示了MPA连接方案的一个实施例的框图;
图3是例示了数据存储器路由器(DMR)的一个实施例的框图;
图4是例示了DMR的另一个实施例的框图;
图4A是例示了DMR的实施例的框图;
图4B是例示了DMR的一部分的实施例的框图;
图5A是例示了DMR端口布置示例的框图;
图5B是例示了DMR的另一个示例性端口布置的框图;
图6是例示了多处理器阵列的一部分中的DMR与PE之间的连接的框图;
图7是例示了DMR内的示例性局部路由的框图;
图8是例示了DMR内的示例性全局路由的框图;
图8A是例示了DMR的实施例的框图;
图9是例示了用于控制DMR内的交叉开关交换机(crossbarswitch)的优先级的表;
图10是例示了多处理器阵列内的全局和局部路由的一个实施例的操作的示图;
图11是例示了直接存储器访问(DMA)引擎的框图;
图12是例示了操作存储器缓冲区的方法的流程图;
图13是例示了操作存储器缓冲区的另一种方法的流程图;
图14例示了各种指针配置的图表;
图15是指针比较和停顿单元的实施例的框图;
图16是例示了处理引擎读取FIFO的仿真的框图;
图17例示了头部字上的路由逻辑的一个实施例的操作;
图18描绘了示出通过MPA的一部分的示例性通路的框图;
图23描绘了示出通过MPA的一部分的横跨安全区域的示例性通路的框图;
图24描绘了示出在通信通路停用的情况下的MPA的一部分的实施例的框图;
图25描绘了示出数据检查处理的示例的框图;
图26描绘了示出分布式拥塞分析器的框图。
虽然本公开容许各种修改和替代形式,但是其具体实施例以示例的方式在附图中示出并将在本文得到详细描述。但是应当理解,附图及其详细描述并非意在把本公开限制为所例示的特定形式,相反,意在涵盖落入由所附权利要求书限定的本公开的精神和范围之内的所有修改、等效和替代。本文所使用的标题仅仅是用于组织的目的,而非意味着用来限制描述的范围。如本申请书自始至终所使用的,词语“可以”是以容许的意义(即意味着具有可能性)而非强制的意义(即意味着必须)来使用。同样,词语“包括”“包含”意味着包括但不限于。
各种单元、电路或其他部件可以被描述为“被配置为”执行任务。在这种语境中,“被配置为”是结构的宽泛叙述,一般意味着“具有”在操作期间执行任务的“电路”。因此,即使单元/电路/部件当前未开启,单元/电路/部件也可以被配置为执行任务。一般来说,形成与“被配置为”对应的结构的电路可以包括硬件电路。类似地,在描述中为了方便起见,各种单元/电路/部件可以被描述为执行任务。这种描述应当被解释为包括短语“被配置为”。记载被配置为执行一项或更多项任务的单元/电路/部件明显地意在不调用35U.S.C.§112第六段对该单元/电路/部件的解释。更一般地,任何元件的记载都明显地意在不调用35U.S.C.§112第六段对该元件的解释,除非明确记载了语言“用于……的装置”或“用于……的步骤”。
具体实施方式
      通过引用并入
发明人为Michael B.Doerr、William H.Hallidy、David A.Gibson和Craig M.chase的、标题为“Processing System With InterspersedStall Propagating Processors And Communication Elements”的美国专利No.7415594,其全部内容通过引用并入于此,就像在此全面且完整地阐述了一样。
2011年10月14日提交的发明人为Michael B.Doerr、Carl S.Dobbs、Michael B.Solka、Michael R Trocino和David A.Gibson的、标题为“Disabling Communication in a Multiprocessor System”的美国专利申请No.13/274138,其全部内容通过引用并入于此,就像在此全面且完整地阐述了一样。
      术语
硬件配置程序-由源文本构成的程序,所述源文本可被编译为可用来对诸如集成电路之类的硬件进行编程或配置的二进制映像。
计算机系统-各种类型的计算或处理系统中的任何一种,包括个人计算机系统(PC)、主机计算机系统、工作站、网络家电、因特网家电、个人数字助理(PDA)、网格计算系统或其他设备或者设备的组合。一般来说,术语“计算机系统”可以被宽泛地定义为包含具有执行来自存储介质的指令的至少一个处理器的任何设备(或设备的组合)。
自动地-指在没有直接指定或执行动作或操作的用户输入的情况下由计算机系统(如由计算机系统执行的软件)或设备(如电路、可编程硬件元件、ASIC等)执行的动作或操作。因此术语“自动地”与正在由用户手动地执行或指定的操作形成对照,在后一种情况中用户提供输入以直接执行操作。自动过程可以由用户提供的输入来启动,但是“自动地”执行的后续动作不由用户指定,即不是其中用户指定要执行的每个动作的“手动地”执行。例如,通过选择每个字段并提供指定信息(如通过键入信息、选择复选框、单项选择等)的输入来填写电子表格的用户正在手动地填写表格,即使计算机系统必须响应于用户动作来更新该表格。可以由计算机系统自动地填写表格,其中计算机系统(如在计算机系统上执行的软件)分析表格的字段并且在没有任何指定字段的答案的用户输入的情况下填写表格。如以上所指示的,用户可以调用表格的自动填写,但是不参与表格的实际填写(例如,用户不手动地指定字段的答案,而是它们被自动完成)。本说明书提供了响应于用户已经采取的动作而被自动地执行的操作的各种示例。
      详细描述
示例性的MPA架构在图1和2中示出并且它是在美国专利No.7415594中公开的HyperXTM架构的示例。在图1所示的实施例中,MPA 10包括多个处理元件(PE)和多个支持存储器(SM)以及互连网络(IN)。IN由交换节点和链路组成。交换结点也称为路由器,可与链路一起用于形成PE之间的以及PE与MPA I/O端口之间的通信通路。但是,在每个PE处,所传送的任何信息可以缓冲在SM中。在图1中,SM与通信路径路由器被组合在被称为数据存储器路由器(DMR)的圆形元件中。如本文所使用的,PE也可以被称为PE节点,而DMR也可以被称为DMR节点。DMR在本文也被称为“能配置的通信元件”。
图1和图2中所示的DMR之间的链路形成直线网状结构;但是,许多其他连接方案也是可能的并被设想。在图2所示的MPA连接方案中,每个PE连接到四个相邻DMR,而每个DMR连接到四个相邻PE以及四个相邻DMR。还设想了其他连接方案以支持更高维度的IN,诸如每个DMR使用六个DMR到DMR的链路以支持三维直线网状结构,或者每个DMR使用八个链路以支持四个对角方向外加北、东、南和西方向。链路不必限于物理上最近的邻居。
MPA与应用软件的结合可以被称为并行处理系统(PPS),尽管该名称的使用并非意在以任何方式限制本发明的范围。例如,可以把MPA编程为缓冲和分析来自摄像机的原始视频数据,然后对缓冲内容执行视频数据压缩以把压缩后数据外传到无线电链路上。例如,应用软件与MPA的这种结合可以被称为并行视频信号处理器。
带有芯片I/O单元的MPA 20可以被用在当前使用通用微处理器、DSP、FPGA或ASIC的各种系统和应用中的任何一种中。例如,图1和图2中所示的处理系统可以被用在各种类型的计算机系统、数字信号处理器(DSP)或要求计算的其他设备的任何一种中。
      HyperX硬件构造
在HyperXTM架构的一个实施例中,多处理器阵列可以由基于单位单元的硬件构造(网状结构)组成,其中每个单元都被称为超切片(HyperSlice)。硬件构造可以通过在网格上布置单位单元并且使相邻单元互连来形成。每个超切片可以包括一个或更多个数据存储器和路由器(DMR)以及一个或更多个处理元件(PE)。
在美国专利No.7415594中,DMR可以被称为能动态配置的通信(DCC)元件,而PE可以被称为能动态配置的处理(DCP)元件。DMR可以为相邻PE提供支持存储器以及为互连网络(IN)提供路由器和链路。本语境中的能动态配置意味着在应用软件正在运行的同时可以重新分配这些硬件资源(PE、DMR链路和DMR存储器)。这是通过把应用软件划分成更小任务的层次和通信消息来实现的。这些任务和消息被分配到资源并且同时地(或者在需要时串行地)执行。随着任务和消息完成,它们可以被再次执行或者由其他任务和消息取代,以形成应用软件的新配置。“即时”(on the fly)改变配置的能力支持了灵活性,以更高效地利用有限的资源并且更适于改变外部需求等。
HyperX硬件构造具有相对于处理元件独立且透明地进行操作的主IN(PIN),并且可以在支持任意通信网络拓扑的超切片之间提供通过能实时编程的且能适应的通信通路(可以被称为路由或路径)的整体的按需带宽(on-demand bandwidth)。在软件控制下可以“即时”形成和重新形成超切片的协调组。动态地改变用于估算功能的硬件数量的这种能力允许硬件资源的最佳应用以缓解处理瓶颈。在硬件构造的边缘,链路可以连接到为存储器层次再往下的存储器类型或者集成电路(IC)芯片边缘的I/O所专用的电路。
HyperX硬件构造的互连DMR可以提供跨芯片和从芯片到芯片的最近邻、区域和全局通信。这些通信模式的每一个都可以按照数据的位置和软件算法要求物理地使用DMR资源来有差异地发送数据/消息。可以提供“快速端口”设施,以支持一个或更多个字的数据从处理器到任何网络终点的低等待时间传送。对于块传送,DMR内的直接存储器访问(DMA)引擎可用于管理跨存储器和路由构造的数据移动。对于PE之间的最近邻通信,使用共享存储器和寄存器可能是最高效的数据移动的方法。对于区域的和全局的数据移动,使用路由构造(PIN)可能是最高效的方法。通信通路(或路由)可以是动态的或者静态的。动态路由可以针对数据传送来建立并且传送一完成就被拆除,以释放PIN资源用于其他路由和数据传送。静态路由可以在程序执行期间保持就位,并且主要用于高优先级和关键的通信。通信通路的物理位置和横跨它们的数据传送的定时可以受控于软件程序。可以存在多条通信通路以支持任何发送者和接收者之间的同时数据传送。
      处理元件(PE)
DMR的架构可以允许不同的可互换的PE用在多处理器构造中以最优化针对具体应用的系统。HyperXTM多处理器系统可以包括PE的异构或者同构的阵列。PE可以是传统的处理器,或者替代地,PE可以不符合处理器的传统定义。PE可以简单地是用作针对某些逻辑功能的硬接线处理器的逻辑门的集合,在所述硬接线处理器中为了更高的性能、更小的面积和/或更低的功率牺牲了可编程性。
如图2中所示,例如可以通过在PE之间散布DMR来向诸如HyperXTMMPA之类的MPA中的PE供应到多个存储器的并行连接。相对于隔离的(即非散布的)布置,这种布置可以降低给定PE访问DMR中的存储器所需的时间和能量,并且在本文中可以被称为PE和SM散布布置。
在图1的实施例中,PE与DMR的比率是1:1。在各种其他实施例中,PE与DMR的不同比率是可能的。
HyperXTM处理器架构可以包括固有的多维度,但是可以在物理上实施为平面实现。处理器架构可以具有高能效的特性并且在根本上是可扩展(至大阵列)的和可靠的──表示既低功率又可靠的概念。使得处理器架构能够实现前所未有的性能的方面包括最新型的处理器、存储网络和灵活的IO。处理元件(PE)可以是成熟的DSP/GPP并且基于由可变宽度指令字指令集架构维持的存储器到存储器(无高速缓存)架构,所述可变宽度指令字指令集架构可以动态地扩展执行流水线,以在同时地最大化硬件资源的使用的同时维持吞吐量。
      通信通路的建立
图1例示了HyperXTM系统的实施例,包括处理元件(PE)和数据存储器路由器(DMR)的网络。PE被示为矩形块并且DMR被示为圆圈。DMR之间的路由路径被示为虚线。实心三角形示出了网状结构外的通信,并且实线示出了DMR之间的活跃的数据通信。计算任务由其数字标识符示出并被放置在正执行它的PE上。正用于通信的数据变量由其名称示出并被放置在包含它的DMR上。在所例示的实施例中,左上角的PE已被分配带有任务ID 62的任务,并且可以经由与该PE相邻的由通信路径变量t、w和u指明的各DMR与其他PE或存储器通信。同样如所示出的,在本实施例中,活跃的通信通道经由用“x”标注的相邻DMR把由71(例如,另一任务ID)指明的PE连接到网状结构外的通信路径或端口。
      数据存储器路由器
在图3例示了DMR硬件结构的实施例的框图。在所例示的实施例中,中央数据存储器(DM)由表示路由器的八边形的环围绕着。注意,所示的八边形形状仅仅是象征性的,实际形状可以不同,例如可以是矩形的。围绕着DMR的是许多表示到其他DMR和PE的数据路径的双向箭头。这些双向数据路径可以用在每端的实际双向收发机实施,或者实施为一对方向相反的单向路径。
图3中的路由器与数据存储器之间的单向箭头表示存储器与路由器之间的单向数据路径。这些箭头附近的小正方形表示DMA引擎,即支持从DM读取的DMA读取器(DMAR),和/或支持把数据写到DM的DMA写入器(DMAW)。DMAR引擎产生用于存储器的地址信号,以典型地跨缓冲区递增,读取数据以发出到另一个DMR的链路。类似地,DMAW引擎产生用于存储器的地址信号,以典型地跨缓冲区递增,写入它从链路收到的数据。每个DMA引擎都比PE小得多并使用更小的功率,所以使用它们来读写存储器块是有吸引力的。可以通过PE写到DM存储器空间中的相关联的配置寄存器来配置DMA引擎。写到特定地址触发DMA开始递增,当DMA完成穿过地址块的递增时,它便停止──除非被配置为继续循环无限次或预定次数的循环。
为了支持诸如图2中所示的MPA 20之类的MPA中的高带宽端口,端口之间的连接或链路(PE到DMR或DMR到DMR)可以是短的(即,限于邻居),并且由许多并行导电迹线或者“电线”或“线路”组成。在某些实施例中,链路可以仅由几条并行迹线、一条迹线或波导组成。
PE到DMR的连接可以使用于存储器地址的迹线与用于数据的迹线分开。用于数据的迹线可以连接到支持双向数据传送的收发机或分为把写入数据带到存储器的一组迹线和从存储器带走读取数据的另一组迹线。DMR到DMR的连接可以不一定具有地址线,但是可以具有用于表示所传递的数据中的诸如用于消息头部或消息终止的控制字之类的特殊字的线路。
所有DMR连接都可以具有用于流控制的附加线路。例如,线路可以给上游(从终点到源)发信号通知:因为在路途上存在某种其他的通信路径或者因为终点无法接受更多的数据,数据字的进一步前进被阻塞。在本文档中,这种上游线路可以被命名为“BLK”、“stall”、“rtr_busyout”或“rtr_busyin”,以列举这几个。另一条线路可以给下游(从源到终点)发信号通知:有效数据准备好了。在本文档中,这种下游线路可以被命名为“IDL”、“ready”、“rtr_rdyout”或“rtr_rdyin”,列举这几个。给上游和下游发信号都可以用于指示与DMR之间的链路的端点连接的发射机和接收机的状态,其中DMR要么是本地的(相邻的)DMR要么是全局的(非相邻的)DMR。在某些MPA实施例中,节点之间的通信可以在程序员的控制下。
在图4中,通信控制器430可以引导交叉开关450使数据从DMR输入端口404中的一个或更多个路由到DMR输出端口405中的一个或更多个,从而可以沿着穿过MPA的路径中继数据。DMR 400可以提供用于数据的附加通信路径。在所例示的实施例中,多端口SRAM425可以经由多个多工设备(Mux)或复用器(Multiplexer)在其写入端口接收来自DMR输入端口401或输出寄存器455的数据。复用器可以允许通信控制器430在多端口SRAM 425以别的方式有可能空闲的时间期间访问多端口SRAM 425。路由器控制器430可以被编程为选择要从存储器交换机(memory)、其他三个DMR进入端口404的任何一个或快速端口输出的数据。
      交换路由构造中的通信通路
在某些MPA实施例中,更长距离的通信(即超出DMR与相邻的DMR的通信)可以由本质上可以是逻辑通道的通路支持。每条通路可以只在一个方向上传输数据;如果需要双向通信,则可以在相反的方向上建立第二条通路。一般来说,MPA实施例可以在DMR对之间具有通过对多个有形连接进行空间复用或时间复用而形成的多个连接链路。在这种连接链路上可以建立通路。但是,一旦建立了通路,在其存在期间便不能改变其使用的连接链路或者与其耦接的DMR。所以,每条通路可以被唯一地定义为DMR和连接链路的有序序列,例如被唯一地定义为第一或源DMR、第一连接链路、第二DMR、第二连接链路、第三DMR、第三连接链路等,直到最后的或终点DMR。在一个实施例中,MPA中的所有通路的集合可以由所有路由器的状态唯一地定义。
为了支持MPA的动态配置,可以快速地创建和快速地销毁通路。在某些实施例中,通路创建和销毁可以由给定PE或者给定DMR启动。例如,给定DMR可以被配置为在没有PE干预的情况下执行到另一个DMR的DMA传送,因此可以被配置为创建和销毁通路。可以实现动态通路创建和销毁的两种方法包括全局编程和虫孔路由。接下来描述利用全局编程的通路创建,随后描述对于许多MPA通路可以是共同的模式和流控制特征。在模式和流控制描述之后是对虫孔路由方法的描述。
使用全局编程方法的通路创建或建立可以要求MPA中的每一条通路都必须由软件控制定义,并且可以要求每条这种通路在该通路用于数据传送之前配置。这可以由程序员手工进行,或者例如由路由编译器或辅助软件或通过选择函数代码已经包括通路建立的库函数来自动进行。如果所有通路的整体要在MPA中同时使用,则可以由程序员来确保它们不使用超过硬件中可得到的通信链路资源。作为替代,可以使用软件工具来帮助链路资源使用的设计。
为了用全局编程来创建单条通路,可以把几条指令加载到沿着通路的DMR内的诸如图4的通信控制器430之类的通信控制器中。指令可以加载与路径中每个链路相关联的适当的交叉开关配置寄存器451的位组。在某些实施例中,这些指令可以立即或按顺序进行这项任务,虽然在其他实施例中它们可以等待某种触发信号。在各种实施例中,通路一旦建立,硬件可以防止其中断或者可以不防止其中断。因此,确保每次向任何给定链路仅分配一条通路可能是程序员或路由软件的责任。一旦全都沿着通路的DMR中的路由器控制状态寄存器451被设置,通信通路就可以完成并对数据做好准备。当不再需要通路时可以通过改变该通路中所包括的每个DMR的交叉开关配置寄存器中的相关位组来销毁该通路。作为替代,现有通路可以无限期地保留完整,并且在不再需要现有通路后,可以根据需要由新的通路简单地覆写沿着通路的路由器控制状态。
      虫孔路由
为了支持通过虫孔路由建立的通路,某些MPA实施例可以提供某些附加电路。对于每个DMR类型的端口,这些附加电路可以包括指示控制/数据状态和标注的C/D的附加控制线,附加控制线可以被包括在DMR之间的每个连接链路中并且耦接到每个DMR中的路由逻辑435。连接链路中的电线的最大数量可以标称地对应于每个数据字的位数加上用于以上定义的C/D、IDL和BLK的各一条电线的总和,其中C/D、IDL和BLK中的后两个用于流控制。但是,在某些MPA实施例中,可以以许多不同的方式复用这些信号以降低电线总数。
由于数据字是在一个DMR处从另一个DMR收到的,所以C/D位可以由接收DMR使用来区分蠕虫的头部、主体和尾部字。如果C/D位被去断言(de-asserted),这可以指示所收到的字是主体字。主体字可以对应于可无变化地沿着通路穿过的数据字加上控制位。如果C/D位被断言(asserted),这可以指示所收到的字是控制字。控制字可以允许字的数据部分包含用于路由逻辑435解释的路由代码。
路由代码的一个重要特征可以是指示控制字是头部还是尾部;因此,可以提供指示控制字的头部/尾部状态的H/T位。在一个实施例中,H/T位可以与C/D位相邻,但是在其他实施例中,它可以被分配到其他位位置或者可以是特定的多位代码。如果控制字是尾部字,那么它可以沿着通路传播并且可以随后释放DMR输出端口以由某条其他通路使用。
如果控制字是头部字,则其可以被锁存在接收DMR的输入寄存器454内并由路由逻辑435中的组合逻辑进行解码。路由逻辑435可以检查头部字的适当位以及该头部来自的端口,并且可以发布交叉开关450对于输出端口的请求,如表1中所示。出于请求输出端口的目的而由路由逻辑435检查的几个位可以被称为导航单元或NUNIT。对于包括每个DMR四个DMR类型输出端口的DMR实施例,NUNIT可以使用两位的代码来指定四个方向选项,如表1中所示。在包括相同或不同数量的DMR类型端口的其他实施例中,可以使用其他NUNIT代码。下面描述使用每个NUNIT两位的代码。如果输出端口未被已经建立的通路阻塞,则路由逻辑435可以评估NUNIT并允许蠕虫继续前进。例如,如果从SRAM(一种DM)到达的头部字带有的NUNIT代码为10,则路由逻辑435可以针对该蠕虫的头部字和后续字请求交叉开关450的东输出端口。
表1根据方向代码和输入端口的输出端口
      
图17例示了路由逻辑的一个实施例对头部字的操作。图17将头部字描绘为从源节点前行穿过通路上的多个DMR节点直到终点节点。情形(a)可以例示处于源自于源DMR的初始状态的头部字。在这种状态下,头部字包括C/D位、H/T位以及编号为HN0到HN4的多个头部NUNIT字段,其中HN0占据头部字的最低有效位。
在包括源DMR和终点DMR的每个DMR处,头部字可以在如下修改的情况下被传递到交叉开关的输出。头部字可以右移一个NUNIT并从左充填零。然后可以把C/D和H/T位重新存储到其原始位置。图10的情形(b)至(e)可以分别例示在头部已经由一个至四个DMR处理后发生的头部修改。随着穿过每个DMR,领头头部字可以充填更多的零直到空代码在最右边的NUNIT中,如情形(e)中所示。如果在头部字不是来自同一DMR(控制器或相邻DMR)时空代码是最右边的NUNIT,并且下一个蠕虫字不是控制字,则该头部字可能在该蠕虫的终点DMR处。
对到达终点DMR的检测可能需要多个时钟周期。首先可以把领头头部字移动到输入寄存器454中的一个中,并由路由器控制逻辑435测试在最右边的NUNIT中的空代码。如果找到了空代码,则在下一个时钟周期中蠕虫的下一个字可以覆写领头头部字并且可以对其C/D和H/T位进行测试。如果下一个字是另一个头部字,则它可以变为新的领头头部字,并且可以使用其最右边的NUNIT来选择针对下一个DMR的输出端口。每蠕虫可以有许多头部字,以横跨大阵列进行路由。如果下一个字是主体字而不是头部字,则该蠕虫可能在其终点DMR处。在这种情况下,可以把主体字写到DMR中的预置SRAM位置。主体字到达某位置可以由通信控制器430的DMA逻辑或由DMR来检测,通信控制器430的DMA逻辑和DMR中的任一个都可以为后续主体字的到达服务。关于如何为蠕虫服务的信息可以预加载在终点节点处或者可以紧接头部之后包括在蠕虫中。
图18是例示了通过MPA的一部分的示例性通路的框图。图18描绘了标注为“路由器A”至“路由器H”的八个路由器。每个描绘的路由器可以是图4B的示范路由器。尽管为了简单未示出附加逻辑,但是每个描绘的交叉开关可以被包括在各自的诸如图4中所例示的DMR 400之类的DMR中,并且例如,每个这种DMR可以耦接到诸如图2中所示的MPA 20之类的MPA中的其他DMR。
在图18的所例示实施例中,路由器A-H中的每一个都包括在路由器左边缘上标注有N、S、E和W的四个输入端口以及在路由器右边缘上标注有N、S、E和W的四个输出端口。每个路由器的输入端口可以耦接到各自的DMR的DMR输入端口404,并且每个路由器的输出端口可以耦接到各自的DMR的DMR输出端口405。另外,路由器A-H中的每一个都包括到诸如图4的多端口SRAM 425之类的存储器的输入连接和输出连接,这种连接分别在路由器的左右边缘上标注为M。
在所例示的实施例中,每个路由器A-H都经由每个各自的DMR耦接到多个相邻路由器,使得每个路由器的每个输出端口N、S、E和W耦接到多个相邻路由器中的每一个的各自的输入端口S、N、W、E。因此,在所例示的实施例中,每个路由器都可以被耦接为接收来自四个相邻路由器的输入以及向四个相邻路由器发送输出。注意,在替代实施例中,可以采用不同数量的路由器,每个路由包括不同数量的输入端口、输出端口和存储器连接。
图18例示了从包括路由器A的源DMR到包括路由器H的终点DMR的通路,该通路穿过了包括路由器B、F和G的DMR。一并参考图17和图18,根据表1定义的2位的NUNIT代码可以用于实施所例示的通路如下。该通路起源于经由输入存储器连接M耦接到路由器A的SRAM,并且经由输出端口E离开路由器A。根据表1,针对路由器A的NUNIT应当是10。路由器A的输出E耦接到路由器B的输入W,并且所例示的通路经由输出端口S离开路由器B。根据表1,针对路由器B的NUNIT应当是01。路由器B的输出S耦接到路由器F的输入N,并且所例示的通路经由输出端口E离开路由器F。根据表1,针对路由器F的NUNIT应当是10。路由器F的输出E耦接到路由器G的输入W,并且所例示的通路经由输出端口E离开路由器G。根据表1,针对路由器G的NUNIT应当是11。最后,路由器G的输出E耦接到路由器H的输入W,并且所例示的通路在经由输出存储器连接M耦接到路由器H的SRAM中结束。根据表1,针对交叉开关H的NUNIT应当是00。
因此,对于图18中例示的路径以图17的格式实施虫孔路由的头部控制字可以包括指示控制字的已断言C/D位、指示头部字的已断言H/T位以及分别对应于字段HN4至HN0的值00、11、10、01和10。注意,所例示的通路仅仅是通过一个MAP实施例的许多可能通路之一。在其他实施例中,可以采用不同数量的路由器和端口,并且不同的通路和路由方法都是可能的并被设想。
由于每个NUNIT可以由沿着通路的特定DMR消耗,所以可以把一个或更多个位添加到每个NUNIT以在各个DMR处请求特定行为。例如,在一个实施例中,可以使用每NUNIT一个添加位来指定给定DMR是否应当以多层模式进行操作。在这种实施例中,虫孔路由的路径可以根据对头部的编程在沿着该路径的不同DMR处使用不同的模式。
在另一个实施例中,例如,PE可以把头部字直接发送给相邻的诸如图4中所示的DMR 400之类的DMR的交叉开关输入。PE可以经由DMR地址端口向相邻DMR指定特定的寄存器地址并且经由同一寄存器地址向该DMR的输出路由器发送头部字来这么做。诸如图4中所绘的路由控制逻辑435之类的路由控制逻辑可以被配置为然后在不使用存储器交换机或存储器的情况下把在其途中的蠕虫发送到其终点。这种技术可以提供PE之间的更高效的短消息传递能力。
      冲突处理
由虫孔路由建立的通路可能偶遇具有已经路由通过给定DMR或正在路由通过给定DMR的过程中的一个或更多个其他通路的DMR。当一个或更多个入站头部字同时请求同一交叉开关输出端口(冲突)时或者当该输出端口已经被某通路占据(阻塞)时,可能出现资源冲突。路由控制逻辑可以包括被配置为仲裁在冲突的情况下哪条通路有权访问争夺的输出端口的逻辑。路由控制逻辑可以检测冲突并且只授权一个蠕虫访问争夺的输出端口。各种优先级/轮流方案(如循环(round-robin)方案)可以用于形成通信量分布,并且确保没有特定输入端口总是被拒绝访问所请求的输出端口。
当由虫孔路由初始建立的通路被阻塞时,在不销毁被阻塞的蠕虫的情况下停止其向前行进可能是有利的。在这种情况下,可以采用以上所述的流控制机制。词语“蠕虫”在此用来表示可以是字、字节或其他位组的流单元(在文献中称为“flit”)的有序的序列或串。在某些实施例中,DMR流控制协议可以操作如下。当蠕虫遭遇阻塞时,该蠕虫的领头流单元可以被锁存在阻塞DMR的输入寄存器中,并且BLK信号被向回驱动至该通路中的上一个上游DMR,以把蠕虫的另一个流单元锁存在上一个上游DMR的输入寄存器中。可以重复该过程,追溯到包含蠕虫的尾部字的DMR,或者在尾部字尚未被源发送时追溯到源DMR。蠕虫中的数据可以被捕获在通路中的被配置为以同步数据传递模式操作的DMR的输入寄存器和输出寄存器中。如上所述,每个DMR可以存储两个字,导致已停顿的蠕虫的“挤压”或“叠缩”状态。蠕虫可以无限期地保持冻结直到阻塞状况消失,随后,可以通过传播BLK信号的去断言来自动地重新开始蠕虫的向前运动。对DMR流控制协议的以上描述假设一个流单元被存储在链路输入端口寄存器中并且一个流单元被存储在链路输出端口寄存器中;但是,可以在阻塞状况下添加附加寄存器来存储每端口的附加流单元,并且这可以对蠕虫的长度提供附加的弹性。在某些实施例中,特定通路的源端可以暂时停止发送流单元并使“ready”信号去断言,并且流控制信令可以逐渐地停止流单元的向前运动,直到终点端收到“ready”信号的去断言,于是该蠕虫将被冻结在原地直到源再次开始发送。在替代协议实施例中,源数据发送的暂时停止和“ready”信号的去断言可以在通路中产生由具有经去断言的“ready”位的流单元组成的泡。该泡可以逐渐生长直到源恢复发送数据或者该泡到达终点,于是终点接收机继续读取流单元但是把包含去断言的ready位的所有流单元丢弃。当源恢复发送数据时,泡对着终点接收机破裂;并且终点接收机可以在出现断言的“ready”位时恢复接收数据。在某些实施例中,多种协议可以由硬件支持并由软件选择。
下面讨论了例示MPA功能的几个示例性应用。应当注意,这种示例并非意在限制MPA或其部件的结构、功能或范围,而是仅仅意在帮助对以上描述的理解。设想了可以采用这些示例的众多变型,以及下面讨论的示例可以有众多替代应用。
      多层互连
诸如以上所述的多处理器系统可能需要硬件(如DMR和PE)与软件以协作的方式工作以完成特定的计算任务。为了实现系统的各种处理器之间的协作,可以使用网络来在各个处理器之间传输数据和指令。在某些实施例中,可以采用多个网络来用于处理器之间的通信。
具有高数据吞吐能力的多处理器系统内的网络可以被指定为主互连网络(PIN),该主互连网络(PIN)可以由链路(即在节点之间布置的一条或更多条电线)和节点组成。节点可以具有可用来与本地处理引擎、本地存储器单元或者多处理器阵列边界处的I/O端口连接的端口。具有更低数据吞吐能力的、可以以类似方式构建的其他网络可以被指定为次级互连网络(SIN),诸如例如在美国专利申请13/274138中描述的串行网络。这种次级网络可以用于控制、测试、调试、安全和任何其他适合的应用。
节点可以包括能够在一个链路或端口与另一个链路或端口之间建立独立的连接并且可以与DMR对应的交换机。在某些实施例中,例如,位于集成电路的边缘附近的节点可以具有用于与诸如随机存取存储器(RAM)或通用处理器(GPP)之类的相同或不同类型的其他IC芯片进行芯片外通信的专用端口。
在某些实施例中,PIN拓扑结构可以包括由节点的2维阵列构成的2维网络结构。每个节点可以具有到另一个节点的北、南、东和西链路。通过向2维网络结构的每个节点添加“上”和“下”链路以允许连接一个或更多个2维网络结构,可以实现3维网络结构。可以以类似的方式连接3维网络结构以形成通常所称的“超立方网络结构”。尽管已经描述了2维和3维的网络结构,但是在其他实施例中,可以采用任何合适数量的维度来形成多维网络结构。维度不需要在可能的范围内无穷;相反它可以循环返回到自身,以形成网络结构柱或网络结构环。并且在某些实施例中,一组PE可以与随机形成然后被映射以给出到终点的地址的PIN互连。
布线技术可以影响每个维度中的链路的相对密度。在某些实施例中,诸如电路板或超大规模集成(VLSI)IC,可用的布线密度在电路平面内高,但是在第三个维度内有限。通过在第三个维度内使用较少链路,或通过把所有链路投射到电路平面内,可以容纳3维网络结构。然后可以对节点和链路路由进行调整以创建面积高效的布局。
形成网络的这种分层方法可以允许高维网络而不需要独特的制造技术。更高维度的互连网络可以在计算资源,即处理引擎与存储器单元之间提供更多的通信通路。在某些实施例中,链路可以横跨存储器单元被路由,在多处理器系统的硅面积增加最小的情况下允许附加的PIN资源。更高维度的网络也可以使用包括硅穿孔(through-siliconvias,TSV)和各种类型的硅中介层技术的先进的封装技术来实现。
为了实现分层建网方法,节点可以包括数据路径交换机、流控制信令和路由器控制机构(RCM)。数据路径交换机可以被配置为建立连接,每个连接都实现链路和端口的允许子集之间的数据路径。例如,可以在链路与不同链路之间、链路与端口之间以及端口与不同端口之间建立连接。在某些实施例中,数据路径交换机可以包括字宽的位并行的复用器,该复用器的输出可以耦接到链路或端口的外出部分,并且其输入可以耦接到链路或端口的进入部位。在某些实施例中,可以在链路或端口接口处使用时钟同步的寄存器来缓冲进入或外出的数据并调整其定时。在各种实施例中,数据路径交换机可以用复用的单个级实现,而在其他实施例中,数据路径交换机可以用复用的多个级实现。
本发明的一个实施例的多层IN交换节点以其最一般的形式包括针对多条通信通路的层交换和方向交换,其中所述多条通信通路可以起源于该节点、穿过该节点或终止于该节点。节点根据能配置的协议对到达其端口的入站数据进行解释以确定要对其做什么。可由链接到IN中的其他节点的端口接受的数据的最小单位也是链路上的经受数据流控制的最小单位,并且在文献中其被称为流单位或“flit”。
流控制信令可以调整横跨每个连接的数据流,使得不会由于发送超过接收机能吸收的数据或者由于接收机复制发送机不能足够快地发送的数据而使数据丢失。在源端口被发送到通道中的数据在某段等待时间后,可以出现在其终点端口。在某些情况下,等待时间段可以每穿过一个链路对应一个时钟周期。为了防止数据丢失,通道中的数据流的速率可以由硬件、软件或其结合来控制。在某些实施例中,硬件流控制信令可以使用从发送机到接收机的指示数据已准备好的二进制电信号、以及从接收机到发送机的请求发送机应当在发送更多数据之前等待(停顿)的另一种二进制电信号。这些流控制信号可以并行地遵循数据路径,包括穿过数据复用器。
路由控制机构可以被配置为处理对资源(链路或端口)的连接请求。在某些实施例中,RCM可以跨多个输入(一般从不同方向)搜索进入信号。如果信号包含请求特定资源的代码,则RCM可以检查所请求的资源可用,即资源未被预先存在的连接预定。如果所请求的资源可用,则RCM可以同意该请求,向数据路径复用器发送信号以建立连接,并且建立跨连接的流控制信令。相反,如果所请求的资源不可用,则RCM可以不同意该请求并可以向该请求输入发信号使发送机停顿,直到不兼容的预先存在的状况被消除。作为替代,RCM可以使该阻塞连接按时间共享并按照部分时间允许所请求的连接(通常称为“切入(cut-through)”)。虽然对输入的任何特定子集进行停顿或时间共享,但是RCM可以对输入的剩余集搜索进入信号。
RCM可以包括仲裁机构以处理对可用资源的同时请求。如果对同一资源(链路或端口)的两个或更多个连接请求同时到达,则RCM可以对它们进行仲裁并选择赢者。在某些实施例中,仲裁方案可以是优先级方案、循环方案或任何其他适合的仲裁方法。在其他实施例中,仲裁方案能够被配置作为优先级方案、循环或任何其他适合仲裁方法。
当收到了针对特定连接的终止命令时,RCM可以把终止命令中继到任何输出链路,并释放与该连接相关联的资源。释放的资源可以立即可用于建立其他连接。在已经建立了切入的情况下,RCM可以把资源交还给被切的预先存在的连接。注意,在各种实施例中,RCM可以执行其他功能或工作。
通过PIN的路由可以以分层方式执行,其中在层次的不同等级采用不同技术。节点内的RCM为最低级别,通信通路(通道)的建立和拆除为中间级别,而通路的组选择以使相互干扰最小为最高级别。在节点级别,路由是基本且快速的,并且典型地由硬件实现。在路由层次的更高级别,路由更复杂并可以用软件实现。
在节点级别,路由是用路由控制机构实现的,如上面更详细地描述的。在某些实施例中,可以把RCM实施为状态机。路由请求可以经由端口从本地PE到达节点中。路由请求还可以被编码在消息的头部中从链路到达。如上面更详细地描述的,被编码在消息中的路由请求形成了通常称为“虫孔路由”的通道配置方法的基础。在这种路由方法中,消息在源节点处组成并用描述了通道去往何方的头部做前缀。在各种实施例中,可以采用不同的头部风格。
RCM还可以监视已连接的通道中的通信量,并且使用这种信息把连接局部地调整为更优的布局。例如,如果在链路上时间共享两条路径,并且路径之一与另一个连接相比相对较忙,则可以准许RCM把更大比例的时间分配给具有更高通信量负载的路径。在另一个示例中,如果交换节点具有附加链路来疏通本地通信量,则可以把通过的通信量转移到这些链路,从而释放本地资源以发起或终止路径。
当不再需要路径时,可以把“tail”代码发送到路径的源端口。在某些实施例中,tail代码可以由系统的硬件自动发送。在其他实施例中,软件可以控制tail代码的发送。随着tail代码沿着建立的路径传播,各个RCM清除连接并释放各自的路由资源。tail代码的插入可以是经由硬件自动的或者在软件控制下发送。在某些实施例中,可以在链路中包括额外的数据位以使头部和尾部字与消息主体区分开。字的奇偶位也可以在任何链路中运送以协助数据完整性。
通路(也被称为通道)可以是静态的或动态的。静态路径可以建立和用于给定应用的持续期间,而动态路径可以针对消息传送而创建并然后拆除,为要形成的其他通路释放链路和节点。在某些实施例中,动态路径可以在稍后的时间由其自身的另一实例拆除并取代。
如上所述,蠕虫头部可以包含诸如源地址、中间地址、终点地址以及模式请求之类的路由信息。这种信息中,通常需要终点地址并可以以许多不同方式对其编码。在一个实施例中,可以把地址编码为转向的序列,而在其他实施例中,可以把地址编码为笛卡尔X-Y对,或任何其他合适的编码方法。在某些实施例中,路由信息可以采取导航单位序列的形式(通常称为“nunit”)。nunit可以被编码以请求在建立通信通路时所遇到的RCM以及每个节点的连接资源(链路和端口)和模式。
最小(2位)的nunit代码可以请求连接“向前直行”、“左转”、“右转”或“停止”。当头部消息经过节点时,随着连接指令被执行,nunit序列可以从前方缩短。当遇到“停止”指令时,RCM可以引导数据路径复用器把蠕虫消息的剩余部分交给寄存器以便由PE或DMA访问。DMR中可以支持多个这种寄存器,以便同时支持多个通道。这种寄存器的地址可以映射到终点节点处的相应的到达方向,使得特定的PE能够等待消息从特定方向到达。
尽管以上描述了2位的导航单位,但是在其他实施例中,任何数量的位可以用于导航,以允许用于具有更高维度网络结构连接的IN,并允许附加的路由器模式。例如,可以把附加位编码在每个nunit中。附加的nunit位可以允许交换层的连接指令,“向上走”或“向下走”,并且可以与两层或更多层的PIN兼容。附加的nunit位可用于修改路由器模式,诸如固定或最优化,其中最优化可应用于时间共享的配量、使用非最近相邻链路的快捷路由、或者其他最优化。
多处理器阵列(MPA)上的应用软件可能需要PE与芯片I/O接口之间和当中的许多通信通路的整体。由于两条或更多通路可能彼此阻塞,并且当过多路径拥挤到有限资源上时阻塞的概率变为必然,所以通路整体的路由简化为找到至少一个可行(无干扰)的路由整体。随着路径的密度增大,可行的整体可能变得更难以找到。路径密度的度量是路径对链路的填充比值(即,路径总长度除以链路总长度),随着填充比值接近100%,完成所有路径路由可能变为无法实现。
可以用被称为“路由器”的软件工具来实现通信通路(路径)的整体的路由,其中路由器可以被包括作为软件开发套件的一部分。(也许使用任务布局工具的)程序员可以为路由器工具提供也被称为连线表(netlist)的需要路由的路径的列表。最初,路径可以仅仅由其源节点和终点节点的位置指定。对于要路由的每条路径,路由器可以选择从源到终点的链路中的最短距离序列。在第一次通过后,存在阻塞其他路径的路径,可以使用阻塞减少技术对整体再路由。可以重复进行阻塞减少的再路由,直到检测不到阻塞。
使路由过程更容易的方法可以包含重构应用软件算法,以降低所需路径的数量。在某些情况下,当多条路径正在寻找同一节点或试图从节点离开时,路径密度高。在这种情况下为了减少拥挤,算法可以跨多个节点分布,以便有效地跨更多链路分布消息通信量。在硬件再设计中,可以增加DMR链路容量以允许每节点更多的连接。使路由过程更容易的另一种方法可以包含提高每个DMR的可用连接资源(链路和交换机)的数量。
关于向DMR添加连接资源的目标,附加的资源可以被组织在被添加到IN的层中。每个添加层都可以包含一组节点到节点的连接,并且每个路由器可以包括一组数据路径复用器、流控制信令和路由器控制机构。为了准许任何通信通路从一层跨越到另一层,可能需要附加的数据路径交换机及其控制。
图5A示出了用于单层IN中的DMR节点550的单层方向交换机的示例性实施例。DMR节点之间的链路连接到每个DMR上的输入端口和输出端口。这些端口又连接到DMR中的方向交换机(路由器)。路由器输入部件552、554、556和558在图4B的下半部分(项482和项486)中被进一步详述。路由器输出部件551、553、555和557在图4B上半部分(项481、485、487和路由器控制逻辑489)中被进一步详述。注意,在图4B中,输入端口数据寄存器486对输入流单元进行缓冲并连接到三个路由器输出部件(以左转、向前直行或右转)和存储器交换机488(用于终止通路)以及可直接用作连接的PE的快速端口(未示出)。在图5A中,在路由器输入部件与路由器输出部件之间所画的线表示可由输出部件中的路由器控制逻辑489和数据路径复用器485选择的多位总线。
图5B例示了用于两层IN中的DMR节点500的两层方向交换机的实施例。在所例示的实施例中,节点500包括由输出端口501、505、509和513组成的添加的全局(层B)以及输入交换机的B侧。图5B中,在输入交换机的B侧与Go端口之间画的线表示可由在Go端口处的数据路径复用器选择的多位总线的连接。
在图5B所例示的实施例中,预先存在的本地(A层)方向交换机可以与图4B和图5A中所示的方向交换机相同;但是为了保持图5B整洁,仅示出了A层的输出端口502、506、510和514以及输入端口503、508、512和515。
如图5B中所示,节点500进一步包括分别耦接到本地(层A)输入端口503、508、512和515的输入交换机504、507、511和516。输入交换机的目的是允许入站通信通路从本地(层A)交换到全局(层B),或者从全局(层B)交换到本地(层A)。在某些实施例中,交叉开关交换机504、507、511和516可以由2个输入和2个输出(2×2)的交叉开关交换机组成,该交叉开关交换机能够只有两种状态,一种为直通连接而另一种是交叉连接。
在图5B所示的实施例中,输入交换机控制逻辑(未示出)可以与路由器控制逻辑489分离。把输入交换机控制逻辑与路由器控制逻辑放在一起可以被看作路由器控制机构。
每个交叉开关交换机都从A端口和B端口接收数据,并且选择性地使数据穿过同一层或者跨层穿过。本地(A层)输出端口502、506、510和514可以从DMA或PE接受数据,并且把数据传输到各自的A链路。在某些实施例中,本地(A层)输出端口也可以与输入端口503、508、512和515连接以允许创建直通路由。
全局输出端口501、505、509和513可以从交叉开关交换机504、507、511和516的B侧接受数据,并且在各自的B链路上传输数据。在各种实施例中,全局输出端口可以不联合本地路由使用。
注意,图5B中例示的节点的端口配置仅仅是示例。在其他实施例中,端口的不同数量、配置和互连也是可能的。
在图6中例示了多处理器阵列的一部分的实施例。所例示的实施例包括DMR 601,DMR 601通过本地链路611和全局链路610耦接到DMR 602。DMR 601进一步耦接到PE 603,并且DMR 602也进一步耦接到DMR 602。
在DMR 601中,全局链路610和本地链路611耦接到交叉开关交换机604,它进一步耦接到全局端口605和本地端口606。在DMR602中,全局链路610和本地链路611被耦接到交叉开关交换机607,交叉开关交换机607进一步耦接到全局端口608和本地端口609。
在操作期间,从DMR 601的本地端口606传输的数据可以耦接到本地链路611。在我们的示例中,交叉开关仅在输入端口侧。作为替代,从全局端口605传输的数据可以通过交叉开关交换机604耦接到本地链路611或全局链路610。此外,来自全局端口605的数据只能在全局链路610上出去。以类似方式,由DMR 602经由全局链路610收到的数据可以通过交叉开关交换机607路由到本地端口608或者全局端口609。注意,交叉开关交换机604仅仅具有直通或交叉这两种活动状态。例如,当全局链路610被连接到本地端口608时,那么本地链路611只能连接到全局端口609,而当全局链路610连接到全局端口609时,那么本地链路611只能连接到本地端口608。
注意,图6中例示的多处理器阵列的IN中的节点到节点链路的实施例仅仅是示例。在其他实施例中,DMR之间的不同数量和类型的连接是可能并被设想,包括双向的和时间共享的连接。
在图7中例示了描绘DMR内的可能内部路由的框图。在所例示的实施例中,DMR 700包括本地端口701、703、705和707以及全局端口702、704、706和708。DMR 700还包括本地存储器709。在图7所例示的实施例中,本地端口701耦接到本地端口703、705和707。本地端口701还耦接到本地存储器708。在某些实施例中,如上面更详细地描述的,可以由RCM来建立前述耦接,并且所述耦接可以允许在DMR 700中的直通路由。例如,从相邻DMR传输到本地端口701的数据可以穿过本地端口703、705和707中的任何一个的输出部分。另外,通过本地端口701收到的数据可以存储在本地存储器709中。图7中所例示的端口的数量及其布局以及内部路由仅仅是示例。在各种实施例中,可以采用不同数量的端口和不同配置的内部路由。
在图8例示了描绘DMR内的可能全局路由的框图。在所例示的实施例中,DMR 800包括本地端口801、803、805和807以及全局端口802、804、806和808。
在图8所例示的实施例中,全局端口802耦接到全局端口804、806和808。在某些实施例中,如上面更详细地描述的,可以由RCM来建立前述耦接,并且所述耦接可以允许DMR 800中的直通路由。例如,从相邻DMR传输到全局端口802的数据可以穿过全局端口804、806和808中的任何一个的输出部分。
图8中所例示的端口布置仅仅是示例。在其他实施例中,不同数量的端口和不同布置的端口是可能的并被设想。
在图4至图8中例示并在上面描述的实施例中,输入交换机控制逻辑可以具有能配置的优先级。在图9中例示了描绘示例性输入交换机控制优先级的表。对于被编程为留在本地(层A)上的进入通路路由,输入路由器端口A可以具有比输入路由器端口B更高的优先级。在进入全局(层B)路由的情况下,输入路由器端口B可以具有比输入路由器端口A更高的优先级。但是,当输入路由器端口A和输入路由器端口B请求同一资源时,取决于请求的类型,更高优先级的端口可以控制输入交换机的状态,由此访问资源,而更低优先级的端口可以在所请求的资源可用时跟随,或者它可以在所请求的资源不可用时停顿。在图9所例示的表中描绘了这种优先级。
图9的路由表对应于示例性路由协议的半自动模式,该半自动模式允许层交换机控制逻辑硬件在通路建立期间基于节点的当前状态和向其提交的方向交换请求来做出层交换选择。这种模式有利于处理包含仅指定了方向请求的最小尺寸的nunit的流单元,并且在某些情况下它可以避免被其他通路阻塞。
示例性路由协议的非自动模式可以不允许控制硬件逻辑有任何自由对数据路径交换机(层或方向)做出选择,而是相反,要求该选择被编码在到达的头部流单元的当前nunit中。这种模式可能需要比半自动模式更大的nunit,并且这些可以被成比例地供应更多头部流单元,以建立虫孔路由的通信通路。这种模式有利于通过对应用软件所需的路径整体具有宽得多的视野的软件开发工具套件对通路位置进行精确控制,并且相比于在无视其他通路进行路径选择的情况下所获得的结果,在避免阻塞和不可行的通路整体方面更有准备。
针对层交换机和方向交换机使用能配置的控制逻辑支持多模式路由协议。在示例性的HyperX DMR中,当前配置由DMR中的寄存器保存,该寄存器的R/W可由应用软件访问。每个DMR都可以与其他DMR独立地配置,因此有可能用于建立虫孔路由通路的头部流单元根据其打算遇到的DMR的期望模式设置而具有混合尺寸的nunit。
      停顿重试
注意,交叉开关交换机可以实施入站通路设置的所有情况,但是两个端口(A和B)都请求本地(层A)访问时的情况除外。当两个端口都请求本地访问时,交叉开关交换机可以停顿输入路由器端口B。在某些实施例中,交叉开关交换机可以允许访问,但是下游构造的优先级逻辑可以停顿该请求。为了使对定时的影响最小化,可以把交叉开关交换机设计为基于仅使用当前头部流单元请求和交叉开关状态的最小逻辑来切换到合适的状态。不考虑其他的下游停顿。这可能导致基于有限的状态关注而可能做出潜在不良的决策的情况。
这些情况全都可以由以下单组条件描述:
输入交叉开关当前未“锁定”在现有的活动事务上。
全局请求由到达A和/或B端口的第一个头部流单元提出。
基于优先级方案,第一个头部流单元可以被放在B’(全局)总线上并发送到Go端口逻辑。
该Go端口逻辑要么已经被(来自不同方向的)另一条通路使用,要么正在接收来自具有更高优先级的方向的、在同一周期中的第二个头部流单元请求。
在这些条件下,第一个头部流单元将在输入交叉开关的下游被停顿,因此它将不得不等待Go端口变为可用。
在这种情况下,有可能与所请求的路由方向相关联的输出端口(层A)可用于全局路由,但是逻辑太过复杂而不能在单个周期中执行来检测到。在这种情况下,可以采用“停顿和重试”策略。当前述状况发生时,可以停顿请求;并且在相同的完整时钟周期期间评估所有必要的逻辑以确定层交换输入交叉开关的不同决策是否将提供清晰的路径。如果是这种情况,那么可以在下一个上升时钟沿记录相关信息,并且可以联合任意新的请求来评估重试。当没有新的请求(在同一端口或其他端口上)与重试冲突时,那么可以同意重试并且可以在可替代路径上完成路由。
前述方法提供了对全局路由结构的充分使用,就好像在不以造成临界速度路径的方式使周期的逻辑负担过重的情况下在第一个请求周期中考虑了所有状况。基于构造中的当前状况,路由建立仍然是确定性的,但是当需要重试时,路由可能花费额外的周期以穿过DMR。
图9中所例示的表中所描述的优先级仅仅是示例。在其他实施例中,不同优先级是可能的并被设想。还要注意,在各种实施例中,交叉开关可以由硬件或软件(比如,nunit/流单元编程和控制寄存器)或其组合控制。
在图10中例示了多层路由的示例。在所例示的实施例中,PE 1006创建了从DMR 1001的东端口路由到DMR 1003的西端口的蠕虫头部。路由起源于路由器端口A或DMR 1001,然后行进到DMR 1002。到达DMR 1002时,DMR 1002中的层交换输入交叉开关决定使用路由器端口B(全局端口)把该蠕虫向前发送到DMR 1003上。到达DMR1003时,DMR 1003中的层交换机把该路由交换回本地(层A)输入端口,允许虫孔路径在此终止。
另外在图10中例示了由PE 1007创建以从DMR 1005的北端口行进到DMR 1004的西端口的蠕虫路由。该路由起源于DMR 1005的路由器端口A(北)。如上面参考图9中所例示的优先级表描述的,路由交换到DMR 1001的路由器端口B(东)。由于输入交叉开关交换机的固定状态(例如,交叉开关交换机已经被由PE 1006建立的路由设置方向,如上所述),所以路由交换到DMR 1002的路由器端口A(西)。因为同样的原因,路由在DMR 1003交换返回全局路由级(级B)。路由经由路由器端口B离开DMR 1003并进入DMR 1004,然后被交换到本地输入路由端口,在此虫孔路由终止。
注意,图10中所描绘的路由仅仅是示例。在其他实施例中,不同数量的路由和不同的路由路径是可能的。
      安全旁路路由
可能需要保护MPA芯片的区域免于MPA芯片的其他区域的影响。由于各种原因,MPA的一个区域可以包含与设备控制、IP许可、用户授权等有关的敏感数据,或者运行对适当操作关键的算法。与此同时,MPA的另一个区域可能正在执行还未被验证为安全的软件。未验证的软件可能因为各种原因(它可以是新的并带有许多瑕疵,或者该源代码对安全验证不可用,或者它相当的大和复杂以至于对其进行验证不经济)而存在。未验证的软件可以包含病毒或间谍软件。
可以把虫孔路由的通信通路设计为源于一个区域中、探查另一个区域并复制入或复制出数据或指令。为了防止这种探查,DMR的链路和端口可以设计为使得可以能配置地停用它们,见以上引用的美国专利申请序列号13/274138。在一个实施例中,在图8A中示出了所涉及的DMR链路和端口,其中圆形特征是可以停用消息通信量的点。在图8A中还示出了到串行总线的SBS接口中的配置寄存器,该寄存器被设计为可以写入单独的位以停用DMR端口/链路中的每一个。串行总线可以是可用于配置和调试目的的芯片上的低带宽的次级互连网络(SIN)。
图23示出了具有被凭手画的边界所勾画的区域的MPA,其中该区域可以通过使边界处的通信通路停用来进行保护。安全区域内的通信路径不受边界处被停用的通信影响。但是,所划界的区域足够大,以至妨碍了保护区域两边的PE之间的通信。因此需要有一种方法来在不侵犯安全区域的安全的情况下使不安全的消息路由横跨保护区域(在本文被称为“安全旁路路由”)。
可以通过把DMR设计为能够能配置地限制蠕虫消息连接到本地存储器和PE端口但是允许安全区域上方的旁路,来实现安全旁路路由。DMR可以被设计为使得存储器和PE端口除了间接地通过层交换机(输入交叉开关)之外,只直接连接到本地层A的数据路径,而不直接连接到其他层的数据路径。在这种DMR实施例中,蠕虫消息层交换被限于输入交叉开关,并且防止蠕虫消息在DMR中交换层的方法是把交叉开关锁定为直通状态。
对于两层IN,交叉开关只有两种状态(通过或交叉)。当这些交叉开关被锁定为通过状态时,那么任何入站蠕虫消息都被限制从同一层上的交叉开关离开。在图5A所例示的实施例中,在本地层A上入站的蠕虫消息可以在层A的输出端口上离开,或者它们可以在输入端口终止。在全局层B上入站的蠕虫消息只可以在层B的GO端口上离开。
对于三层和更多层IN,交叉开关可以具有许多状态并且可以包括任意输入层到本地层A的连接。如果这些“连接到本地输入端口”状态是被解锁的状态,那么上层上的入站蠕虫消息可以交换层但是被从输入端口排除,从而保持了输入端口的安全。在某些情形下,可取的是允许某些上层入站通信通路到达DMR输入端口,并且这可以用DMR配置寄存器中的更多编程位来实现。
在图23中例示了安全区域上方的不安全通信通路,其中虚线描绘了经过安全区域上的全局(层B)链路上的路由;并且它不在安全区域内起源或终止。
在图24所例示的实施例中,在以下示例中描述了在安全区域上创建旁路的事件序列。注意在本示例中,术语“config-reg”是配置寄存器的缩写:
●用在上方路由保护PE(0,0)和DMR(1,1)。
-设置PE(0,0)--加载其IM然后保护其免于进一步的R/W
●如果需要的话,设置SBS(0,0)配置寄存器以重置PE(0,0)
●通过SB写入PE(0,0)的所有IM并选择性地验证
●设置SBS(0,0)配置寄存器位,以停用IM总线并锁定SBS配置寄存器
●可选择地读取SBS配置寄存器以确认其被锁定
-建立DMR(1,1)
●如果需要的话,设置SBS(1,1)配置寄存器位以重置DMR(1,1)
●可选择地初始化DMR(1,1)并验证
●设置SBS(1,1)配置寄存器位以停用北和东端口以及IM总线,并锁定配置寄存器
●可选择地确认SBS配置寄存器和IM总线被锁定
●停用所有A端口并设置输入交叉开关锁定器位
●停用PE总线NE、NW、SE;并且锁定配置
-DMR(1,1)是安全的,因为只有PE(0,0)具有读或写其DM或寄存器的访问权限并且PE(0,0)被保护;并且忽视了到达DMR端口或SBS的消息。
-在保护PE(0,0)和DMR(1,1)之后,存在不会与其互动的许多可能的旁路路由。例如,使用位于DMR(1,0)北部的DMR(2,0)(未示出)中的快速端口的PE(1,0)可以把头部流单元写到DMR(2,0)南快速端口,该南快速端口在A层上到达DMR(1,1)并然后被交换到B’层。旁路路由可以在链路上继续到B层上的DMR(1,1)。在DMR(1,1)内部,旁路路由可以根据头部流单元中的nunit信息往北、南或东。假设nunit选择南,那么旁路路由会继续到DMR(0,1),在此它可以在B层上继续,或者既然它在安全区域外部,它可以交换到A层并继续路由或终止。
在保护PE(0,0)和DMR(1,1)之后,存在不会与其互动的许多可能的旁路路由。例如,使用位于DMR(1,0)北部的DMR(2,0)(未示出)中的快速端口的PE(1,0)可以把头部流单元写到DMR(2,0)南快速端口,该南快速端口在A层上到达DMR(1,1)并然后被交换到B’层。旁路路由可以在链路上继续到B层上的DMR(1,1)。在DMR(1,1)内部,旁路路由可以根据头部流单元中的nunit信息往北、南或东。假设nunit选择南,那么旁路路由会继续到DMR(0,1),在此它可以在B层上继续,或者既然它在安全区域外部,它可以交换到A层并继续路由或终止
在示例性的HyperX DMR节点中用于实施协议的控制逻辑和数据路径交换在两个阶段中执行——首先层交换交叉开关,然后方向交换路由器。作为替代,在其他实施方式中,方向交换可以首先出现,其次是层交换。在其他实施方式中,这两个阶段可以被一起集成在统一的交换中。作为替代,可以用超过两个阶段来实施协议和交换。
示例性的DMR路由器实施方式具有作为多层交换机的两层版本的层交换机(输入交叉开关),而示例性的方向交换是多方向交换机的三方向版本。本实施例不把这些交换机部件中的任何一个限于本示例性的DMR实施方式的层和方向的数量。通过对示例性的实施方式进行微小修改,可以容易地把概念扩展到许多层和许多方向。这些扩展形式支持附加的IN连接维度。
在此描述并在示例性的HyperX架构中使用的虫孔路由方法通过使用连续头部流单元提供了无限的地址空间。对于短距离通信,单个头部流单元可以是所需要的一切。当DMR遇到仅具有一个非终止nunit的第一个头部流单元时,那么DMR可以执行nunit指定的方向选择,丢弃第一个流单元,把第二个流单元推到第一个流单元,并把蠕虫消息向前发送到下一个DMR。如果需要穿过跨许多f MPA芯片伸展的MPA,则可以组成非常长的头部。蠕虫消息头部的有限地址使用固定数量的位来指定蠕虫的终点地址。对于低维度IN,有限寻址不妨碍在此描述的多层方法,但是它可能随着IN维度增加而变得低效。
为了提供自动的迂回路由,路由引擎可以本地地以及更多是全局地使用关于路由拥塞的信息,以允许其绕着拥塞区进行路由。可以照常计划通路路由并将其编程到头部流单元中,然后如果沿途遇到拥挤,可以进行未计划的迂回来避免。IN节点的路由控制机构可以单独地或者联合来自相邻节点的本地或全局的信息计算迂回。节点可以按照需要增加nunit或头部流单元以实现迂回,在此之后蠕虫消息可以在其预先计划的路由上继续直到其终点。如果时间知识也被包括在路由信息中,则拥塞的估计时长也用作路径确定的一部分。总之,这是先前描述的固定路径方法的拥塞避免适应性改变。
可以根据由图26中的框图所例示的方法来确定拥塞。在本框图中,正方形盒代表DMR。中央的标注有“A”的DMR能够通过以下列方式收集来自其邻居的拥塞信息来做出关于拥塞的决定。周围的DMR(B1-B8)可以向DMR A提供关于本地和全局的拥挤信息的度量。从DMR B1到DMR A的单个度量告知DMR A有关DMR B1自己正在观察的拥塞级别。这是本地拥塞度量。DMR B1还通过从与其相邻但不是DMR A的邻居的DMR收集信息来向DMR A提供全局拥塞度量。这些与DMR B1相邻但不是DMR A的邻居的DMR已经在图26中标为“C”。类似地,DMR B2向DMR A提供了本地拥塞度量。它还通过收集与其相邻但不是DMR A的邻居的DMR收集信息来向DMR A提供全局拥塞度量。这些与DMR B2相邻但不是DMR A的邻居的DMR已经在图26中标为“D”。如图26中所指示的,针对DMR的所有邻居重复该过程。注意,这种确定拥塞的方法可以扩展到多维中,并且可以使用来自更远的邻居的信息来确定全局拥塞,如PIN的拓扑结构和计算自动迂回路由的算法的需要所要求的。
      链路带宽改善
存在几种增大两个DMR单元之间的任一链路的带宽的方法。一种方法是增加每个链路的迹线(电线)的数量。另一种是用诸如双倍数据速率(DDR)之类的更快的协议运行链路层。再另一种是包括同一物理层上的逻辑路由的时分复用(TDM)。对于TDM,重要的是对离开链路的数据流进行可靠的解复用。一种直截了当的方法是增加向下发送到物理链路的每个流单元的位数,所赠加的位是标签(lag)。标签位携带有用于其余位所属于的蠕虫消息的代码。n位的标签可以编码多达2n个不同的蠕虫消息,其中每个的长度都未限制。其他模式可以把每个蠕虫消息划分成包,并把头部流单元应用到每个包。这些包头部流单元可以包含消息标识符和其他信息以帮助解复用。
      直接存储器访问FIFO
诸如上面所述的多处理器阵列(MPA)可以用于用复杂算法处理高速数据流。这些数据流经常是连续的并以恒定速率到达和离开。但是,PE更适合以每次一块(block-at-a-time)的形式来处理存储器中的数据;因此与连续的数据流存在不匹配。对这个问题的一种解决方案是分配一部分存储器用作缓冲存储器,也被称为缓冲区。典型地,在被编译以操作MPA的应用软件中指定缓冲区。缓冲区可以在编译时间被静态地分配,或者在操作期间被动态地分配。在任何特定应用软件内,可以存在许多缓冲区,例如用于数据流的分析和综合。如之前所述,术语“阵列”并不意味着暗示任何维度。
存储器缓冲区(本文称为“缓冲区”)可以向多处理器阵列内的数据路径提供弹性的质量。例如,缓冲区能够吸收短期的数据速率变化(假设平均输入和输出数据速率匹配)。在某些应用中,可能需要把高速率数据流分成多个低速率数据流。作为替代,在其他应用程序中可能需要把多个低速率数据流合并成单个高速率数据流。这些操作可能要求在任何数据流内没有数据的丢失或重复。
PE可以用来把数据存储到为存储器缓冲区分配的存储器的部分中。同一个PE或另一个PE可以用来从缓冲区检索数据。但是,这种数据存储和检索的方法未充分使用PE的能力。在某些实施例中,更简单的直接存储器访问(DMA)引擎可以用来访问缓冲区并移动数据,从而释放PE以用于其他更复杂的任务,或者使其空闲以节省能量。
在某些实施例中,DMA引擎可以在端口和本地存储器之间传送数据时执行大多数工作。当PIN端口包含可以被同时操作的输入和输出部分这两者时,分开的DMA引擎对每个部分可以是必要的。
转向图11,例示了DMA引擎的框图。DMA引擎1101包括地址生成器1102、存储器接口1103、网络I/O 1104和控制寄存器1105。存储器接口1103可以耦接到诸如SRAM之类的外部存储器。在各种实施例中,网络I/O 1104可以耦接到多处理器阵列的外部I/O端口或任何合适的内部端口。
地址生成器1102可以包括根据许多可能的计数器配置之一设计的计数器。在某些实施例中,计数器可以被配置为重置到预定值。地址生成器1102还可以包括诸如加法器之类的例如被配置为使计数器的输出与附加数据结合以形成在访问存储器中要使用的地址值的电路。被配置为存储索引值的单独的计数器也可以包括在地址生成器1102中。
控制寄存器1105可以包括被配置为存储用于DMA引擎1101的控制信息的一个或更多个锁存器、触发器或任何其他合适的存储电路。例如,控制寄存器1105可以存储可用来影响数据传送的方向、起始地址和地址值之间的增量(通常称为“步幅(stride)”)等的信息。在某些实施例中,可以在多处理器阵列的初始化或引导过程把控制信息写到控制寄存器1105中。
存储器接口1103可以被配置为采用各种存储器接口方法之一。在某些实施例中,存储器接口1103可以提供例如诸如时钟之类的定时信号、模式选择信号、地址值和到DMA引擎1101外部的存储器的输入数据值。外部存储器可以驻留在多处理器阵列内部或外部。在各种实施例中,外部存储器可以包括动态随机存取存储器(DRAM)、SRAM、只读存储器(ROM)或诸如例如FLASH之类的非易失性存储器。
注意,图11中所例示的DMA引擎的实施例仅仅是示例。在其他实施例中,不同的功能块和块的不同配置是可能的并被设想。
可以使用协议来协调输入到缓冲区的数据和从缓冲区输出的数据。这种协议可以防止数据在缓冲区中被覆写,并且在其他实施例中,防止在缓冲区内的数据重复。协议可以由输入到输出的数据顺序进行分类。有两种主要的顺序:先进先出(FIFO)和先进后出(FILO)。在FIFO中,数据的次序可以不改变,而在FILO中,数据的次序可以反转。
转向图12,例示了用于操作DMA引擎的方法的实施例。一并参考图11和图12,方法在方框1201中开始。然后初始化起始地址和索引(框1202)。在某些实施例中,起始地址可以被加载到地址生成器1102中的计数器中,初始索引值也可以存储在地址生成器1102中所包括的另一个计数器中。
然后可以从存储器读取数据字(框1203)。在某些实施例中,存储器接口1102可以使用由地址生成器1103提供的地址值来访问DMA引擎1101外部的存储器。从外部存储器读取的数据可以临时存储在存储器接口1102中。所读取的数据字然后可以被写到PIN端口(框1104)。在各种实施例中,数据字可以从存储器接口1103传送到网络I/O 1104,以输出到PIN端口。
然后递增当前地址(框1205)。在某些实施例中,可以以存储在控制寄存器1105之一中的步幅值递增当前地址。然后递减索引值(框1206)。在某些实施例中,索引值被递减的量也可以存储在控制寄存器1105中。本方法然后依赖于经递减的索引值(框1207)。
当经递减的索引值大于预定阈值时,使用递增的地址值从存储器读取新的数据字(框1203),并且本方法如上所述地继续。当递减的索引值小于或等于预定阈值时,本方法结束(框1208)。在某些实施例中,预定阈值可以为零,但是其他值是可能的。
注意,图12中所例示的方法仅仅是示例。在其他实施例中,不同的操作和不同的次序或操作是可能的并被设想。另外,术语“递增”和“递减”并非意在把相相关联的操作限制为加法和减法,因为与负数相加提供的结果与减法相同,而与负数相减提供的结果与加法相同。对术语“大于”和“小于”也类似地不作限制。
在图13中,例示了操作DMQ引擎的另一种方法。一并参考图11和图13,本方法从框1301开始。然后初始化起始地址和索引(框1302)。在某些实施例中,可以把起始地址加载到地址生成器1102中的计数器之中。初始索引值页可以存储在地址生成器1102中所包括的另一个计数器中。
然后可以从PIN端口中读取数据字(框1303)。在某些实施例中,数据字可以通过网络I/O 1104接收并被传送到存储器接口1103以临时存储。然后可以使用了由地址生成器1102提供的地址值把所收到的数据字写到存储器(框1304)。
然后递增当前地址(框1305)。在某些实施例中,可以以存储在控制寄存器1105之一中的步幅值递增当前地址。然后递减索引值(框1306)。在某些实施例中,索引值被递减的量也可以存储在控制寄存器1105中。本方法然后依赖于经递减的索引值(框1307)
当经递减的索引值大于预定阈值时,使用递增的地址值从存储器读取新的数据字(框1303),并且本方法如上所述地继续。当递减的索引值小于或等于预定阈值时,本方法结束(框1308)。在某些实施例中,预定阈值可以为零,但是其他值是可能的。
注意,图13中所例示方法的操作被描绘为以顺序的方式执行。在其他实施例中,可以并行地或以不同次序执行操作。
在诸如图12和图13中所例示的DMA引擎的操作期间,应当小心谨慎,以防止存储器中的数据覆写或数据重复。在某些实施例中,当PIN或本地存储器不能从DMA引擎接受数据或向DMA引擎提供数据时,DMA引擎可以停顿,即不执行读或写操作。在这种情况下,DMA引擎可以把最近读或写的数据字存储在寄存器中,以在稍后的时间使用。也可以将有关停顿的信息从DMA引擎的端口侧传播到DMA引擎的存储器侧,反之亦然。例如,来自PIN端口的忙指示可以使DMA引擎停顿通过其存储器接口产生读或写请求。
数据流可以比缓冲区的大小更长。在这种情况下,有必要协调数据输入(填入)过程和数据消除(排出)过程,以防止数据的丢失或重复。在某些实施例中,可以使用两个缓冲区(一个被填充而另一个被排出)。这种技术通常被称为“双重缓存”。在操作期间,当填充缓冲区变满时,输入数据流可以交换到排出缓冲区。当排出缓冲区变空时,发生类似的交换;然后从填充缓冲区读取输出流。缓冲区交换角色的过程经常被称为“缓冲区交换”,并且可以通过交换到缓冲区存储器地址的指针来实现。在某些实施例中,使用更复杂的控制器来保持跟踪哪个地址正被写入以及哪个地址正被读取可以把对两个缓冲区的使用折叠到单个缓冲区中。
用DMA FIFO逻辑可以实现固定复用的形式。因为DMA引擎在物理上比DMR小的多,所以DMR可以包含多个DMA写入引擎和多个DMA读取引擎。对在同一缓冲区上工作的多个DMA引擎的耦合控制允许把多个数据流合并为一个输出流,或者相反,可以把单个输入数据流分为多个输出数据流。另外,多个DMA引擎的耦合控制可以包括与流控制逻辑的协调以防止数据的丢失或重复。采用固定的交错模式,对耦合控制的设计相对直截了当;并且如果输入流中的数据包长度全都相同,则可以对控制逻辑进行简化;但是,这些都不是本发明的限制。
如上所述,可以利用控制器来协调访问单个FIFO缓冲区存储器的多个DMA引擎。控制器可以配置为允许在另一个DMA引擎正在向FIFO缓冲区存储器进行写入的同时,多个DMA引擎从FIFO缓冲区存储器中进行读取。执行读操作的DMA引擎(DMAR)的数量可以取决于从最近的PIN节点面向存储器的双向PIN端口的数量。这种配置可以只使用DMA引擎,即不需要PE,来提供支持数据划分和重排序的灵活性。
为了支持数据重排序和数据流的划分,对多个读取步幅的支持可以是必要的。也可以以附加的硬件复杂度为成本来利用对多个读取步幅的支持。在某些实施例中,可以权衡逻辑电路的复杂度和功耗来调整数据经过缓冲区和多个DMA引擎的系统的等待时间。
用于多个DMA引擎的DMA控制器可以被配置为支持单次且连续的DMA、伴有多个读取的单个写入、以及伴有多个写入的单个读取。在某些实施例中,连同DMA控制器和多个DMA引擎使用的FIFO缓冲区可以以硬件被“充分保护”,即,一旦已经配置了控制器及其相关联的DMA引擎,就不需要附加的软件控制。
用于多个DMA引擎的控制器可以由被配置用于指针比较和停顿条件检测的逻辑电路构成,并且在各种实施例中这些电路可以以模块的形式构造。例如,逻辑电路可以被配置为支持单个FIFO缓冲区操作。然后可以对这些逻辑电路复制所需的任意次数,以支持期望数量的FIFO缓冲区操作。在各种实施例中,可以根据功耗需求来调整用于比较的地址位的数量。
转向图14,例示了描绘用于单个读取单个写入实现的指针的可能配置的图。注意,尽管图14中所例示的图描绘了单个读取单个写入的情况,但是诸如两个读取单个写入的其他实施方式是可能的并被设想。
在图14所描绘的每种情况中,WRAP值用来指示在连续DMA模式中写指针已经折回到FIFO的起始。当写指针已经折回时,与该缓冲区相关联的读指针可以继续到FIFO的末尾,并且不需要进一步的检查。当前述读指针到达缓冲区的末尾时,WRAP值被清除并且FIFO返回到正常模式。当WRAP值等于零时,读取停顿条件由以下确定:
((RD_PRT–WR_PRT)大于或等于零)
在WRAP值为1的情况中,读指针与写指针之间的类似对比将提供非负结果的写停顿值。图14中所描绘的其余情况是针对读和写都不停顿。
在图14所例示的示例中,情况1、2、6和7适用于一次DMA操作。当DMA FIFO开始时,根据情况1来组织读指针和写指针。允许对FIFO写入,但是读取停顿。在正常操作期间(见情况2),写指针领先读指针并且读取和写入都被允许。在某些情况中,读指针赶上写指针(见情况7),导致读取停顿。当对FIFO的写入完成时(见情况6),写指针可以指向FIFO外部的地址,并且可以允许继续读取直到已经到达FIFO的末尾。
在图14所例示的示例中,除了情况6之外的所有情况都适用于连续的DMA操作。当用于连续的情况时,可以针对FIFO内的每个读/写指针对来维持WRAP位。在某些实施例中,一种类型的DMA中的多于一个可以与其他类型的DMA中的一个进行对比(如,4个读取,1个写入),导致需要多于一个的折回位(wrap bit)。在各种实施例中,可以根据DMA的配置来以不同的方式利用折回位。
在多个写入的情况下,当单个写指针折回时可以设置折回位,并且当每个附加折回位的各自的读指针指示已经出现折回时,可以清除所述每个附加折回位。在多个写入的情况下,当每个写指针折回时可以对折回位进行设置,并且当读指针指示折回时,可以清除所有的附加折回位。
单个FIFO缓冲区可以包括一个输入和多于一个的输出。在这种情况下,有必要比较多于一个的指针以确定用于连接到FIFO缓冲区的DMA引擎的停顿信号。在某些实施例中,如果比较功能分布在可连接到FIFO缓冲区的DMA引擎之间,则可以以集中的方式来执行比较以避免电路的重复和附加的路由。在多处理器阵列系统的每个DMR中,可以利用被配置为比较指针并产生停顿信号的一个或更多个功能块。DMA-FIFO缓冲区和控制器也可以在芯片I/O接口处实现;包括专用于诸如SDRAM芯片之类的外部存储器芯片的接口。在各种实施例中,FIFO缓冲区可以包括任何合适数量的输入和输出端口以连接到更高维度的网络结构。
转向图15,例示了指针比较和停顿单元(pointer compare andstall unit,PCSU)的实施例。在所例示的实施例中,PCSU 1500包括DMA读指针输入1501、DMA读取控制输入1504、DMA写指针输入1502、DMA写入控制输入1503、DMA读取FIFO停顿输出1510以及DMA写入FIFO停顿输出1511。尽管指针输入被描绘为包含9位并且控制输入被描绘为包含4位,但是在其他实施例中,可以利用针对每种类型的输入的任何合适的位宽。
在图15所例示的实施例中,DMA读指针输入1501和DMA写指针输入1502耦接到比较器1505至1508。在各种实施例中,比较器1505至1508可以实现任何合适的比较算法,诸如以上描述的读指针和写指针之间的差异。比较器1505至1508的输出然后可以耦接到停顿逻辑1509。被包括在停顿逻辑1509中的电路可以使用诸如例如与(AND)、或(OR)等之类的任何合适的逻辑函数来对比较器的输出进行组合,以形成DMA写入FIFO停顿输出1511和DMA读取FIFO停顿输出1510。
注意,图15中所例示的PCSU仅仅是示例。在其他实施例中,不同的功能块和块的不同配置是可能的。
在某些情景下,PE对存储器进行读取或写入并与FIFO结构相关联可能是可取的。在某些实施例中,这可以使用附加的DMR和之前描述的DMA FIFO控制器的功能中的至少一些来实现。转向图16,例示了PE读FIFO的仿真的框图。在所例示的实施例中,1605中的正常路由耦接到DMR 1601,DMR 1601又经由附加的路由1606耦接到DMR 1603。DMR 1603进一步耦接到PE 1604。在某些实施例中,DMR 1601可以包括单个写入单个读取的FIFO 1602。在本图中,1607不是DMA FIFO,而仅仅是正在保持来自1606路由链路的值直到PE1604能读取它们的DMR上的INPORT(输入端口)。该路由被停顿直到PE读取值,或者PE被停顿直到下一个值可在端口中获得。
在操作期间,DMA-FIFO 1602可以经由输入端口1607把在1605中从正常路由收到的数据发送到DMR 1603。处理元件1604然后可以经由DMR 1604对输入端口1607执行读取停顿,导致存储在DMA-FIFO 1602中的数据的本地拷贝。在某些实施例中,处理元件1604可以能够以最小的附加等待时间来从DMA-FIFO 1602接收数据。注意,图16中所例示的实施例仅仅是示例。在其他实施例中,不同数量和布置的DMR块和处理元件是可能的。
      DMA—先进的想法
可以把处理插到能以各种方式编程的构造互连的传送路径中。该处理可以对于DMA FIFO模式以及正常的传送模式都存在。简单类型的处理包括比如位交织(bit interleaving)和去交织(de-interleaving)的事情。其他简单的处理可以包括字节交换、字节包装和拆包、字段屏蔽、诸如加法和乘法之类的算术函数等。也可以执行更复杂的功能。对于安全应用有用的功能是加密和解密。可能容易地改编到DMA流功能中的其他计算是CRC、奇偶校验、移位、提取和过滤。上述示例仅仅是出于例示的目的,并非意味着用来限制本说明书的范围。
在许多情况下,需要扫描整个存储器并且计算取决于所扫描的所有位的签名。DMA引擎已经具有用于产生地址序列以扫描存储器的方法,并且增加适度的处理能力使其直接计算纵向奇偶校验、当前的和或当前的积,仅举此几例。可以把输出签名写到能被应用软件访问的一个或更多个寄存器中,以便在应用程序中使用该结果。
一种用途是快速且高效地比较两个或多个数据阵列以测试它们是相同的,方法是计算一个阵列的签名并计算第二个阵列的签名,然后比较签名。对每个阵列的签名计算可以由在时间上分开的同一硬件完成,或者由在空间和/或时间上分开的不同硬件完成。同一个签名计算硬件不需要在两个阵列上使用,只要签名计算相同即可。这允许签名计算在例如不同的DMR或不同的IC芯片中进行。对来自一个或更多个签名计算的签名的比较可以在中心位置进行,或跨多个位置分布,要么在DMA的硬件中要么在PE硬件上执行的软件中。在任何情况下,签名的分布计算可能需要把签名值传输到中心位置或者使签名值沿着比较位置的分布传输。DMA引擎可以被配置为发布用于将阵列的签名值递送到终点以便比较的虫孔路由的消息。签名消息可以比它们代表的数据短得多,因此被更高效地分发。
对数据阵列等效性的验证例如被用于三重模式冗余(triplemodular redundancy,TMR)的方法中,所述TMR取得三个(可能是错误的)计算的结果并针对等效性对它们进行比较,并且如果两个或更多个结果是等效的,则其结果可以被接受为正确。如果每个计算的结果已经是小的,则DMA签名计算将没有帮助,但是如果结果多于几十个字,则DMA签名计算会比用PE计算签名更高效。
针对签名计算的硬件支持的想法不限于DMA引擎,它还可以应用于PE及其支持存储器之间的地址和数据流,所述支持存储器包括数据存储器(DM)和指令存储器(IM)这两者。图25示出了被接进PE和DM之间的地址和数据总线中的和校验单元(sum-check unit)的可能布置。这些和校验单元计算当前的和以计算签名,但是也可以实施其他算术和逻辑处理。和校验单元的输出可以发送到模式冗余“表决者”以确定要接受哪些结果。
尽管已经关于优选实施例描述了本发明的系统和方法,但是并非意在限于本文所阐述的具体形式,相反,意在覆盖可被合理地包括在由所附权利要求限定的本发明的精神和范围内的这种替代、修改和等效。

Claims (23)

1.一种系统,包括:
多个处理器,每个包括多个处理器端口;以及
多个能配置的通信元件,以散布的方式耦接到所述多个处理器,其中每个能配置的通信元件包括:
多个通信端口;
路由引擎,耦接到所述多个通信端口;
多个存储器,其中每个存储器耦接到处理器的子集;
多个直接存储器访问(DMA)引擎,其中所述多个DMA引擎中的每个DMA引擎耦接到所述多个通信端口中的相应的一个,并且其中每个DMA引擎被配置为:
在所述多个存储器的子集和所述通信端口中的相应的一个之间传送数据;并且
处理所传送的数据;
其中所述多个DMA引擎的一个或更多个子集中的每个子集被配置为对所述多个存储器中的存储器的公共部分进行操作,以实现多个先进先出(FIFO)缓冲区中的一个;
DMA控制器,被配置为:
控制所述多个DMA引擎中的一个或更多个的操作;并且
控制所述多个DMA引擎的一个或更多个子集中的一个。
2.根据权利要求1所述的系统,其中,为了控制所述多个DMA引擎中的一个或更多个的操作,DMA控制器还被配置为使得对于对所述多个FIFO缓冲区中的给定的一个FIFO缓冲区的每次单个DMA写入操作能够发生对所述多个FIFO缓冲区中的所述给定的一个FIFO缓冲区的多个DMA读取操作。
3.根据权利要求1所述的系统,其中,为了控制所述多个DMA引擎中的一个或更多个的操作,DMA控制器还被配置为使得对于对所述多个FIFO缓冲区中的给定的一个FIFO缓冲区的每次单个DMA读取操作能够发生对所述多个FIFO缓冲区中的所述给定的一个FIFO缓冲区的多个DMA写入操作。
4.根据权利要求1所述的系统,其中所述多个DMA引擎包括多个DMA读取(DMAR)引擎和多个DMA写入(DMAW)引擎;并且,其中DMA控制器还被配置为使得所述多个DMAR引擎中的给定的一个能够耦合到所述多个DMAW引擎中的给定的一个。
5.根据权利要求1所述的系统,其中,为了处理所传送的数据,所述多个DMA引擎中的每个DMA引擎还被配置为对所传送的数据执行以下中的至少一个:循环冗余校验操作、奇偶校验操作、移位操作、提取操作或过滤操作。
6.根据权利要求1所述的系统,其中,DMA控制器还被配置为针对所述多个DMA引擎中的每个DMA引擎支持多个读取步幅。
7.根据权利要求1所述的系统,其中,DMA控制器还被配置为针对所述多个DMA引擎中的每个DMA引擎支持多个写入步幅。
8.根据权利要求1所述的系统,其中,对所述多个DMA引擎的一个或更多个子集的选择是能编程的。
9.根据权利要求1所述的系统,其中,所述多个FIFO缓冲区中的每个FIFO缓冲区的缓冲区存储器地址参数是能编程的。
10.一种用于操作多处理器系统的方法,该方法包括:
在多个处理器上执行至少一个程序,每个处理器包括至少一个运算逻辑单元、指令处理单元以及多个处理器端口;
其中执行至少一个程序包括:
至少所述多个处理器的子集通过多个能配置的通信元件彼此通信,所述多个处理器中的每一个耦接到多个存储器中的相应的一个,每个能配置的通信元件包括多个通信端口、第一存储器以及路由引擎;以及
控制耦接到所述多个存储器中的一个或更多个的多个直接存储器访问(DMA)引擎,其中所述多个DMA引擎中的每个DMA引擎被配置为在所述通信端口和所述多个存储器中的被选择的通信端口和存储器之间传送数据。
11.根据权利要求10所述的方法,其中,控制所述多个DMA引擎包括实现所述多个存储器中的一个或更多个存储器中的一个或更多个先进先出(FIFO)缓冲区。
12.根据权利要求11所述的方法,其中,控制所述多个DMA引擎还包括使得对于对所述一个或更多个FIFO缓冲区中的给定的一个FIFO缓冲区的每次单个写入操作能够发生对所述一个或更多个FIFO缓冲区中的所述给定的一个FIFO缓冲区的多个读取操作。
13.根据权利要求11所述的方法,其中,控制所述多个DMA引擎还包括使得对于对所述一个或更多个FIFO缓冲区中的给定的一个FIFO缓冲区的每次单个读取操作能够发生对所述一个或更多个FIFO缓冲区中的所述给定的一个FIFO缓冲区的多个写入操作。
14.根据权利要求11所述的方法,其中,所述多个DMA引擎包括多个DMA读取(DMAR)引擎和多个DMA写入(DMAW)引擎。
15.根据权利要求11所述的方法,其中,所述多个DMA引擎包括多个DMA读取(DMAR)引擎和多个DMA写入(DMAW)引擎,其中控制所述多个DMA引擎还包括:
控制所述多个DMAR引擎中的给定的一个和所述多个DMAW引擎中的给定的一个;
根据所述给定的DMAW的写入指针从所述一个或更多个FIFO缓冲区中的给定的FIFO缓冲区的末尾前进到开头的确定,设置折回位;
根据所述给定的DMAR的读取指针从所述给定的FIFO缓冲区的末尾前进到开头的确定,重新设置折回位;
比较所述写入指针和读取指针;以及
根据该比较和所述折回位,停顿所述给定的DMAR引擎和所述给定的DMAW引擎。
16.根据权利要求14所述的方法,其中,控制所述多个DMA引擎还包括:
比较所述多个DMAR引擎中的每个DMAR引擎的读取指针与所述多个DMAW引擎中的相应DMAW引擎的写入指针;
根据该比较来停顿每个DMAR引擎和相应DMAW引擎。
17.根据权利要求12所述的方法,其中,所述多个DMA引擎包括DMA写入(DMAW)引擎和多个DMA读取(DMAR)引擎,并且其中控制所述多个DMA引擎还包括:
比较所述多个DMAR引擎中的每个DMAR引擎的读取指针和DMAW引擎的写入指针;以及
根据该比较来停顿所述多个DMAR引擎和DMAW引擎。
18.根据权利要求13所述的方法,其中,所述多个DMA引擎包括DMA读取(DMAR)引擎和多个DMA写入(DMAW)引擎,并且其中控制所述多个DMA引擎还包括:
比较所述多个DMAW引擎中的每个DMAW引擎的写入指针和DMAR引擎的读取指针;以及
根据该比较来停顿所述多个DMAW引擎和DMAR引擎。
19.根据权利要求10所述的方法,其中,控制所述多个DMA引擎包括针对所述多个DMA引擎提供相应的多个读取步幅。
20.根据权利要求10所述的方法,其中,控制所述多个DMA引擎包括针对所述多个DMA引擎提供相应的多个写入步幅。
21.根据权利要求11所述的方法,其中,控制所述多个DMA引擎包括选择所述多个DMA引擎的子集,以对所述一个或更多个FIFO缓冲区中的每一个进行操作。
22.根据权利要求21所述的方法,其中,选择所述多个DMA引擎的子集包括接收数据,其中选择所述多个DMA引擎的子集是根据所接收的数据。
23.一种系统,包括:
多个处理器;
多个存储器,其中每个存储器耦接到所述多个处理器的子集;
多个部分互连的路由引擎,其中所述多个部分互连的路由引擎中的每个路由引擎耦接到所述多个存储器中的相应的一个;
多个直接存储器访问(DMA)引擎,其中所述多个DMA引擎中的每个DMA引擎被配置为:
在所述多个路由引擎中的给定的一个和所述多个存储器中的给定的一个之间传送数据;并且
处理所传送的数据;
多个DMA控制器,其中所述多个DMA控制器中的每个DMA控制器被配置为控制所述多个DMA引擎的DMA引擎的一个或更多个子集的操作:
其中所述多个DMA引擎的DMA引擎的一个或更多个子集中的每个子集被配置为对所述多个存储器中的给定的一个或更多个存储器的公共部分进行操作以实现先进先出(FIFO)缓冲区。
CN201380060488.0A 2012-11-21 2013-03-08 具有散布处理器dma‑fifo的处理系统 Active CN104813306B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710413773.6A CN107239420B (zh) 2012-11-21 2013-03-08 具有散布处理器dma-fifo的处理系统

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201261728959P 2012-11-21 2012-11-21
US61/728,959 2012-11-21
PCT/US2013/029915 WO2014081457A1 (en) 2012-11-21 2013-03-08 Processing system with interspersed processors dma-fifo

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201710413773.6A Division CN107239420B (zh) 2012-11-21 2013-03-08 具有散布处理器dma-fifo的处理系统

Publications (2)

Publication Number Publication Date
CN104813306A true CN104813306A (zh) 2015-07-29
CN104813306B CN104813306B (zh) 2017-07-04

Family

ID=47913606

Family Applications (3)

Application Number Title Priority Date Filing Date
CN201380060488.0A Active CN104813306B (zh) 2012-11-21 2013-03-08 具有散布处理器dma‑fifo的处理系统
CN201710413773.6A Active CN107239420B (zh) 2012-11-21 2013-03-08 具有散布处理器dma-fifo的处理系统
CN201380060554.4A Active CN104798062B (zh) 2012-11-21 2013-03-27 包含具有多层互连的散布的处理器的处理系统

Family Applications After (2)

Application Number Title Priority Date Filing Date
CN201710413773.6A Active CN107239420B (zh) 2012-11-21 2013-03-08 具有散布处理器dma-fifo的处理系统
CN201380060554.4A Active CN104798062B (zh) 2012-11-21 2013-03-27 包含具有多层互连的散布的处理器的处理系统

Country Status (5)

Country Link
US (9) US9424213B2 (zh)
EP (5) EP2923279B1 (zh)
JP (4) JP6122135B2 (zh)
CN (3) CN104813306B (zh)
WO (2) WO2014081457A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105512076A (zh) * 2015-12-10 2016-04-20 株洲南车时代电气股份有限公司 一种系统识别方法
US12038838B2 (en) 2019-08-13 2024-07-16 Neuroblade Ltd. Distributed processor memory chip with multi-port processor subunits

Families Citing this family (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104813306B (zh) * 2012-11-21 2017-07-04 相干逻辑公司 具有散布处理器dma‑fifo的处理系统
WO2014088698A2 (en) 2012-12-06 2014-06-12 Coherent Logix, Incorporated Processing system with synchronization instruction
CN104348889B (zh) * 2013-08-09 2019-04-16 鸿富锦精密工业(深圳)有限公司 切换开关及电子装置
US10254987B2 (en) * 2013-12-12 2019-04-09 Samsung Electronics Co., Ltd. Disaggregated memory appliance having a management processor that accepts request from a plurality of hosts for management, configuration and provisioning of memory
US20160124872A1 (en) * 2013-12-12 2016-05-05 Samsung Electronics Co., Ltd. Disaggregated memory appliance
US10050843B2 (en) * 2015-02-18 2018-08-14 Netspeed Systems Generation of network-on-chip layout based on user specified topological constraints
WO2016173611A1 (en) * 2015-04-27 2016-11-03 Hewlett-Packard Development Company, L P Memory systems
US9864728B2 (en) * 2015-05-29 2018-01-09 Netspeed Systems, Inc. Automatic generation of physically aware aggregation/distribution networks
US11178072B2 (en) * 2015-06-10 2021-11-16 Mobileye Vision Technologies Ltd. Image processor and methods for processing an image
US20170048144A1 (en) * 2015-08-13 2017-02-16 Futurewei Technologies, Inc. Congestion Avoidance Traffic Steering (CATS) in Datacenter Networks
US9992135B2 (en) * 2015-12-11 2018-06-05 Intel Corporation Apparatus and method for fusion of compute and switching functions of exascale system into a single component by using configurable network-on-chip fabric with distributed dual mode input-output ports and programmable network interfaces
DE102016109342B4 (de) * 2016-05-20 2024-02-22 Infineon Technologies Ag Radarsensorsystem zur gestenerkennung und verfahren zur radarbasierten gestenerkennung
US10243853B2 (en) * 2016-11-21 2019-03-26 Hewlett Packard Enterprise Development Lp Adaptive routing for link-level retry protocol
JP6832050B2 (ja) * 2017-02-23 2021-02-24 セレブラス システムズ インク. 加速化ディープラーニング
EP3607506B1 (en) 2017-04-17 2021-07-14 Cerebras Systems Inc. Fabric vectors for deep learning acceleration
EP3610612B1 (en) 2017-04-17 2022-09-28 Cerebras Systems Inc. Dataflow triggered tasks for accelerated deep learning
US11488004B2 (en) 2017-04-17 2022-11-01 Cerebras Systems Inc. Neuron smearing for accelerated deep learning
CN111149166B (zh) 2017-07-30 2024-01-09 纽罗布拉德有限公司 基于存储器的分布式处理器架构
US11514996B2 (en) 2017-07-30 2022-11-29 Neuroblade Ltd. Memory-based processors
US10832753B2 (en) * 2017-07-31 2020-11-10 General Electric Company Components including structures having decoupled load paths
GB2567465B (en) * 2017-10-12 2020-09-02 Advanced Risc Mach Ltd Message passing in a data processing system
CN111527485B (zh) * 2017-11-03 2023-09-12 相干逻辑公司 存储器网络处理器
CN107807900B (zh) * 2017-11-14 2021-02-19 浙江亿邦通信科技股份有限公司 数据处理系统及服务器
CN109840150B (zh) * 2017-11-29 2021-10-26 北京忆芯科技有限公司 存储器分配器
US10747700B1 (en) * 2017-12-05 2020-08-18 Amazon Technologies, Inc. Dynamically configurable pipeline
US10866753B2 (en) 2018-04-03 2020-12-15 Xilinx, Inc. Data processing engine arrangement in a device
US11379389B1 (en) 2018-04-03 2022-07-05 Xilinx, Inc. Communicating between data processing engines using shared memory
US11567881B1 (en) * 2018-04-03 2023-01-31 Xilinx, Inc. Event-based debug, trace, and profile in device with data processing engine array
US10747690B2 (en) * 2018-04-03 2020-08-18 Xilinx, Inc. Device with data processing engine array
US11372803B2 (en) * 2018-04-03 2022-06-28 Xilinx, Inc. Data processing engine tile architecture for an integrated circuit
US11502934B2 (en) * 2018-08-21 2022-11-15 The George Washington Univesity EZ-pass: an energy performance-efficient power-gating router architecture for scalable on-chip interconnect architecture
WO2020044152A1 (en) 2018-08-28 2020-03-05 Cerebras Systems Inc. Scaled compute fabric for accelerated deep learning
US11321087B2 (en) 2018-08-29 2022-05-03 Cerebras Systems Inc. ISA enhancements for accelerated deep learning
WO2020044238A1 (en) 2018-08-29 2020-03-05 Cerebras Systems Inc. Processor element redundancy for accelerated deep learning
JP7137058B2 (ja) * 2018-09-04 2022-09-14 富士通株式会社 演算処理装置、情報処理装置及び情報処理装置の制御方法
US11356379B1 (en) * 2018-10-01 2022-06-07 Xilinx, Inc. Channelized rate adaptation
US11042416B2 (en) * 2019-03-06 2021-06-22 Google Llc Reconfigurable computing pods using optical networks
US10534734B1 (en) * 2019-04-26 2020-01-14 Dell Products L.P. Processor/endpoint communication coupling configuration system
US10963615B1 (en) * 2019-04-30 2021-03-30 Xilinx, Inc. Data processing engine (DPE) array routing
US11113030B1 (en) * 2019-05-23 2021-09-07 Xilinx, Inc. Constraints for applications in a heterogeneous programming environment
TW202122993A (zh) * 2019-08-13 2021-06-16 埃利亞德 希勒爾 記憶體式處理器
CN110740005B (zh) * 2019-10-25 2021-12-24 网络通信与安全紫金山实验室 一种基于路径分多址的上行链路信道预测方法及预测系统
US11927508B1 (en) * 2020-01-21 2024-03-12 Elemental Scientific, Inc. System and method for handling small samples with multiple vacuum configurations
US11184245B2 (en) 2020-03-06 2021-11-23 International Business Machines Corporation Configuring computing nodes in a three-dimensional mesh topology
KR20220003621A (ko) * 2020-03-26 2022-01-10 그래프코어 리미티드 2개의 내장된 링을 구비한 네트워크 컴퓨터
US11144482B1 (en) 2020-05-05 2021-10-12 Micron Technology, Inc. Bidirectional interface configuration for memory
US11694016B2 (en) * 2020-06-12 2023-07-04 Synopsys, Inc. Fast topology bus router for interconnect planning
GB202011959D0 (en) * 2020-07-31 2020-09-16 Nordic Semiconductor Asa Hardware accelerator
US11443091B1 (en) 2020-07-31 2022-09-13 Xilinx, Inc. Data processing engines with cascade connected cores
US11288222B1 (en) * 2020-09-28 2022-03-29 Xilinx, Inc. Multi-die integrated circuit with data processing engine array
CN114385528A (zh) 2020-10-16 2022-04-22 瑞昱半导体股份有限公司 直接记忆体存取控制器、使用其之电子装置以及操作其的方法
US11593164B2 (en) * 2021-03-03 2023-02-28 Microsoft Technology Licensing, Llc Data transfer scheduling for hardware accelerator
US11336287B1 (en) 2021-03-09 2022-05-17 Xilinx, Inc. Data processing engine array architecture with memory tiles
US11520717B1 (en) 2021-03-09 2022-12-06 Xilinx, Inc. Memory tiles in data processing engine array
US20230057903A1 (en) 2021-08-20 2023-02-23 Xilinx, Inc. Controlling a data processing array using an array controller
US11762560B2 (en) * 2021-12-06 2023-09-19 Meta Platforms, Inc. Optimizing NOC performance using crossbars
US11848670B2 (en) 2022-04-15 2023-12-19 Xilinx, Inc. Multiple partitions in a data processing array
US12079158B2 (en) 2022-07-25 2024-09-03 Xilinx, Inc. Reconfigurable neural engine with extensible instruction set architecture
WO2024117988A1 (en) * 2022-11-28 2024-06-06 Procenne Teknoloji̇ Anoni̇m Şi̇rketi̇ Custom direct memory access module (cdmam) and how it works
TWI843351B (zh) * 2022-12-21 2024-05-21 新唐科技股份有限公司 多處理器裝置、資料處理系統與周邊控制器共用方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050066245A1 (en) * 2003-08-29 2005-03-24 Infineon Technologies Ag Arrangement having a data processing device and a memory
US20090313399A1 (en) * 2008-06-13 2009-12-17 Texas Instruments Incorporated Direct memory access channel
CN101751373A (zh) * 2008-11-28 2010-06-23 上海芯豪微电子有限公司 基于单一指令集微处理器运算单元的可配置多核/众核系统
CN101937415A (zh) * 2010-09-17 2011-01-05 中国科学院上海技术物理研究所 嵌入式信号处理平台的处理器内外数据交换系统
CN102063408A (zh) * 2010-12-13 2011-05-18 北京时代民芯科技有限公司 一种多核处理器片内数据总线
US7958341B1 (en) * 2008-07-07 2011-06-07 Ovics Processing stream instruction in IC of mesh connected matrix of processors containing pipeline coupled switch transferring messages over consecutive cycles from one link to another link or memory
CN102231142A (zh) * 2011-07-21 2011-11-02 浙江大学 一种带有仲裁器的多通道dma控制器
CN202150855U (zh) * 2009-06-18 2012-02-22 深圳粤和通科技有限公司 一种sonet/sdh接口装置
CN102667745A (zh) * 2009-11-18 2012-09-12 日本电气株式会社 多核系统、多核系统的控制方法以及在非暂态可读介质中存储的程序
CN102759952A (zh) * 2011-04-29 2012-10-31 富泰华工业(深圳)有限公司 嵌入式系统

Family Cites Families (131)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4989113A (en) * 1987-03-13 1991-01-29 Texas Instruments Incorporated Data processing device having direct memory access with improved transfer control
US5249292A (en) * 1989-03-31 1993-09-28 Chiappa J Noel Data packet switch using a primary processing unit to designate one of a plurality of data stream control circuits to selectively handle the header processing of incoming packets in one data packet stream
US5175733A (en) * 1990-12-27 1992-12-29 Intel Corporation Adaptive message routing for multi-dimensional networks
US5504670A (en) * 1993-03-31 1996-04-02 Intel Corporation Method and apparatus for allocating resources in a multiprocessor system
US5835733A (en) * 1994-12-22 1998-11-10 Texas Instruments Incorporated Method and apparatus for implementing a single DMA controller to perform DMA operations for devices on multiple buses in docking stations, notebook and desktop computer system
US5519701A (en) * 1995-03-29 1996-05-21 International Business Machines Corporation Architecture for high performance management of multiple circular FIFO storage means
US5721878A (en) * 1995-06-07 1998-02-24 International Business Machines Corporation Multimedia control system and method for controlling multimedia program presentation
JP2996183B2 (ja) * 1996-08-16 1999-12-27 日本電気株式会社 Dma機能を備えたデータ処理装置
US5790397A (en) * 1996-09-17 1998-08-04 Marathon Technologies Corporation Fault resilient/fault tolerant computing
JP3206458B2 (ja) * 1996-10-18 2001-09-10 日本電気株式会社 Dma転送方式
US6151641A (en) * 1997-09-30 2000-11-21 Lsi Logic Corporation DMA controller of a RAID storage controller with integrated XOR parity computation capability adapted to compute parity in parallel with the transfer of data segments
US6363411B1 (en) * 1998-08-05 2002-03-26 Mci Worldcom, Inc. Intelligent network
JP3748489B2 (ja) * 1998-03-11 2006-02-22 キヤノン株式会社 画像処理装置、画像処理方法及びコンピュータ読み取り可能な記憶媒体
US6065071A (en) * 1998-03-26 2000-05-16 Nvidia Corporation Method and apparatus for trapping unimplemented operations in input/output devices
US6633569B2 (en) * 1998-04-16 2003-10-14 Samsung Electronics Co., Ltd. System and method for routing data cells through an ATM architecture using quality of service data in a service control point
US6070182A (en) * 1998-06-05 2000-05-30 Intel Corporation Data processor having integrated boolean and adder logic for accelerating storage and networking applications
US6356964B1 (en) * 1998-08-31 2002-03-12 International Business Machines Corporation Method and apparatus for enabling location-independent and location-transparent interaction between a program and a user
US6425021B1 (en) * 1998-11-16 2002-07-23 Lsi Logic Corporation System for transferring data packets of different context utilizing single interface and concurrently processing data packets of different contexts
US7933295B2 (en) * 1999-04-13 2011-04-26 Broadcom Corporation Cable modem with voice processing capability
US6981176B2 (en) * 1999-05-10 2005-12-27 Delphi Technologies, Inc. Secured microcontroller architecture
US6484134B1 (en) * 1999-06-20 2002-11-19 Intel Corporation Property coverage in formal verification
US6772280B1 (en) * 1999-06-22 2004-08-03 Seiko Epson Corporation First-in first-out storage device
JP3764015B2 (ja) * 1999-12-13 2006-04-05 富士通株式会社 メモリアクセス方法及びマルチプロセッサシステム
US6857043B1 (en) * 2000-04-28 2005-02-15 Altera Corporation Shift register implementations of first-in/first-out memories utilizing a double increment gray code counter
US6954462B1 (en) * 2000-07-31 2005-10-11 Cisco Technology, Inc. Method and apparatus for determining a multilayer switching path
US7196710B1 (en) * 2000-08-23 2007-03-27 Nintendo Co., Ltd. Method and apparatus for buffering graphics data in a graphics system
US7369665B1 (en) * 2000-08-23 2008-05-06 Nintendo Co., Ltd. Method and apparatus for mixing sound signals
US6874039B2 (en) * 2000-09-08 2005-03-29 Intel Corporation Method and apparatus for distributed direct memory access for systems on chip
JP3702790B2 (ja) * 2001-01-10 2005-10-05 株式会社デンソー マイクロコンピュータ
US6885987B2 (en) * 2001-02-09 2005-04-26 Fastmobile, Inc. Method and apparatus for encoding and decoding pause information
US7336380B2 (en) * 2001-02-13 2008-02-26 Heidelberger Druckmaschinen Ag Raster generation system and method of processing raster data
JP2002298502A (ja) * 2001-04-02 2002-10-11 Sanyo Electric Co Ltd 光ディスク記録再生装置の制御方法
US20020161941A1 (en) * 2001-04-30 2002-10-31 Sony Corporation And Electronics, Inc System and method for efficiently performing a data transfer operation
US6691200B1 (en) * 2001-05-01 2004-02-10 Pericom Semiconductor Corp. Multi-port PCI-to-PCI bridge with combined address FIFOs but separate data FIFOs for concurrent transactions
US7152151B2 (en) * 2002-07-18 2006-12-19 Ge Fanuc Embedded Systems, Inc. Signal processing resource for selective series processing of data in transit on communications paths in multi-processor arrangements
JP3925105B2 (ja) * 2001-05-16 2007-06-06 日本電気株式会社 マルチプロセッサシステム
JP4318407B2 (ja) * 2001-05-17 2009-08-26 パイオニア株式会社 受信装置及びそのフロー制御方法、送信装置及びそのフロー制御方法
US20030023716A1 (en) * 2001-07-25 2003-01-30 Loyd Aaron Joel Method and device for monitoring the performance of a network
US6721826B2 (en) * 2001-09-25 2004-04-13 Lsi Logic Corporation Buffer partitioning for managing multiple data streams
US6904040B2 (en) * 2001-10-05 2005-06-07 International Business Machines Corporaiton Packet preprocessing interface for multiprocessor network handler
US7200144B2 (en) * 2001-10-18 2007-04-03 Qlogic, Corp. Router and methods using network addresses for virtualization
US7310319B2 (en) * 2001-11-02 2007-12-18 Intel Corporation Multiple-domain processing system using hierarchically orthogonal switching fabric
US6912602B2 (en) * 2001-11-20 2005-06-28 Broadcom Corporation System having two or more packet interfaces, a switch, and a shared packet DMA circuit
JP3875121B2 (ja) * 2002-03-01 2007-01-31 株式会社エヌ・ティ・ティ・ドコモ 通信システム、通信方法、転送装置及びネットワーク管理装置
US20030177125A1 (en) * 2002-03-18 2003-09-18 Dmitrii Loukianov Enhanced residential gateway and associated methods
US6792506B2 (en) * 2002-03-29 2004-09-14 Emc Corporation Memory architecture for a high throughput storage processor
JP3866611B2 (ja) * 2002-05-08 2007-01-10 株式会社東芝 記録停止処理方法及びデータ記録装置
US7415594B2 (en) 2002-06-26 2008-08-19 Coherent Logix, Incorporated Processing system with interspersed stall propagating processors and communication elements
US6944754B2 (en) * 2002-10-02 2005-09-13 Wisconsin Alumni Research Foundation Method and apparatus for parallel execution of computer software using a distilled program
US8037224B2 (en) * 2002-10-08 2011-10-11 Netlogic Microsystems, Inc. Delegating network processor operations to star topology serial bus interfaces
US7024523B1 (en) * 2002-10-25 2006-04-04 Adaptec, Inc. Host adapter integrated data FIFO and data cache and method for improved host adapter sourcing latency
US7733783B2 (en) * 2002-12-03 2010-06-08 Cedar Point Communications, Inc. Ethernet network availability
US7525989B2 (en) * 2002-12-16 2009-04-28 Intel Corporation System, method and device for time slot status messaging among SONET nodes
FR2849247B1 (fr) * 2002-12-18 2005-10-07 Oberthur Card Syst Sa Dispositif optimise de communication de donnees numeriques dans une carte a microcircuit
US7249162B2 (en) * 2003-02-25 2007-07-24 Microsoft Corporation Adaptive junk message filtering system
KR101014664B1 (ko) * 2003-03-28 2011-02-16 삼성전자주식회사 복수의 데이터 스트림 간의 연속 재생을 보장하는 재생방법 및 그 재생 장치
JP3649226B2 (ja) * 2003-05-20 2005-05-18 セイコーエプソン株式会社 データ転送制御装置、電子機器及びデータ転送制御方法
US6981123B2 (en) * 2003-05-22 2005-12-27 Seagate Technology Llc Device-managed host buffer
DE10324014A1 (de) * 2003-05-27 2005-01-13 Micronas Gmbh Adressgenerator, Betriebsverfahren dafür und diesen verwendendes Daten verarbeitendes System
US20050010761A1 (en) * 2003-07-11 2005-01-13 Alwyn Dos Remedios High performance security policy database cache for network processing
US20050058130A1 (en) * 2003-08-04 2005-03-17 Christ Chris B. Method and apparatus for assigning data traffic classes to virtual channels in communications networks
EP1654819B1 (en) * 2003-08-15 2013-05-15 Napatech A/S A data merge unit, a method of producing an interleaved data stream, a network analyser and a method of analysing a network
DE602004009324T2 (de) * 2003-09-09 2008-07-10 Koninklijke Philips Electronics N.V. Integrierte datenverarbeitungsschaltung mit mehreren programmierbaren prozessoren
US8014290B2 (en) * 2003-10-17 2011-09-06 Hewlett-Packard Development Company, L.P. Traffic flow management through a multipath network
TW200532454A (en) * 2003-11-12 2005-10-01 Gatechange Technologies Inc System and method for message passing fabric in a modular processor architecture
GB0407144D0 (en) * 2004-03-30 2004-05-05 British Telecomm Networks
US8081566B1 (en) * 2004-04-19 2011-12-20 Rockstar BIDCO, LLP Method and apparatus for indicating congestion in a source routed network
US7433363B2 (en) * 2004-08-23 2008-10-07 The United States Of America As Represented By The Secretary Of The Navy Low latency switch architecture for high-performance packet-switched networks
DE102004046822A1 (de) * 2004-09-27 2006-03-30 Infineon Technologies Ag Verfahren zum Übertragen von Daten zwischen einem Speicher und mehreren peripheren Einheiten mit Hilfe einer Direct Memory Access-Steuerung sowie entsprechende Direct Memory Access-Steuervorrichtung
US7680962B2 (en) * 2004-12-22 2010-03-16 Nec Electronics Corporation Stream processor and information processing apparatus
JP4456490B2 (ja) * 2005-01-14 2010-04-28 富士通株式会社 Dma装置
JP4601557B2 (ja) * 2005-02-07 2010-12-22 株式会社ソニー・コンピュータエンタテインメント マルチプロセッサシステムにおいてプロセッサのセキュアな連携を行う方法および装置
US8903074B2 (en) * 2005-03-04 2014-12-02 Tekelec Global, Inc. Methods, systems, and computer program products for congestion-based routing of telecommunications signaling messages
US7634584B2 (en) * 2005-04-27 2009-12-15 Solarflare Communications, Inc. Packet validation in virtual network interface architecture
US20070044003A1 (en) * 2005-08-04 2007-02-22 Jack Doweck Method and apparatus of detecting and correcting soft error
US7630307B1 (en) * 2005-08-18 2009-12-08 At&T Intellectual Property Ii, Lp Arrangement for minimizing data overflow by managing data buffer occupancy, especially suitable for fibre channel environments
US7757280B2 (en) * 2006-01-17 2010-07-13 International Business Machines Corporation Method and system for memory protection and security using credentials
US8826228B2 (en) * 2006-03-27 2014-09-02 Coherent Logix, Incorporated Programming a multi-processor system
US7478300B2 (en) * 2006-04-28 2009-01-13 International Business Machines Corporation Method for testing functional boundary logic at asynchronous clock boundaries of an integrated circuit device
US10097612B2 (en) * 2006-05-26 2018-10-09 Fuze, Inc. Selecting routes through a network
US20080159150A1 (en) * 2006-12-28 2008-07-03 Furquan Ahmed Ansari Method and Apparatus for Preventing IP Datagram Fragmentation and Reassembly
US7841010B2 (en) * 2007-01-08 2010-11-23 Apple Inc. Software or other information integrity verification using variable block length and selection
US7966435B2 (en) * 2007-01-11 2011-06-21 International Business Machines Corporation Integrated circuit design structure for an asychronous data interface
US7934025B2 (en) * 2007-01-24 2011-04-26 Qualcomm Incorporated Content terminated DMA
US8473269B1 (en) * 2007-02-27 2013-06-25 Xilinx, Inc. System-level hardware and software development and co-simulation system
US7889743B2 (en) * 2007-04-19 2011-02-15 Lockheed Martin Corporation Information dissemination method and system having minimal network bandwidth utilization
JP2008293484A (ja) * 2007-04-27 2008-12-04 Panasonic Corp バッファメモリ共有装置
US7756027B1 (en) * 2007-06-13 2010-07-13 Juniper Networks, Inc. Automatic configuration of virtual network switches
US7761687B2 (en) * 2007-06-26 2010-07-20 International Business Machines Corporation Ultrascalable petaflop parallel supercomputer
US20090005964A1 (en) * 2007-06-28 2009-01-01 Apple Inc. Intelligent Route Guidance
US7822889B2 (en) * 2007-08-27 2010-10-26 International Business Machines Corporation Direct/indirect transmission of information using a multi-tiered full-graph interconnect architecture
US8209702B1 (en) * 2007-09-27 2012-06-26 Emc Corporation Task execution using multiple pools of processing threads, each pool dedicated to execute different types of sub-tasks
US20090086874A1 (en) * 2007-09-28 2009-04-02 Junning Wang Apparatus and method of elastic buffer control
US8006103B2 (en) * 2007-10-26 2011-08-23 Hewlett-Packard Development Company, L.P. TPM device for multi-processor systems
GB2455496B (en) * 2007-10-31 2012-05-30 Hewlett Packard Development Co Error detection method and apparatus
US7877524B1 (en) * 2007-11-23 2011-01-25 Pmc-Sierra Us, Inc. Logical address direct memory access with multiple concurrent physical ports and internal switching
US8271700B1 (en) * 2007-11-23 2012-09-18 Pmc-Sierra Us, Inc. Logical address direct memory access with multiple concurrent physical ports and internal switching
JP5025506B2 (ja) * 2008-01-25 2012-09-12 アラクサラネットワークス株式会社 中継装置と、ネットワークシステムと、ネットワークシステムの制御方法
JP4623139B2 (ja) * 2008-05-27 2011-02-02 沖電気工業株式会社 ルータ装置
CN102124489B (zh) * 2008-08-17 2014-08-06 杜比实验室特许公司 图像的签名推导
WO2010052826A1 (ja) * 2008-11-05 2010-05-14 日本電気株式会社 通信装置、ネットワーク及びそれらに用いる経路制御方法
CN101739241A (zh) * 2008-11-12 2010-06-16 中国科学院微电子研究所 一种片上多核dsp簇和应用扩展方法
US8112491B1 (en) * 2009-01-16 2012-02-07 F5 Networks, Inc. Methods and systems for providing direct DMA
US8942113B2 (en) * 2009-05-07 2015-01-27 Verizon Patent And Licensing Inc. System and method for dynamically adjusting routing metrics based on power consumption
CN101930416B (zh) * 2009-06-21 2013-05-29 先耀无线股份有限公司 硬件协助处理器间的沟通
CN102687510B (zh) * 2009-07-06 2014-11-05 松下电器产业株式会社 图像解码装置、图像编码装置、图像解码方法、图像编码方法及集成电路
JP5769093B2 (ja) * 2009-09-11 2015-08-26 コミサリアト ア レネルジー アトミクー エ オ エネルジーズ アルタナティヴズ ダイレクトメモリアクセスコントローラ、その方法およびコンピュータプログラム
JP5527512B2 (ja) * 2009-09-28 2014-06-18 ソニー株式会社 バスプロトコル変換装置及びバスプロトコル変換方法
FR2951290B1 (fr) * 2009-10-08 2011-12-09 Commissariat Energie Atomique Controleur d'acces direct en memoire a sources multiples, procede et programme d'ordinateur correspondants
US8473818B2 (en) * 2009-10-12 2013-06-25 Empire Technology Development Llc Reliable communications in on-chip networks
US8086766B2 (en) * 2010-01-15 2011-12-27 International Business Machines Corporation Support for non-locking parallel reception of packets belonging to a single memory reception FIFO
US9390172B2 (en) * 2009-12-03 2016-07-12 Microsoft Technology Licensing, Llc Communication channel between web application and process outside browser
JP2011139220A (ja) * 2009-12-28 2011-07-14 Toshiba Corp 再生制御装置
JP2011181129A (ja) * 2010-02-26 2011-09-15 Renesas Electronics Corp 半導体集積回路およびそれを使用したディスクドライブ記録再生装置
US8543805B2 (en) * 2010-04-21 2013-09-24 Citrix Systems, Inc. Systems and methods for split proxying of SSL via WAN appliances
US8233482B2 (en) * 2010-04-22 2012-07-31 Robert Paul Morris Methods, systems, and computer program products for disabling an operative coupling to a network
US8880866B2 (en) 2010-10-15 2014-11-04 Coherent Logix, Incorporated Method and system for disabling communication paths in a multiprocessor fabric by setting register values to disable the communication paths specified by a configuration
US9552206B2 (en) * 2010-11-18 2017-01-24 Texas Instruments Incorporated Integrated circuit with control node circuitry and processing circuitry
JP2012186570A (ja) * 2011-03-03 2012-09-27 Fujitsu Ltd 中継ステーション及び中継方法
JP5703909B2 (ja) * 2011-03-31 2015-04-22 富士通株式会社 情報処理装置、並列計算機システム、および並列計算機システムの制御方法
WO2012140673A2 (en) * 2011-04-11 2012-10-18 Ineda Systems Pvt. Ltd Audio controller
US8879397B2 (en) * 2011-05-13 2014-11-04 Polytechnic Institute Of New York University Balancing load in a network, such as a data center network, using flow based routing
US8989029B2 (en) * 2011-06-10 2015-03-24 Comcast Cable Communications, Llc Quality of service in packet networks
CN102354294B (zh) * 2011-08-23 2015-04-22 西安空间无线电技术研究所 一种星载dsp芯片的空间单粒子翻转检测方法
JP5914660B2 (ja) * 2011-08-23 2016-05-11 華為技術有限公司Huawei Technologies Co.,Ltd. データ信頼性を検出するための方法及び装置
US8811183B1 (en) * 2011-10-04 2014-08-19 Juniper Networks, Inc. Methods and apparatus for multi-path flow control within a multi-stage switch fabric
WO2013128494A1 (en) * 2012-03-02 2013-09-06 Hitachi, Ltd. Storage system and data transfer control method
US20140019650A1 (en) * 2012-07-10 2014-01-16 Zhi Bin Li Multi-Write Bit-Fill FIFO
US9942161B1 (en) * 2012-09-29 2018-04-10 Western Digital Technologies, Inc. Methods and systems for configuring and updating session-based quality of service for multimedia traffic in a local area network
CN104813306B (zh) * 2012-11-21 2017-07-04 相干逻辑公司 具有散布处理器dma‑fifo的处理系统
US20160344677A1 (en) * 2015-05-22 2016-11-24 Microsoft Technology Licensing, Llc Unified messaging platform for providing interactive semantic objects

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050066245A1 (en) * 2003-08-29 2005-03-24 Infineon Technologies Ag Arrangement having a data processing device and a memory
US20090313399A1 (en) * 2008-06-13 2009-12-17 Texas Instruments Incorporated Direct memory access channel
US7958341B1 (en) * 2008-07-07 2011-06-07 Ovics Processing stream instruction in IC of mesh connected matrix of processors containing pipeline coupled switch transferring messages over consecutive cycles from one link to another link or memory
CN101751373A (zh) * 2008-11-28 2010-06-23 上海芯豪微电子有限公司 基于单一指令集微处理器运算单元的可配置多核/众核系统
CN202150855U (zh) * 2009-06-18 2012-02-22 深圳粤和通科技有限公司 一种sonet/sdh接口装置
CN102667745A (zh) * 2009-11-18 2012-09-12 日本电气株式会社 多核系统、多核系统的控制方法以及在非暂态可读介质中存储的程序
CN101937415A (zh) * 2010-09-17 2011-01-05 中国科学院上海技术物理研究所 嵌入式信号处理平台的处理器内外数据交换系统
CN102063408A (zh) * 2010-12-13 2011-05-18 北京时代民芯科技有限公司 一种多核处理器片内数据总线
CN102759952A (zh) * 2011-04-29 2012-10-31 富泰华工业(深圳)有限公司 嵌入式系统
CN102231142A (zh) * 2011-07-21 2011-11-02 浙江大学 一种带有仲裁器的多通道dma控制器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105512076A (zh) * 2015-12-10 2016-04-20 株洲南车时代电气股份有限公司 一种系统识别方法
CN105512076B (zh) * 2015-12-10 2018-08-24 湖南中车时代通信信号有限公司 一种系统识别方法
US12038838B2 (en) 2019-08-13 2024-07-16 Neuroblade Ltd. Distributed processor memory chip with multi-port processor subunits

Also Published As

Publication number Publication date
US9990241B2 (en) 2018-06-05
US9424213B2 (en) 2016-08-23
JP6122135B2 (ja) 2017-04-26
US20180267846A1 (en) 2018-09-20
EP3142016B1 (en) 2021-10-13
EP3151128A1 (en) 2017-04-05
CN104798062A (zh) 2015-07-22
JP2015535630A (ja) 2015-12-14
EP3789884B1 (en) 2023-08-02
EP3142016A1 (en) 2017-03-15
CN107239420A (zh) 2017-10-10
EP2923275A1 (en) 2015-09-30
WO2014081457A1 (en) 2014-05-30
US20210326193A1 (en) 2021-10-21
US20140143470A1 (en) 2014-05-22
EP3789884A1 (en) 2021-03-10
EP3789884C0 (en) 2023-08-02
JP6453759B2 (ja) 2019-01-16
US11030023B2 (en) 2021-06-08
US9720867B2 (en) 2017-08-01
JP2017123197A (ja) 2017-07-13
EP2923275B1 (en) 2016-11-02
EP2923279A1 (en) 2015-09-30
CN104813306B (zh) 2017-07-04
EP2923279B1 (en) 2016-11-02
CN104798062B (zh) 2017-11-14
US10185608B2 (en) 2019-01-22
US10838787B2 (en) 2020-11-17
US20160335218A1 (en) 2016-11-17
US20170286196A1 (en) 2017-10-05
JP6412975B2 (ja) 2018-10-24
JP2016504668A (ja) 2016-02-12
WO2014081461A1 (en) 2014-05-30
JP6856612B2 (ja) 2021-04-07
CN107239420B (zh) 2020-05-05
JP2019040641A (ja) 2019-03-14
EP3151128B1 (en) 2020-11-04
US20160335207A1 (en) 2016-11-17
US20190155666A1 (en) 2019-05-23
US20140143520A1 (en) 2014-05-22
US10521285B2 (en) 2019-12-31
US20200117521A1 (en) 2020-04-16
US9430422B2 (en) 2016-08-30

Similar Documents

Publication Publication Date Title
CN104798062B (zh) 包含具有多层互连的散布的处理器的处理系统
Tatas et al. Designing 2D and 3D network-on-chip architectures
DeHon Robust, high-speed network design for large-scale multiprocessing
Villamon Design Space Exploration for Networks on Chip
Tyagi Adaptive routing algorithm for 3D network-on-chip
Bhardwaj On Multicast in Asynchronous Networks-on-Chip: Techniques, Architectures, and FPGA Implementation
Naqvi A non-blocking fault-tolerant asynchronous networks-on-chip router
Adanova Cost-effective fault tolerant routing in networks on chip

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant