CN104733476A - 一种阵列基板、显示面板及显示装置 - Google Patents
一种阵列基板、显示面板及显示装置 Download PDFInfo
- Publication number
- CN104733476A CN104733476A CN201510142741.8A CN201510142741A CN104733476A CN 104733476 A CN104733476 A CN 104733476A CN 201510142741 A CN201510142741 A CN 201510142741A CN 104733476 A CN104733476 A CN 104733476A
- Authority
- CN
- China
- Prior art keywords
- wire
- array base
- base palte
- underlay substrate
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明公开了一种阵列基板、显示面板及显示装置,该阵列基板包括:衬底基板和位于衬底基板上的导线;由于导线的图形的表面积大于导线的图形在衬底基板的正投影的面积,这样,在导线的图形在衬底基板的正投影的面积一定的前提下,可以增大导线的横截面积,从而可以降低导线的电阻,进而可以在保证显示面板的分辨率的前提下,降低显示面板的功耗。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板及显示装置。
背景技术
随着显示技术的不断发展,发光二极管(Light Emitting Diode,LED)、有机发光二极管(Organic Light Emitting Diode,OLED)、等离子显示器(PlasmaDisplay Panel,PDP)及液晶显示器(Liquid Crystal Display,LCD)等平板显示器发展迅速。
以液晶显示器为例进行说明,在液晶显示器的阵列基板上设置有相互绝缘且交叉而置的多条栅线和多条数据线,相邻的两条栅线和相邻的两条数据线限定一个像素单元。随着液晶显示器的分辨率的提高,液晶显示器中单位面积内像素单元的数量增多,相应地,栅线和数据线的线宽减小,即栅线和数据线传输电信号的横截面积减小。由电阻的公式可知,栅线和数据线传输电信号的横截面积减小会导致栅线和数据线的电阻增大,从而会导致液晶显示器的功耗增加。
因此,如何在不影响平板显示器的分辨率的前提下,降低其功耗,是本领域技术人员亟需解决的技术问题。
发明内容
有鉴于此,本发明实施例提供了一种阵列基板、显示面板及显示装置,用以在不影响平板显示器的分辨率的前提下,降低其功耗。
因此,本发明实施例提供了一种阵列基板,包括:衬底基板和位于所述衬底基板上的导线;
所述导线的图形的表面积大于所述导线的图形在所述衬底基板的正投影的面积。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,还包括:位于所述导线所在膜层与所述衬底基板之间、且与所述导线接触的绝缘层;
所述绝缘层在与所述导线的图形对应的区域具有至少一个倒梯形的凹陷部,所述导线的图形至少填充于所述凹陷部内,且填充于所述凹陷部内的导线的表面积大于所述凹陷部的梯形底面积。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,还包括:位于所述导线所在膜层与所述衬底基板之间、且与所述导线接触的绝缘层;
所述绝缘层在与所述导线的图形对应的区域具有至少一个正梯形的凸起部,所述导线的图形至少包覆在所述凸起部的外侧,且包覆在所述凸起部的外侧的导线的表面积大于所述凸起部的梯形底面积。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述阵列基板为有机电致发光显示面板中的阵列基板;所述阵列基板还包括:位于所述衬底基板上的多个像素电路;
所述导线为连接每个所述像素电路中各部件的连接线、为每个所述像素电路提供电信号的信号线、以及与所述信号线电性连接的外围走线中的任意一种或几种。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述阵列基板为液晶显示面板中的阵列基板;
所述导线为栅线、数据线、以及与所述栅线和所述数据线电性连接的外围走线中的任意一种或几种。
本发明实施例还提供了一种显示面板,包括:本发明实施例提供的上述阵列基板。
本发明实施例还提供了一种显示装置,包括:本发明实施例提供的上述显示面板。
本发明实施例提供的上述阵列基板、显示面板及显示装置,该阵列基板包括:衬底基板和位于衬底基板上的导线;由于导线的图形的表面积大于导线的图形在衬底基板的正投影的面积,这样,在导线的图形在衬底基板的正投影的面积一定的前提下,可以增大导线的横截面积,从而可以降低导线的电阻,进而可以在保证显示面板的分辨率的前提下,降低显示面板的功耗。
附图说明
图1为本发明实例一中的阵列基板的结构示意图;
图2和图3分别为图1沿AA方向的剖面图;
图4为本发明实例二中的阵列基板的结构示意图;
图5和图6分别为图4沿BB方向的剖面图。
具体实施方式
下面结合附图,对本发明实施例提供的一种阵列基板、显示面板及显示装置的具体实施方式进行详细地说明。
附图中各膜层的形状和厚度不反映阵列基板的真实比例,目的只是示意说明本发明内容。
本发明实施例提供的一种阵列基板,包括:衬底基板和位于衬底基板上的导线;
导线的图形的表面积大于导线的图形在衬底基板的正投影的面积。
本发明实施例提供的上述阵列基板,由于导线的图形的表面积大于导线的图形在衬底基板的正投影的面积,这样,在导线的图形在衬底基板的正投影的面积一定的前提下,可以增大导线的横截面积,从而可以降低导线的电阻;这样,在将本发明实施例提供的上述阵列基板应用于显示面板中时,可以在保证显示面板的分辨率的前提下,降低显示面板的功耗。
在具体实施时,本发明实施例提供的上述阵列基板可以应用于有机电致发光显示面板中;或者,本发明实施例提供的上述阵列基板也可以应用于液晶显示面板中;或者,本发明实施例提供的上述阵列基板还可以应用于其他类似的平板显示面板中,在此不做限定。
下面以两个具体的实例对本发明实施例提供的上述阵列基板分别应用于有机电致发光显示面板和液晶显示面板时的具体实现方式进行详细的说明。
实例一:本发明实施例提供的上述阵列基板应用于有机电致发光显示面板,导线可以为连接每个像素电路中各部件的连接线、为每个像素电路提供电信号的信号线、以及与信号线电性连接的外围走线中的任意一种或几种,在此不做限定。
具体地,本发明实施例提供的上述阵列基板,如图1所示,在衬底基板上设置有呈阵列排布的多个像素电路2,图1以每个像素电路2包括薄膜晶体管T1和T2、电容c和有机电致发光结构OLED为例进行说明,在衬底基板上还设置有为每个像素电路2提供电信号的信号线,例如,数据信号线3、扫描信号线4和参考信号线5。
具体地,本发明实施例提供的上述阵列基板,如图2和图3所示,图2和图3为图1沿AA方向的剖面图的两种形式,薄膜晶体管T1的源极6和漏极7与有源层8电性连接,薄膜晶体管T1的有源层8与栅极9相互绝缘;薄膜晶体管T1的源极6与数据信号线3电性连接,薄膜晶体管T1的漏极7通过连接线10与电容c的一端电性连接。
在本发明实施例提供的上述阵列基板中,如图2所示,还可以包括:位于数据信号线3和连接线10所在膜层与衬底基板1之间、且与数据信号线3和连接线10接触的绝缘层11;绝缘层11在与数据信号线3的图形对应的区域具有一个倒梯形的凹陷部,数据信号线3的图形至少填充于凹陷部内,且填充于凹陷部内的数据信号线3的表面积大于凹陷部的梯形底面积,这样,可以在数据信号线3的图形在衬底基板1的正投影的面积一定的前提下,增大数据信号线3传输电信号的横截面积,从而达到降低数据信号线3的电阻的目的;同理,绝缘层11在与连接线10的图形对应的区域具有一个倒梯形的凹陷部,连接线10的图形至少填充于凹陷部内,且填充于凹陷部内的连接线10的表面积大于凹陷部的梯形底面积,这样,可以在连接线10的图形在衬底基板1的正投影的面积一定的前提下,增大连接线10传输电信号的横截面积,从而达到降低连接线10的电阻的目的。
在本发明实施例提供的上述阵列基板中,如图3所示,还可以包括:位于数据信号线3和连接线10所在膜层与衬底基板1之间、且与数据信号线3和连接线10接触的绝缘层11;绝缘层11在与数据信号线3的图形对应的区域具有一个正梯形的凸起部,数据信号线3的图形至少包覆在凸起部的外侧,且包覆在凸起部的外侧的数据信号线3的表面积大于凸起部的梯形底面积,这样,可以在数据信号线3的图形在衬底基板1的正投影的面积一定的前提下,增大数据信号线3传输电信号的横截面积,从而达到降低数据信号线3的电阻的目的;同理,绝缘层11在与连接线10的图形对应的区域具有一个正梯形的凸起部,连接线10的图形至少包覆在凸起部的外侧,且包覆在凸起部的外侧的连接线10的表面积大于凸起部的梯形底面积,这样,可以在连接线10的图形在衬底基板1的正投影的面积一定的前提下,增大连接线10传输电信号的横截面积,从而达到降低连接线10的电阻的目的。
需要说明的是,图2所示的绝缘层11在与数据信号线3和连接线10的图形对应的区域分别具有一个倒梯形的凹陷部,图3所示的绝缘层11在与数据信号线3和连接线10的图形对应的区域分别具有一个正梯形的凸起部;当然,本发明实施例提供的上述阵列基板并非局限于此,绝缘层11在与数据信号线3和连接线10的图形对应的区域可以分别具有多个倒梯形的凹陷部或多个正梯形的凸起部,在此不做限定。
并且,图2和图3仅以导线为数据信号线和连接像素电路中各部件的连接线为例进行说明,当然,在本发明实施例提供的上述阵列基板中,导线还可以为其他信号线和外围走线等,其他信号线和外围走线的具体实施与图2和图3所示的数据信号线和连接线的实施例类似,在此不做赘述。
此外,在本发明实施例提供的上述阵列基板中,增大导线的横截面积的实现方式,并非局限于将导线的图形设置为如图2所示的下凹图形和如图3所示的上凸图形,还可以为其他类似的褶皱图形,在此不做限定。
实例二:本发明实施例提供的上述阵列基板应用于液晶显示面板,导线可以为栅线、数据线、以及与栅线和数据线电性连接的外围走线中的任意一种或几种,在此不做限定。
具体地,本发明实施例提供的上述阵列基板,如图4所示,在衬底基板上设置有相互绝缘且交叉而置的多条栅线12和多条数据线13,相邻的两条栅线12和相邻的两条数据线13限定一个像素单元,每个像素单元包括薄膜晶体管T3和像素电极14为例进行说明。
具体地,本发明实施例提供的上述阵列基板,如图5和图6所示,图5和图6为图4沿BB方向的剖面图的两种形式,薄膜晶体管T3的源极15和漏极16与有源层17电性连接,薄膜晶体管T3的有源层17与栅极18相互绝缘;薄膜晶体管T3的源极15与数据线13电性连接,薄膜晶体管T3的漏极16与像素电极14电性连接。
在本发明实施例提供的上述阵列基板中,如图5所示,还可以包括:位于数据线13所在膜层与衬底基板1之间、且与数据线13接触的绝缘层11;绝缘层11在与数据线13的图形对应的区域具有一个倒梯形的凹陷部,数据线13的图形至少填充于凹陷部内,且填充于凹陷部内的数据线13的表面积大于凹陷部的梯形底面积,这样,可以在数据线13的图形在衬底基板1的正投影的面积一定的前提下,增大数据线13传输电信号的横截面积,从而达到降低数据线13的电阻的目的。
在本发明实施例提供的上述阵列基板中,如图6所示,还可以包括:位于数据线13所在膜层与衬底基板1之间、且与数据线13接触的绝缘层11;绝缘层11在与数据线13的图形对应的区域具有一个正梯形的凸起部,数据线13的图形至少包覆在凸起部的外侧,且包覆在凸起部的外侧的数据线13的表面积大于凸起部的梯形底面积,这样,可以在数据线13的图形在衬底基板1的正投影的面积一定的前提下,增大数据线13传输电信号的横截面积,从而达到降低数据线13的电阻的目的。
需要说明的是,图5所示的绝缘层11在与数据线13的图形对应的区域具有一个倒梯形的凹陷部,图6所示的绝缘层11在与数据线13的图形对应的区域具有一个正梯形的凸起部;当然,本发明实施例提供的上述阵列基板并非局限于此,绝缘层11在与数据线13的图形对应的区域可以具有多个倒梯形的凹陷部或多个正梯形的凸起部,在此不做限定。
并且,图5和图6仅以导线为数据线为例进行说明,当然,在本发明实施例提供的上述阵列基板中,导线还可以为栅线和外围走线等,栅线和外围走线的具体实施与图5和图6所示的数据线的实施例类似,在此不做赘述。
此外,在本发明实施例提供的上述阵列基板中,增大导线的横截面积的实现方式,并非局限于将导线的图形设置为如图5所示的下凹图形和如图6所示的上凸图形,还可以为其他类似的褶皱图形,在此不做限定。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述阵列基板。该显示面板的实施可以参见上述阵列基板的实施例,重复之处不再赘述。
在具体实施时,本发明实施例提供的上述显示面板具体可以为液晶显示面板;或者,本发明实施例提供的上述显示面板也可以为有机电致发光显示面板;或者,本发明实施例提供的上述显示面板还可以为其他类似的平板显示面板,在此不做限定。
较佳地,本发明实施例提供的上述显示面板尤其适用于有机电致发光显示面板,这是由于有机电致发光显示面板中的导线较多,将导线设置为表面积大于投影面积的结构,可以明显降低有机电致发光显示面板的功耗。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
本发明实施例提供的一种阵列基板、显示面板及显示装置,该阵列基板包括:衬底基板和位于衬底基板上的导线;由于导线的图形的表面积大于导线的图形在衬底基板的正投影的面积,这样,在导线的图形在衬底基板的正投影的面积一定的前提下,可以增大导线的横截面积,从而可以降低导线的电阻,进而可以在保证显示面板的分辨率的前提下,降低显示面板的功耗。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (7)
1.一种阵列基板,包括:衬底基板和位于所述衬底基板上的导线;其特征在于:
所述导线的图形的表面积大于所述导线的图形在所述衬底基板的正投影的面积。
2.如权利要求1所述的阵列基板,其特征在于,还包括:位于所述导线所在膜层与所述衬底基板之间、且与所述导线接触的绝缘层;
所述绝缘层在与所述导线的图形对应的区域具有至少一个倒梯形的凹陷部,所述导线的图形至少填充于所述凹陷部内,且填充于所述凹陷部内的导线的表面积大于所述凹陷部的梯形底面积。
3.如权利要求1所述的阵列基板,其特征在于,还包括:位于所述导线所在膜层与所述衬底基板之间、且与所述导线接触的绝缘层;
所述绝缘层在与所述导线的图形对应的区域具有至少一个正梯形的凸起部,所述导线的图形至少包覆在所述凸起部的外侧,且包覆在所述凸起部的外侧的导线的表面积大于所述凸起部的梯形底面积。
4.如权利要求1-3任一项所述的阵列基板,其特征在于,所述阵列基板为有机电致发光显示面板中的阵列基板;所述阵列基板还包括:位于所述衬底基板上的多个像素电路;
所述导线为连接每个所述像素电路中各部件的连接线、为每个所述像素电路提供电信号的信号线、以及与所述信号线电性连接的外围走线中的任意一种或几种。
5.如权利要求1-3任一项所述的阵列基板,其特征在于,所述阵列基板为液晶显示面板中的阵列基板;
所述导线为栅线、数据线、以及与所述栅线和所述数据线电性连接的外围走线中的任意一种或几种。
6.一种显示面板,其特征在于,包括:如权利要求1-5任一项所述的阵列基板。
7.一种显示装置,其特征在于,包括:如权利要求6所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510142741.8A CN104733476A (zh) | 2015-03-27 | 2015-03-27 | 一种阵列基板、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510142741.8A CN104733476A (zh) | 2015-03-27 | 2015-03-27 | 一种阵列基板、显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104733476A true CN104733476A (zh) | 2015-06-24 |
Family
ID=53457205
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510142741.8A Pending CN104733476A (zh) | 2015-03-27 | 2015-03-27 | 一种阵列基板、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104733476A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019144601A1 (zh) * | 2018-01-23 | 2019-08-01 | 京东方科技集团股份有限公司 | 显示基板的制造方法、显示基板以及显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05333372A (ja) * | 1992-05-29 | 1993-12-17 | Matsushita Electric Ind Co Ltd | Tft液晶表示装置およびその製造方法 |
JPH10221704A (ja) * | 1997-02-07 | 1998-08-21 | Sharp Corp | 反射型液晶表示装置およびその製造方法 |
US20050194179A1 (en) * | 2004-03-04 | 2005-09-08 | Au Optronics Corporation | Method for reducing voltage drop across metal lines of electroluminescence display devices |
CN101661941A (zh) * | 2008-08-25 | 2010-03-03 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板结构及其制备方法 |
US20100141117A1 (en) * | 2008-12-10 | 2010-06-10 | Canon Kabushiki Kaisha | Display apparatus |
CN103700666A (zh) * | 2013-12-16 | 2014-04-02 | 京东方科技集团股份有限公司 | 一种tft阵列基板及显示装置 |
CN103779202A (zh) * | 2014-01-27 | 2014-05-07 | 深圳市华星光电技术有限公司 | 像素结构及其制作方法和显示面板 |
CN104617107A (zh) * | 2015-01-26 | 2015-05-13 | 京东方科技集团股份有限公司 | 基板、基板制作方法和显示装置 |
-
2015
- 2015-03-27 CN CN201510142741.8A patent/CN104733476A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05333372A (ja) * | 1992-05-29 | 1993-12-17 | Matsushita Electric Ind Co Ltd | Tft液晶表示装置およびその製造方法 |
JPH10221704A (ja) * | 1997-02-07 | 1998-08-21 | Sharp Corp | 反射型液晶表示装置およびその製造方法 |
US20050194179A1 (en) * | 2004-03-04 | 2005-09-08 | Au Optronics Corporation | Method for reducing voltage drop across metal lines of electroluminescence display devices |
CN101661941A (zh) * | 2008-08-25 | 2010-03-03 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板结构及其制备方法 |
US20100141117A1 (en) * | 2008-12-10 | 2010-06-10 | Canon Kabushiki Kaisha | Display apparatus |
CN103700666A (zh) * | 2013-12-16 | 2014-04-02 | 京东方科技集团股份有限公司 | 一种tft阵列基板及显示装置 |
CN103779202A (zh) * | 2014-01-27 | 2014-05-07 | 深圳市华星光电技术有限公司 | 像素结构及其制作方法和显示面板 |
CN104617107A (zh) * | 2015-01-26 | 2015-05-13 | 京东方科技集团股份有限公司 | 基板、基板制作方法和显示装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019144601A1 (zh) * | 2018-01-23 | 2019-08-01 | 京东方科技集团股份有限公司 | 显示基板的制造方法、显示基板以及显示装置 |
US11456321B2 (en) | 2018-01-23 | 2022-09-27 | Chongqing Boe Optoelectronics Technology Co., Ltd. | Method for manufacturing display substrate, display substrate and display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108878444B (zh) | 显示面板及显示装置 | |
CN112151696B (zh) | 显示面板和显示装置 | |
CN108417604B (zh) | 显示面板和显示装置 | |
CN111092108B (zh) | 显示面板和显示装置 | |
CN102566842B (zh) | 静电电容型触摸屏面板 | |
CN104701352A (zh) | 一种阵列基板、显示面板及显示装置 | |
US11561660B2 (en) | Display apparatuses and self-capacitance touch panels thereof | |
CN110531559B (zh) | 一种阵列基板、显示面板及显示装置 | |
CN107561800B (zh) | 一种阵列基板、显示面板和显示装置 | |
CN107390941B (zh) | 触控基板、触控面板、显示基板、显示面板和显示装置 | |
US10698551B2 (en) | Touch control display panel | |
CN104617106A (zh) | 一种阵列基板及显示装置 | |
CN110931515B (zh) | 一种阵列基板、显示面板以及显示装置 | |
CN109991788B (zh) | 显示面板及显示装置 | |
CN109950297B (zh) | 一种有机发光显示面板及装置 | |
CN206401319U (zh) | 一种阵列基板、显示面板及显示装置 | |
CN104716148A (zh) | 柔性基板及其制造方法、柔性显示面板、柔性显示装置 | |
CN110047895B (zh) | 有机发光显示面板和显示装置 | |
CN104914639A (zh) | 一种tft基板及显示装置 | |
CN104749844A (zh) | 静电防护电路、阵列基板、显示面板和显示装置 | |
US11925061B2 (en) | Flexible display panel and electronic device | |
CN105589273A (zh) | 阵列基板及其制作方法、显示装置 | |
CN105117069A (zh) | 一种阵列基板、触控显示面板及触控显示装置 | |
US11925076B2 (en) | Display panel and display device | |
CN111951682B (zh) | 显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20150624 |