CN104701314A - 阵列基板和显示装置 - Google Patents

阵列基板和显示装置 Download PDF

Info

Publication number
CN104701314A
CN104701314A CN201510130159.XA CN201510130159A CN104701314A CN 104701314 A CN104701314 A CN 104701314A CN 201510130159 A CN201510130159 A CN 201510130159A CN 104701314 A CN104701314 A CN 104701314A
Authority
CN
China
Prior art keywords
battery lead
lead plate
zig zag
array base
base palte
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510130159.XA
Other languages
English (en)
Inventor
李永谦
李全虎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510130159.XA priority Critical patent/CN104701314A/zh
Publication of CN104701314A publication Critical patent/CN104701314A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Connection Of Batteries Or Terminals (AREA)

Abstract

本发明提供一种阵列基板和显示装置,包括像素单元,且在该像素单元内相对设置有用于产生存储电容的第一电极板和第二电极板,且在二者之间填充有绝缘介质;第一电极板和第二电极板的相对面为相匹配的两个曲折面,以增大有效电容面积。本发明提供的阵列基板,其可以在膜层数量相同的条件下,增大有效的电容面积,从而既可以保证显示面板具有较高的开口率,又可以增大存储电容。

Description

阵列基板和显示装置
技术领域
本发明涉及显示技术领域,具体地,涉及一种阵列基板和显示装置。
背景技术
在LCD和OLED中,液晶显示装置通常包括阵列基板,阵列基板上设置有薄膜晶体管和像素单元,而且,为了保护电路或者像素电极中某些节点的电压信号,还需要在阵列基板上设置存储电容。
图1为现有的一种存储电容的结构示意图。如图1所示,存储电容包括相对设置的两个电极板(1,2)以及位于二者之间的绝缘层3,两个电极板(1,2)和绝缘层3均采用平行板结构。由于有效的电容面积越大,则存储电容越大,因此,为了增大存储电容,通常是采用增加电极板和绝缘层的层数的方式来实现。
具体地,图2为现有的另一种存储电容的结构示意图。如图2所示,存储电容包括相对设置的三个电极板(1,2,4),以及分别位于电极板1和电极板2之间和电极板1和电极板4之间的两个绝缘层(3,5)。其中,电极板2和电极板4相互并联。通过增加电极板的数量,可以增大有效的电容面积,从而可以增大存储电容。
虽然增加电极板的数量可以增大存储电容,但是这往往会降低显示面板的开口率,导致显示面板的相对亮度越低,从而显示面板的功耗较高。
发明内容
本发明旨在至少解决现有技术中存在的技术问题之一,提出了一种阵列基板和显示装置,其可以在膜层数量相同的条件下,增大有效的电容面积,从而既可以保证显示面板具有较高的开口率,又可以增大存储电容。
为实现本发明的目的而提供一种阵列基板,包括像素单元,且在所述像素单元内相对设置有用于产生存储电容的第一电极板和第二电极板,且在二者之间填充有绝缘介质;所述第一电极板和第二电极板的相对面为相匹配的两个曲折面,以增大有效电容面积。
优选的,每个所述曲折面包括呈锯齿状的齿部和槽部,且在所述两个曲折面中,其中一个曲折面的各个齿部一一对应地与其中另一个曲折面的各个槽部相匹配。
优选的,其中一个曲折面的每个齿部的截面形状包括等腰梯形、直角梯形或者三角形。
优选的,每个曲折面的各个齿部连续排列。
优选的,每个曲折面的各个齿部间隔排列。
优选的,同一曲折面的齿部和槽部的截面形状和尺寸一致。
优选的,所述第一电极板和所述第二电极板各为一个。
优选的,所述第一电极板为一个,所述第二电极板为两个,且相互并联;或者,所述第一电极板为两个,且相互并联,所述第二电极板为一个;所述第一电极板和第二电极板相间排列。
优选的,所述第一电极板为至少两个,且相互并联,所述第二电极板为至少两个,且相互并联;所述第一电极板和第二电极板相间排列。
作为另一个技术方案,本发明还提供一种显示装置,其采用本发明提供的上述阵列基板。
本发明具有以下有益效果:
本发明提供的阵列基板,其用于产生存储电容的第一电极板和第二电极板的相对面为相匹配的两个曲折面,以增大有效的电容面积,这与现有技术中采用平行板结构的两个电极板相比,可以无需增加电极板的数量即可增大有效的电容面积,从而既可以保证显示面板具有较高的开口率,又可以增大存储电容。
本发明提供的显示装置,其通过采用本发明提供的上述阵列基板,可以在膜层数量相同的条件下,增大有效的电容面积,从而既可以保证显示面板具有较高的开口率,又可以增大存储电容。
附图说明
图1为现有的一种存储电容的结构示意图;
图2为现有的另一种存储电容的结构示意图;
图3为本发明第一实施例提供的阵列基板中存储电容的剖视图;
图4A为图3中第一电极板的局部剖视图;
图4B为图3中第一电极板的局部剖视图;
图5为本发明第二施例提供的阵列基板中存储电容的剖视图;
图6为本发明第三施例提供的阵列基板中存储电容的剖视图;
图7为本发明第四施例提供的阵列基板中存储电容的剖视图;
图8为本发明第五施例提供的阵列基板中存储电容的剖视图;
图9为本发明第六施例提供的阵列基板中存储电容的剖视图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图来对本发明提供的阵列基板和显示装置进行详细描述。
本发明提供一种阵列基板,包括像素单元,且在该像素单元内相对设置有用于产生存储电容的第一电极板和第二电极板,且在二者之间填充有绝缘介质(优选采用高介电系数的材料制作);第一电极板和第二电极板的相对面为相匹配的两个曲折面,以增大有效电容面积,这与现有技术中采用平行板结构的两个电极板相比,可以无需增加电极板的数量即可增大有效的电容面积,从而既可以保证显示面板具有较高的开口率,又可以增大存储电容。在实际应用中,上述存储电容可以应用在LCD和OLED中,以保护电路或者像素中某些节点的电压信号。
图3为本发明第一实施例提供的阵列基板中存储电容的剖视图。图4A为图3中第一电极板的局部剖视图。图4B为图3中第一电极板的局部剖视图。请一并参阅图3、图4A和图4B,存储电容包括第一电极板11、第二电极板12以及设置在二者之间的绝缘介质层13。其中,第一电极板11和第二电极板12分别通过两条线路(14,15)与电源的正负极电连接。而且,第一电极板11和第二电极板12的相对面为相匹配的两个曲折面,并且每个曲折面包括呈锯齿状的齿部和槽部,具体来说,第一电极板11的相对面(如图4A中第一电极板11的下表面)包括呈锯齿状的齿部111和槽部112;第二电极板12的相对面(如图4B中第二电极板12的上表面)包括呈锯齿状的齿部122和槽部121。而且,第一电极板11的相对面的各个齿部111一一对应地与第二电极板12的相对面的各个槽部121相匹配;同样地,第二电极板12的相对面的各个齿部122一一对应地与第一电极板11的相对面的各个槽部112相匹配。所谓呈锯齿状,是指由多个齿部和多个槽部相间排列而形成的波浪形状。所谓齿部和槽部相匹配,是指二者的截面形状相同,且齿部的各条截面折线一一对应地与槽部的各条截面折线相对且相互平行。
在本实施例中,第一电极板11的相对面的每个齿部111和每个槽部112的截面形状均为等腰梯形,其中,各个齿部111间隔排列;齿部111和槽部112的尺寸一致,且齿部111的等腰梯形是倒置的,换言之,齿部111在旋转180°之后的截面形状与槽部112的截面形状相重合。与之相匹配的,第二电极板12的相对面的每个齿部122和每个槽部121的截面形状均为等腰梯形,其中,各个齿部122间隔排列;齿部122和槽部121的尺寸一致,且槽部121的等腰梯形是倒置的。通过使各个齿部间隔排列,且使同一曲折面的齿部和槽部的截面形状和尺寸一致,可以使该曲折面形成单一的图形阵列,从而有利于降低电极板的制作难度。当然,在实际应用中,也可以仅使各个齿部间隔排列,即,该曲折面的齿部和槽部的横截面形状相同,但尺寸不同,从而形成两种图形交替的阵列。
由于上述存储电容采用相对面为曲折面的两个电极板,这与现有技术中相对面为平面的两个电极板相比,有效的电容面积更大,从而无需增加电极板的数量即可增大有效的电容面积,进而既可以保证显示面板具有较高的开口率,又可以增大存储电容。
图5为本发明第二施例提供的阵列基板中存储电容的剖视图。请参阅图5,本实施例采用的存储电容包括第一电极板21、第二电极板22以及设置在二者之间的绝缘介质层23。其中,第一电极板21和第二电极板22分别通过两条线路(14,15)与电源的正负极电连接。而且,第一电极板21和第二电极板22的相对面为相匹配的两个曲折面,并且每个曲折面包括呈锯齿状的齿部和槽部,且在两个曲折面中,其中一个曲折面的各个齿部一一对应地与其中另一个曲折面的各个槽部相匹配。
本实施例与上述第一实施例相比,其区别在于:每个曲折面的各个齿部连续排列,且齿部和槽部的截面形状不同。具体来说,在第一电极板21的相对面中,每个齿部的截面形状为三角形,而每个槽部的截面形状为等腰梯形。与之相匹配的,在第二电极板22的相对面中,每个齿部的截面形状为等腰梯形,而每个槽部的截面形状为三角形,且齿部在旋转180°之后的截面形状与槽部的截面形状相重合。
图6为本发明第三施例提供的阵列基板中存储电容的剖视图。请参阅图6,本实施例采用的存储电容包括第一电极板31、第二电极板32以及设置在二者之间的绝缘介质层33。其中,第一电极板31和第二电极板32分别通过两条线路(14,15)与电源的正负极电连接。而且,第一电极板31和第二电极板32的相对面为相匹配的两个曲折面,并且每个曲折面包括呈锯齿状的齿部和槽部,且在两个曲折面中,其中一个曲折面的各个齿部一一对应地与其中另一个曲折面的各个槽部相匹配。在本实施例中,每个曲折面的各个齿部连续排列,且齿部和槽部的截面形状相同,且均为三角形。
图7为本发明第四施例提供的阵列基板中存储电容的剖视图。请参阅图7,本实施例采用的存储电容包括第一电极板41、第二电极板42以及设置在二者之间的绝缘介质层43。其中,第一电极板41和第二电极板42分别通过两条线路(14,15)与电源的正负极电连接。而且,第一电极板41和第二电极板42的相对面为相匹配的两个曲折面,并且每个曲折面包括呈锯齿状的齿部和槽部,且在两个曲折面中,其中一个曲折面的各个齿部一一对应地与其中另一个曲折面的各个槽部相匹配。在本实施例中,每个曲折面的各个齿部间隔排列,且齿部和槽部的截面形状相同,且均为直角梯形,且齿部在旋转180°之后的截面形状与槽部的截面形状相重合。
综上所述,在上述各个实施例中,在两个曲折面中,其中一个曲折面的每个齿部的截面形状可以包括等腰梯形、直角梯形或者三角形等等。而且,每个曲折面的各个齿部可以连续排列,或者也可以间隔排列。
图8为本发明第五施例提供的阵列基板中存储电容的剖视图。请参阅图8,本实施例与上述第一~第四实施例相比,其区别仅在于:电极板的数量不同。具体来说,在本实施例采用的存储电容中,第一电极板52为一个,第二电极板为两个,分别为51和53;并且第一电极板52和两个第二电极板51和53相间排列,即,两个第二电极板51和53不相邻。第一电极板52通过线路25与电源的正极或负极电连接;两个第二电极板51和53相互并联后,通过线路24与电源的负极或正极电连接。由此,可以实现相互并联的多层存储电容(双层)。另外,在每相邻的两个电极板之间设置有绝缘介质层,即,在第一电极板52与第二电极板51之间设置有第一绝缘介质层54;在第一电极板52与第二电极板53之间设置有第二绝缘介质层55。
当然,在实际应用中,也可以采用相互并联的两个第一电极板,以及一个第二电极板为一个。
在本实施例中,第一电极板52与第二电极板51的相对面以及第一电极板52与第二电极板53的相对面均为相匹配的两个曲折面。该曲折面可以采用上述第一~第四实施例中的任意一种曲折面,在此不再赘述。
图9为本发明第六施例提供的阵列基板中存储电容的剖视图。请参阅图9,本实施例与上述第五实施例相比,其区别仅在于:第一电极板和第二电极板各自的数量均为两个以上。
具体地,在本实施例采用的存储电容中,第一电极板为两个,分别为61和63,且相互并联,第二电极板为两个,分别为62和64,且相互并联;并且,第一电极板61和63与第二电极板62和64相间排列,换言之,两个第一电极板61和63不相邻;两个第二电极板62和64不相邻。由此,可以实现相互并联的多层存储电容(三层)。另外,在每相邻的两个电极板之间设置有绝缘介质层,即,在第一电极板61与第二电极板62之间设置有第一绝缘介质层65;在第一电极板63与第二电极板62之间设置有第二绝缘介质层66;在第一电极板63与第二电极板64之间设置有第三绝缘介质层67。
在实际应用中,第一电极板和第二电极板各自的数量还可以为三个、四个或者五个以上,且第一电极板和第二电极板的数量可以相同,也可以不同。
在本实施例中,各个电极板的相对面均为曲折面。该曲折面可以采用上述第一~第四实施例中的任意一种曲折面,在此不再赘述。
综上所述,本发明上述各个实施例提供的阵列基板,其用于产生存储电容的第一电极板和第二电极板的相对面为相匹配的两个曲折面,以增大有效的电容面积,这与现有技术中采用平行板结构的两个电极板相比,可以无需增加电极板的数量即可增大有效的电容面积,从而既可以保证显示面板具有较高的开口率,又可以增大存储电容。
作为另一个技术方案,本发明实施例还提供一种显示装置,其采用了本发明上述各个实施例提供的阵列基板。
本发明提供的显示装置,其通过采用本发明上述各个实施例提供的阵列基板,可以在膜层数量相同的条件下,增大有效的电容面积,从而既可以保证显示面板具有较高的开口率,又可以增大存储电容。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (10)

1.一种阵列基板,包括像素单元,且在所述像素单元内相对设置有用于产生存储电容的第一电极板和第二电极板,且在二者之间填充有绝缘介质;其特征在于,所述第一电极板和第二电极板的相对面为相匹配的两个曲折面,以增大有效电容面积。
2.根据权利要求1所述的阵列基板,其特征在于,每个所述曲折面包括呈锯齿状的齿部和槽部,且在所述两个曲折面中,其中一个曲折面的各个齿部一一对应地与其中另一个曲折面的各个槽部相匹配。
3.根据权利要求2所述的阵列基板,其特征在于,其中一个曲折面的每个齿部的截面形状包括等腰梯形、直角梯形或者三角形。
4.根据权利要求2所述的阵列基板,其特征在于,每个曲折面的各个齿部连续排列。
5.根据权利要求2所述的阵列基板,其特征在于,每个曲折面的各个齿部间隔排列。
6.根据权利要求5所述的阵列基板,其特征在于,同一曲折面的齿部和槽部的截面形状和尺寸一致。
7.根据权利要求1-6任意一项所述的阵列基板,其特征在于,所述第一电极板和所述第二电极板各为一个。
8.根据权利要求1-6任意一项所述的阵列基板,其特征在于,所述第一电极板为一个,所述第二电极板为两个,且相互并联;或者,所述第一电极板为两个,且相互并联,所述第二电极板为一个;
所述第一电极板和第二电极板相间排列。
9.根据权利要求1-6任意一项所述的阵列基板,其特征在于,所述第一电极板为至少两个,且相互并联,所述第二电极板为至少两个,且相互并联;
所述第一电极板和第二电极板相间排列。
10.一种显示装置,其特征在于,其采用权利要求1-9任意一项所述的阵列基板。
CN201510130159.XA 2015-03-24 2015-03-24 阵列基板和显示装置 Pending CN104701314A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510130159.XA CN104701314A (zh) 2015-03-24 2015-03-24 阵列基板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510130159.XA CN104701314A (zh) 2015-03-24 2015-03-24 阵列基板和显示装置

Publications (1)

Publication Number Publication Date
CN104701314A true CN104701314A (zh) 2015-06-10

Family

ID=53348264

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510130159.XA Pending CN104701314A (zh) 2015-03-24 2015-03-24 阵列基板和显示装置

Country Status (1)

Country Link
CN (1) CN104701314A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019184321A1 (zh) * 2018-03-28 2019-10-03 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
CN110337756A (zh) * 2016-12-22 2019-10-15 集美塔公司 用于天线孔径的存储电容器
CN110690256A (zh) * 2019-08-29 2020-01-14 福建华佳彩有限公司 一种柔性tft基板及其制造方法
CN110690257A (zh) * 2019-08-29 2020-01-14 福建华佳彩有限公司 一种tft阵列基板及其制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050189578A1 (en) * 2001-08-06 2005-09-01 Samsung Sdi Co., Ltd. Flat panel display with high capacitance and method of manufacturing the same
CN101034702A (zh) * 2006-03-08 2007-09-12 联华电子股份有限公司 电容介电层及其形成方法与电容器
CN101236933A (zh) * 2008-03-04 2008-08-06 友达光电股份有限公司 显示面板及其方法
CN201247692Y (zh) * 2008-07-04 2009-05-27 中芯国际集成电路制造(上海)有限公司 芯片中的电容器
CN102024565A (zh) * 2009-09-15 2011-04-20 财团法人工业技术研究院 电容结构

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050189578A1 (en) * 2001-08-06 2005-09-01 Samsung Sdi Co., Ltd. Flat panel display with high capacitance and method of manufacturing the same
CN101034702A (zh) * 2006-03-08 2007-09-12 联华电子股份有限公司 电容介电层及其形成方法与电容器
CN101236933A (zh) * 2008-03-04 2008-08-06 友达光电股份有限公司 显示面板及其方法
CN201247692Y (zh) * 2008-07-04 2009-05-27 中芯国际集成电路制造(上海)有限公司 芯片中的电容器
CN102024565A (zh) * 2009-09-15 2011-04-20 财团法人工业技术研究院 电容结构

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110337756A (zh) * 2016-12-22 2019-10-15 集美塔公司 用于天线孔径的存储电容器
US11049658B2 (en) 2016-12-22 2021-06-29 Kymeta Corporation Storage capacitor for use in an antenna aperture
CN110337756B (zh) * 2016-12-22 2021-12-17 集美塔公司 用于天线孔径的存储电容器
WO2019184321A1 (zh) * 2018-03-28 2019-10-03 京东方科技集团股份有限公司 阵列基板、显示面板及显示装置
US11094766B2 (en) 2018-03-28 2021-08-17 Boe Technology Group Co., Ltd. Array substrate, display panel, and display device
CN110690256A (zh) * 2019-08-29 2020-01-14 福建华佳彩有限公司 一种柔性tft基板及其制造方法
CN110690257A (zh) * 2019-08-29 2020-01-14 福建华佳彩有限公司 一种tft阵列基板及其制造方法

Similar Documents

Publication Publication Date Title
CN104701314A (zh) 阵列基板和显示装置
CN104297970B (zh) Goa 单元、阵列基板、显示装置及制作方法
US20220035211A1 (en) Display panel and display device
US20150022948A1 (en) Capacitor structure
JP2010271701A5 (zh)
CN102945846B (zh) 阵列基板及其制造方法、显示装置
CN104699316A (zh) 阵列基板、显示面板及显示装置
CN105824482A (zh) 一种阵列基板、显示面板及显示装置
CN108957884B (zh) 阵列基板、液晶面板和阵列基板制作方法
CN105204252A (zh) 薄膜晶体管阵列基板及液晶显示面板
CN104749844A (zh) 静电防护电路、阵列基板、显示面板和显示装置
CN105652547A (zh) 阵列基板、其制造方法、显示面板及显示装置
CN108062188A (zh) Tft基板及应用其的触控显示面板
CN104795405B (zh) 一种阵列基板及其制备方法、显示装置
TWI656634B (zh) Oled顯示裝置
CN107678596B (zh) 触控基板母板、触控显示屏和触控显示面板的制作方法
CN102903717B (zh) 具有稳定供电的电容器的半导体集成电路及其制造方法
CN207181908U (zh) 一种阵列基板、显示面板及显示装置
CN104112742B (zh) 一种柔性基板、柔性显示面板和柔性显示装置
US8723067B2 (en) Capacitive touch control sensor
US8716705B2 (en) Organic light emitting diode module
CN202948231U (zh) 液晶显示装置的阵列基板和液晶显示装置
CN106252356B (zh) 一种阵列基板及显示面板
CN102402086A (zh) 液晶显示器
WO2009022503A1 (ja) 薄膜容量、それを用いた表示装置及びメモリセル、並びにそれらの製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20150610

RJ01 Rejection of invention patent application after publication