CN104657685A - 保护非易失性存储器中存储的程序代码的装置 - Google Patents

保护非易失性存储器中存储的程序代码的装置 Download PDF

Info

Publication number
CN104657685A
CN104657685A CN201410005297.0A CN201410005297A CN104657685A CN 104657685 A CN104657685 A CN 104657685A CN 201410005297 A CN201410005297 A CN 201410005297A CN 104657685 A CN104657685 A CN 104657685A
Authority
CN
China
Prior art keywords
mentioned
nonvolatile memory
instruction
program code
management control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410005297.0A
Other languages
English (en)
Other versions
CN104657685B (zh
Inventor
黄呈俊
徐国恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nuvoton Technology Corp
Original Assignee
Nuvoton Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuvoton Technology Corp filed Critical Nuvoton Technology Corp
Priority to CN201710499104.5A priority Critical patent/CN107392059B/zh
Publication of CN104657685A publication Critical patent/CN104657685A/zh
Application granted granted Critical
Publication of CN104657685B publication Critical patent/CN104657685B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/062Securing storage systems
    • G06F3/0623Securing storage systems in relation to content
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/78Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data
    • G06F21/79Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure storage of data in semiconductor storage media, e.g. directly-addressable memories
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/14Protection against unauthorised use of memory or access to memory
    • G06F12/1416Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights
    • G06F12/1425Protection against unauthorised use of memory or access to memory by checking the object accessibility, e.g. type of access defined by the memory independently of subject rights the protection being physical, e.g. cell, word, block
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/10Protecting distributed programs or content, e.g. vending or licensing of copyrighted material ; Digital rights management [DRM]
    • G06F21/12Protecting executable software
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/10Protecting distributed programs or content, e.g. vending or licensing of copyrighted material ; Digital rights management [DRM]
    • G06F21/12Protecting executable software
    • G06F21/14Protecting executable software against software analysis or reverse engineering, e.g. by obfuscation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • Multimedia (AREA)
  • Technology Law (AREA)
  • Storage Device Security (AREA)

Abstract

本发明的实施例提出一种保护非易失性存储器中存储的程序代码的装置。非易失性存储器中包含第一区域及第二区域。装置另设置两个独立的第一非易失性存储器管理控制单元以及第二非易失性存储器管理控制单元。装置中还包含编程指令地址解码器。当编程指令地址解码器接收到指示擦除第一区域的第一指令时,指示第一非易失性存储器管理控制单元擦除第一区域中的数据;以及当接收到指示擦除第二区域的第二指令时,指示第二非易失性存储器管理控制单元擦除第二区域中的数据。

Description

保护非易失性存储器中存储的程序代码的装置
技术领域
本发明关于一种程序代码保护技术,特别是一种保护非易失性存储器中存储的程序代码的装置。
背景技术
具有安全防护能力的装置必须保护其中存储的内容不会被恶意复制或修改。当保护的内容是程序代码时,必须防止那些非拥有者或不被授权人士的存取以及复制。因此,本发明实施例提出一种保护非易失性存储器中存储程序代码的装置。
发明内容
本发明的实施例提出一种保护非易失性存储器中存储的程序代码的装置。非易失性存储器中包含第一区域及第二区域。装置还设置两个独立的第一非易失性存储器管理控制单元以及第二非易失性存储器管理控制单元。第一非易失性存储器管理控制单元耦接至第一区域;第二非易失性存储器管理控制单元耦接至第二区域。装置中还包含编程指令地址解码器,耦接至第一非易失性存储器管理控制单元以及第二非易失性存储器管理控制单元。当接收到从编程接口传来的指示擦除第一区域的第一指令时,指示第一非易失性存储器管理控制单元擦除第一区域中的数据;以及当接收到从编程接口传来的指示擦除第二区域的第二指令时,指示第二非易失性存储器管理控制单元擦除第二区域中的数据。
本发明的实施例还提出一种保护非易失性存储器中存储的程序代码的装置,包含非易失性存储器、非易失性存储器管理控制单元、中央处理单元以及芯片纠错器。非易失性存储器中包含一个安全位元组,其中,安全位元组中的值被设定来表示非易失性存储器目前处于开放存取状态或保护状态。非易失性存储器管理控制单元用以存取非易失性存储器中存储的数据。中央处理单元用以指示非易失性存储器管理控制单元存取非易失性存储器中存储的数据。当芯片纠错器从纠错接口接收到纠错指令时,取得安全位元组的值;依据安全位元组的值进行至少一个判断;以及依据判断的结果,决定是否阻挡纠错指令而不执行。
本发明的实施例还提出一种保护非易失性存储器中存储的程序代码的装置,包含非易失性存储器、中央处理单元以及非易失性存储器管理控制单元。非易失性存储器中包含一个安全位元组,其中,安全位元组中的值被设定来表示非易失性存储器目前处于开放存取状态或保护状态。非易失性存储器管理控制单元耦接至中央处理单元,用以取得读取非易失性存储器中存储的程序代码的指令;非易失性存储器管理控制单元取得安全位元组的值;以及当安全位元组的值指出非易失性存储器目前处于保护状态时,非易失性存储器管理控制单元读取并回复中央处理单元安全位元组的值,而不读取上述非易失性存储器中存储的程序代码。
附图说明
图1是依据本发明实施例的电子装置的系统方块图。
图2是依据本发明实施例的执行于芯片纠错器中的保护非易失性存储器中存储程序代码的方法流程图。
图3是依据本发明实施例的执行于快闪管理控制单元中的保护非易失性存储器中存储程序代码的方法流程图。
主要元件标号说明
10         电子装置            110        微控制单元
111        中央处理单元        112        快闪存储器
112a       安全防护代码区      112b       使用者代码区
113、114   快闪管理控制单元    115        控制寄存器
116        编程指令地址解码器  117        芯片纠错器
118        静态存储器          120        纠错接口
130        编程接口            S210~S260 方法步骤
S310~S350 方法步骤
具体实施方式
图1是依据本发明实施例的电子装置10的系统方块图。电子装置10设置一个微控制单元110,而微控制单元110中的快闪存储器112至少包含两个区域:安全防护代码区112a,实施例的地址范围为yyyyH~zzzzH;以及使用者代码区112b,实施例的地址范围0000H~xxxxH。快闪存储器112是一种非易失性存储器,其中存储的数据并不会因断电而消失。安全防护代码区112a包含一个安全位元组(security byte),可以为最高位元组(most significant byte)、最低位元组(least significant byte)、或任意地址的位元组。安全防护代码区112a与使用者代码区112b可分别存放由不同的厂商(或使用者)所开发的程序代码。在另一实施例中,安全防护代码区112a与使用者代码区112b可分别存放由同一厂商的不同使用者所开发的程序代码,但不限于此。举例来说,第一厂商(或同一厂商的第一使用者)可将核心的程序代码或是所开发的客制化函数库(customized library)存放在安全防护代码区112a,再提供给第二厂商(或第二使用者)使用。第二厂商(或同一厂商的第二使用者)可将其所开发的主程序代码存放在使用者代码区112b,其中该主程序代码可调取存放于安全防护代码区112a的客制化函数库,如此第二厂商可节省产品开发时间。微控制单元110可被整合至各种产品中,例如,通信产品、电视、存储装置等。
以下举例是以快闪存储器作为说明,然而只要是非易失存储器皆可适用,例如EPROM(erasable programmable read-only memory)、PROM(programmable read-onlymemory)、ROM(read-only memory)、EEPROM(electrically erasableprogrammable read-only memory)等非易失性存储器。因此,在以下内容中所提到的快闪管理控制单元也可替换为非易失性存储器管理控制单元(NVMMC,non-volatilememory management controller)用以控制非易失性存储器。
传统的设计使用单一的快闪管理控制单元来存取整个快闪存储器,并且当中央处理单元接收到擦除指令(erase command)时,擦除整个快闪存储器。为了提高程序代码的安全性,依据本发明实施例,安全防护代码区112a以及使用者代码区112b分别使用独立的快闪管理控制单元(flash memory control units)113及114进行存取,并且提供用以分别擦除快闪存储器112中的安全防护代码区112a以及使用者代码区112b的两个不同的指令,例如“SEC_erase”以及“user_erase”。两个不同的指令可以两个不同的代码作表示。
电子装置10还可设置编程接口130,使得使用者可将外部编程器通过编程接口130耦接编程指令地址解码器116,并发出如上所述用以擦除安全防护代码区112a以及使用者代码区112b的不同指令。当编程指令地址解码器116接收到擦除安全防护代码区112a的指令时,指示快闪管理控制单元113擦除安全防护代码区112a的数据,另外当接收到擦除使用者代码区112b的指令时,指示快闪管理控制单元114擦除使用者代码区112b的数据。一般而言,微控制单元110的制造商可提供擦除安全防护代码区112a的指令以及擦除使用者代码区112b的指令给客户(例如,上述第一厂商与第二厂商),用以分别擦除安全防护代码区112a以及使用者代码区112b的数据。
若安全防护代码区112a中的安全位元组被设定为一个特定值时,例如“OxFF”,则代表安全防护代码区112a目前为开放存取状态,若安全位元组被设定为其他值而非此特定值,则代表安全防护代码区112a目前正处于保护状态。以下详细介绍使用安全位元组保护安全防护代码区112a中所存储程序代码的机制。不论安全位元组被设定为哪个值,安全防护代码区112a中的程序代码都可以被中央处理单元111载入并执行。
为了避免安全防护代码区112a中的程序代码会在纠错的过程中被反向工程推知,芯片纠错器117会参考安全位元组的值来决定是否阻挡特定的纠错指令。图2是依据本发明实施例的执行于芯片纠错器117中的保护非易失性存储器中存储程序代码的方法流程图。当从纠错接口120接收到关联于安全防护代码区112a中的程序代码的纠错指令后(步骤S210),取得安全防护代码区112a中的安全位元组的值(步骤S220)。于一实施例中,安全位元组的值可在开机的时候,先通过中央处理单元111进行读取,并事先存储于芯片纠错器117中的寄存器(register)(未绘示)。当执行步骤S220时,从芯片纠错器117的寄存器中取得安全位元组的值。于另一实施例中,芯片纠错器117于每一次接收到纠错指令时,都向中央处理单元111请求读取安全防护代码区112a中安全位元组的值。接着,进行以下判断步骤:根据安全位元组的值决定安全防护代码区112a是否处于保护状态(步骤S230);以及决定纠错指令是否为受限制的指令(步骤S240)。受限制的指令可以为设置中断点(breakpoint)指令、单步执行(step run)指令、进入纠错模式指令,或其他的纠错指令。若上述判断步骤皆为符合,则阻挡纠错指令而不执行(步骤S250)。若上述判断步骤其中有一者不符合,则将纠错指令传送给中央处理单元111执行(步骤S260)。也就是说,在图2中,步骤S230与步骤S240执行顺序可以相互置换。于另一实施例中,可省略步骤S240,仅在步骤S230中判断安全位元组的值显示安全防护代码区112a处于保护状态时,则阻挡所有来自于纠错接口120的指令而不执行。
首先说明设置中断点指令以及单步执行指令。当中央处理单元111从芯片纠错器117接收到设置中断点的指令后,会在安全防护代码区112a的程序代码中的指定位置插入一个暂停执行的信号。接着,当中央处理单元111执行安全防护代码区112a的程序代码并侦测到暂停执行的信号时,暂停整个程序代码的执行。当中央处理单元111从芯片纠错器117接收到单步执行的指令后,只会执行安全防护代码区112a的下一个程序代码并暂停整个程序代码的执行。
于暂停执行时,使用者可通过芯片纠错器117读取存储在静态存储器118中目前的变数值以及控制寄存器115中目前的内容,并借以推测安全防护代码区112所存储的程序代码。所以,为了避免安全防护代码区112所存储的程序代码被非授权使用者推测而得,设置中断点的指令及单步执行的指令必须要在安全防护代码区112a处于开放存取状态下才允许被执行。此外,在安全防护代码区112a处于保护状态时,芯片纠错器117也可以借由阻挡进入纠错模式的指令来避免以上所述的问题。
为了避免安全防护代码区112a中的程序代码会被非授权复制,快闪管理控制单元113会参考安全位元组的值来决定是否阻挡数据读取指令。图3是依据本发明实施例的执行于快闪管理控制单元113中的保护非易失性存储器中存储程序代码的方法流程图。当接收到读取安全防护代码区112a中的程序代码的指令后(步骤S310),取得安全防护代码区112a中的安全位元组的值(步骤S320)。于一实施例中,接收到的指令中可包含安全防护代码区112a中的一段读取地址。于步骤S310的一些实施例中,当中央处理单元111执行使用者代码区112b中的程序代码时,中央处理单元111借由设定控制寄存器115以指示快闪管理控制单元113存取安全防护代码区112a的数据。熟知此技艺人士理解这种利用设定控制寄存器115来完成对安全防护代码区的数据读取及写入一种在线应用可编程技术(in application programming)。于步骤S310的另一些范例中,快闪管理控制单元113可从中央处理单元111接收读取安全防护代码区112a中的程序代码的指令。于步骤S310的另一些实施例中,快闪管理控制单元113可从编程指令地址解码器116接收读取安全防护代码区112a中的程序代码的指令,而此指令是由连接于编程接口130的外部编程器(未绘示)发出。接着,根据安全位元组的值决定安全防护代码区112a是否处于保护状态(步骤S330)。若是,则读取并回复中央处理单元111安全位元组的值(步骤S340),而不读取所需的程序代码;否则读取并回复所需的程序代码(步骤S350)。于另一实施例中,步骤S340可包含回应一错误信息。
虽然图1中包含了以上描述的元件,但不排除在不违反发明的精神下,使用更多其他的附加元件,以达成更佳的技术效果。此外,在上述内容中虽以快闪存储器为例作为说明,然而只要是非易失存储器皆可适用,例如EPROM、PROM、ROM、EEPROM等非易失性存储器。因此,在上述内容中所提到的快闪管理控制单元也可替换为非易失性存储器管理控制单元(NVMMC)用以控制非易失性存储器。此外,虽然图2、图3的流程图采用特定的顺序执行,但是在不违法发明精神的情况下,熟知此技艺人士可以在达到相同效果的前提下,修改这些步骤间的顺序,所以,本发明并不局限于仅使用如上所述的顺序。此外,熟知此技艺人士亦可以将若干步骤整合为一个步骤,或者是除了这些步骤外,循序或平行地执行更多步骤,本发明亦不因此而局限。
虽然本发明使用以上实施例进行说明,但需要注意的是,这些描述并非用以限缩本发明。相反地,此发明涵盖了熟知此技艺人士显而易见的修改与相似设置。所以,申请权利要求范围须以最宽广的方式解释来包含所有显而易见的修改与相似设置。

Claims (12)

1.一种保护非易失性存储器中的存储程序代码的装置,其特征在于,所述装置包含:
一非易失性存储器,包含一第一区域及一第二区域;
一第一非易失性存储器管理控制单元耦接至上述第一区域;
一第二非易失性存储器管理控制单元耦接至上述第二区域;以及
一编程指令地址解码器,耦接至上述第一非易失性存储器管理控制单元以及上述第二非易失性存储器管理控制单元,当接收到从一编程接口传来的指示擦除上述第一区域的一第一指令时,指示上述第一非易失性存储器管理控制单元擦除上述第一区域中的数据;以及当接收到从上述编程接口传来的指示擦除上述第二区域的一第二指令时,指示上述第二非易失性存储器管理控制单元擦除上述第二区域中的数据。
2.如权利要求1所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,上述第一指令与上述第二指令是使用不同的指令代码。
3.一种保护非易失性存储器中的存储程序代码的装置,其特征在于,所述装置包含:
一非易失性存储器,包含一安全位元组,其中,上述安全位元组中的值被设定来表示上述非易失性存储器目前处于一开放存取状态或一保护状态;
一非易失性存储器管理控制单元,耦接至上述非易失性存储器,用以存取上述非易失性存储器中存储的数据;
一中央处理单元,耦接至上述非易失性存储器管理控制单元,用以指示上述非易失性存储器管理控制单元存取上述非易失性存储器中存储的数据;以及
一芯片纠错器,耦接至上述中央处理单元,当从一纠错接口接收到一纠错指令时,取得上述安全位元组的值;依据上述安全位元组的值进行至少一判断;以及依据上述判断的结果,决定是否阻挡上述纠错指令而不执行。
4.如权利要求3所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,上述判断为依据上述安全位元组的值决定上述非易失性存储器目前是否处于上述保护状态,若否,则传送上述纠错指令给上述中央处理单元执行。
5.如权利要求3所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,上述判断为依据上述安全位元组的值决定上述非易失性存储器目前是否处于上述保护状态,若是则上述芯片纠错器阻挡上述纠错指令而不执行。
6.如权利要求3所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,上述判断为依据上述安全位元组的值决定上述非易失性存储器目前是否处于上述保护状态以及决定上述纠错指令是否为一受限制指令,若两者皆是则上述芯片纠错器阻挡上述纠错指令而不执行。
7.如权利要求6所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,上述受限制指令为设中断点指令、单步执行指令或进入纠错模式指令。
8.一种保护非易失性存储器中的存储程序代码的装置,其特征在于,所述装置包含:
一非易失性存储器,包含一安全位元组,其中,上述安全位元组中的值被设定来表示上述非易失性存储器目前处于一开放存取状态或一保护状态;
一中央处理单元;以及
一非易失性存储器管理控制单元,耦接至上述中央处理单元,用以取得读取上述非易失性存储器中存储的程序代码的一指令;上述非易失性存储器管理控制单元取得上述安全位元组的值;以及当上述安全位元组的值指出上述非易失性存储器目前处于上述保护状态时,上述非易失性存储器管理控制单元读取并回复上述中央处理单元上述安全位元组的值,而不读取上述非易失性存储器中存储的程序代码。
9.如权利要求8所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,当上述安全位元组的值指出上述非易失性存储器目前处于上述开放存取状态时,上述非易失性存储器管理控制单元读取并回复上述中央处理单元上述非易失性存储器中存储的程序代码。
10.如权利要求8所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,上述中央处理单元耦接于上述控制寄存器,借由设定上述控制寄存器以指示上述非易失性存储器管理控制单元存取上述非易失性存储器中存储的程序代码。
11.如权利要求8所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,上述中央处理单元于执行相应的指令时,向上述非易失性存储器管理控制单元发出读取上述非易失性存储器中存储的程序代码的上述指令。
12.如权利要求8所述的保护非易失性存储器中的存储程序代码的装置,其特征在于,所述装置还包含:
一编程指令地址解码器,耦接至上述非易失性存储器管理控制单元,其中,上述编程指令地址解码器从一编程接口接收到相应的指令后,向上述非易失性存储器管理控制单元发出读取上述非易失性存储器中存储的程序代码的上述指令。
CN201410005297.0A 2013-11-22 2014-01-06 保护非易失性存储器中存储的程序代码的装置 Active CN104657685B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710499104.5A CN107392059B (zh) 2013-11-22 2014-01-06 保护非易失性存储器中存储的程序代码的装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW102142579A TWI530954B (zh) 2013-11-22 2013-11-22 保護非揮發性記憶體中儲存之程式碼的裝置
TW102142579 2013-11-22

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201710499104.5A Division CN107392059B (zh) 2013-11-22 2014-01-06 保护非易失性存储器中存储的程序代码的装置

Publications (2)

Publication Number Publication Date
CN104657685A true CN104657685A (zh) 2015-05-27
CN104657685B CN104657685B (zh) 2018-05-15

Family

ID=53183677

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201410005297.0A Active CN104657685B (zh) 2013-11-22 2014-01-06 保护非易失性存储器中存储的程序代码的装置
CN201710499104.5A Active CN107392059B (zh) 2013-11-22 2014-01-06 保护非易失性存储器中存储的程序代码的装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201710499104.5A Active CN107392059B (zh) 2013-11-22 2014-01-06 保护非易失性存储器中存储的程序代码的装置

Country Status (3)

Country Link
US (2) US9430408B2 (zh)
CN (2) CN104657685B (zh)
TW (1) TWI530954B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106919865A (zh) * 2017-03-02 2017-07-04 上海东软载波微电子有限公司 非易失性存储器数据加密系统
CN110806836A (zh) * 2018-08-06 2020-02-18 新唐科技股份有限公司 数据处理系统与数据处理方法
CN115083463A (zh) * 2022-08-23 2022-09-20 旋智电子科技(上海)有限公司 用于控制存储器访问权限的方法、电子系统和存储介质

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3087020A1 (fr) * 2018-10-09 2020-04-10 Stmicroelectronics (Grenoble 2) Sas Procede d'acces a une memoire
TWI774503B (zh) * 2021-08-06 2022-08-11 瑞昱半導體股份有限公司 除錯管理平台與其運作方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1536579A (zh) * 2003-04-08 2004-10-13 株式会社瑞萨科技 存储卡
CN101685381A (zh) * 2008-09-26 2010-03-31 美光科技公司 固态大容量存储装置的数据串流
US20100146633A1 (en) * 2008-04-18 2010-06-10 Panasonic Corporation Memory Controller,Non-Volatile Storage Device, Non-Volatile Storage System,Access Device, and Data Management Method
CN101859601A (zh) * 2009-04-07 2010-10-13 三星电子株式会社 对非易失性存储器器件编程的方法
US20130117620A1 (en) * 2011-11-04 2013-05-09 Sang-Hyun Joo Memory system and operating method thereof
US20130238831A1 (en) * 2012-03-06 2013-09-12 Freescale Semiconductor, Inc. Method for implementing security of non-volatile memory
US8547724B2 (en) * 2010-03-11 2013-10-01 Samsung Electronics Co., Ltd. Nonvolatile memory device comprising one-time-programmable lock bit register

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6708273B1 (en) * 1997-09-16 2004-03-16 Safenet, Inc. Apparatus and method for implementing IPSEC transforms within an integrated circuit
US6505279B1 (en) 1998-08-14 2003-01-07 Silicon Storage Technology, Inc. Microcontroller system having security circuitry to selectively lock portions of a program memory address space
US7171542B1 (en) * 2000-06-19 2007-01-30 Silicon Labs Cp, Inc. Reconfigurable interface for coupling functional input/output blocks to limited number of i/o pins
JP2005079912A (ja) * 2003-08-29 2005-03-24 Matsushita Electric Ind Co Ltd セキュアデータ管理装置
US20060047885A1 (en) * 2004-08-27 2006-03-02 Vanguard International Semiconductor Corporation Configurable memory module and method for configuring the same
US7757231B2 (en) * 2004-12-10 2010-07-13 Intel Corporation System and method to deprivilege components of a virtual machine monitor
EP1852382B1 (en) * 2005-02-25 2015-12-30 Mitsubishi Denki Kabushiki Kaisha Elevator apparatus
US8099574B2 (en) * 2006-12-27 2012-01-17 Intel Corporation Providing protected access to critical memory regions
US9092649B2 (en) * 2009-03-02 2015-07-28 Macronix International Co., Ltd. Data protecting method capable of effectively recording protection information and memory using thereof
EP2761465B1 (en) * 2011-09-30 2022-02-09 Intel Corporation Autonomous initialization of non-volatile random access memory in a computer system
US20140317372A1 (en) * 2013-04-23 2014-10-23 Broadcom Corporation Data frame security

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1536579A (zh) * 2003-04-08 2004-10-13 株式会社瑞萨科技 存储卡
US20100146633A1 (en) * 2008-04-18 2010-06-10 Panasonic Corporation Memory Controller,Non-Volatile Storage Device, Non-Volatile Storage System,Access Device, and Data Management Method
CN101685381A (zh) * 2008-09-26 2010-03-31 美光科技公司 固态大容量存储装置的数据串流
CN101859601A (zh) * 2009-04-07 2010-10-13 三星电子株式会社 对非易失性存储器器件编程的方法
US8547724B2 (en) * 2010-03-11 2013-10-01 Samsung Electronics Co., Ltd. Nonvolatile memory device comprising one-time-programmable lock bit register
US20130117620A1 (en) * 2011-11-04 2013-05-09 Sang-Hyun Joo Memory system and operating method thereof
US20130238831A1 (en) * 2012-03-06 2013-09-12 Freescale Semiconductor, Inc. Method for implementing security of non-volatile memory

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106919865A (zh) * 2017-03-02 2017-07-04 上海东软载波微电子有限公司 非易失性存储器数据加密系统
CN106919865B (zh) * 2017-03-02 2020-06-05 上海东软载波微电子有限公司 非易失性存储器数据加密系统
CN110806836A (zh) * 2018-08-06 2020-02-18 新唐科技股份有限公司 数据处理系统与数据处理方法
CN110806836B (zh) * 2018-08-06 2023-03-24 新唐科技股份有限公司 数据处理系统与数据处理方法
CN115083463A (zh) * 2022-08-23 2022-09-20 旋智电子科技(上海)有限公司 用于控制存储器访问权限的方法、电子系统和存储介质

Also Published As

Publication number Publication date
US9542113B2 (en) 2017-01-10
CN104657685B (zh) 2018-05-15
US20150149703A1 (en) 2015-05-28
US9430408B2 (en) 2016-08-30
US20160274811A1 (en) 2016-09-22
TWI530954B (zh) 2016-04-21
CN107392059B (zh) 2020-07-10
CN107392059A (zh) 2017-11-24
TW201521028A (zh) 2015-06-01

Similar Documents

Publication Publication Date Title
KR101010801B1 (ko) 액세스 허용을 결정하는 방법 및 장치
EP3242199B1 (en) Flash memory controller and control method for flash memory controller
CN104657685A (zh) 保护非易失性存储器中存储的程序代码的装置
CN104981778A (zh) 修补只读存储器的引导代码
EP3242214B1 (en) Method and device for protecting information of mcu chip
US9715601B2 (en) Secure access in a microcontroller system
CN104217139B (zh) 处理系统
US9304943B2 (en) Processor system and control method thereof
CN110020561B (zh) 半导体装置和操作半导体装置的方法
US10846421B2 (en) Method for protecting unauthorized data access from a memory
TW201525870A (zh) 可更新積體電路無線電
CN114721493A (zh) 芯片启动方法、计算机设备及可读存储介质
CN104573567A (zh) 芯片编程加密保护方法及其系统
CN111026683A (zh) 访问存储器的方法
CN104573421A (zh) 一种基于若干分区的mcu芯片信息保护方法和装置
US6813191B2 (en) Microcomputer with nonvolatile memory protected against false erasing or writing
CN111124462B (zh) 一种嵌入式多媒体卡更新方法、装置、服务器和存储介质
US7058980B1 (en) Device and method for protecting memory data against illicit access
KR20060119923A (ko) 두 메모리 사이의 보안성 데이터 전송
CN114115755B (zh) 用于数据写入的方法及装置、存储介质
CN112685802A (zh) Flash芯片读取控制方法、装置、存储介质
CN115686373A (zh) 用于数据加固的方法及装置、电子设备、存储介质
US8806107B2 (en) Semiconductor integrated circuit and method of controlling memory
CN111400725A (zh) 防止芯片锁死的方法、芯片以及存储介质
JP2007504521A (ja) 2つのメモリー間でのセキュリティデータの転送

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant