CN104637543A - 芯片和使用该芯片的墨盒 - Google Patents

芯片和使用该芯片的墨盒 Download PDF

Info

Publication number
CN104637543A
CN104637543A CN201410757082.4A CN201410757082A CN104637543A CN 104637543 A CN104637543 A CN 104637543A CN 201410757082 A CN201410757082 A CN 201410757082A CN 104637543 A CN104637543 A CN 104637543A
Authority
CN
China
Prior art keywords
data
place
confirmation
communication port
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410757082.4A
Other languages
English (en)
Other versions
CN104637543B (zh
Inventor
康泽华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jihai Microelectronics Co ltd
Original Assignee
Apex Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Apex Microelectronics Co Ltd filed Critical Apex Microelectronics Co Ltd
Priority to CN201410757082.4A priority Critical patent/CN104637543B/zh
Publication of CN104637543A publication Critical patent/CN104637543A/zh
Application granted granted Critical
Publication of CN104637543B publication Critical patent/CN104637543B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明提供了一种芯片和使用该芯片的墨盒,通过在芯片上设置接收数据统计部或写入数据统计部或数据通信监控部,以及确认信息发送部,由接收数据统计部统计芯片所接收到的数据的位数,或者由写入数据统计部统计芯片所写入的数据的位数,或者由数据通信监控部监控芯片接收数据的状态,并在每接收完一组数据时,由确认信息发送部向记录装置返回适配于记录装置的表征正反码校验结果的确认信息,达到了适配记录装置的固有检测需求的目的,而且,芯片仅需要对所接收的数据的位数进行统计或监控,并不需要通过复杂的电路对数据进行校验,降低了芯片接收数据时的工作量,有效降低了芯片出错的风险,提高了芯片工作的稳定性和可靠性。

Description

芯片和使用该芯片的墨盒
技术领域
本发明涉及打印成像领域,涉及墨盒上的芯片与记录装置通信的技术,尤其涉及一种芯片和使用该芯片的墨盒。
背景技术
记录装置,如打印机、复印机、传真机等,用于将需要记录的信息通过墨水等记录材料记录到记录介质,如纸张上。通常,记录装置包括记录装置主体和墨盒,该墨盒通常以可拆卸的方式安装在记录装置中,并且墨盒上配置有用于存储墨盒相关信息的芯片,在芯片上设置有存储元件,用于存储墨水的消耗量或余量等墨量数据信息,以及其他与墨盒相关的信息,该芯片通常以可拆卸的方式安装在墨盒上。当墨盒安装到记录装置时,墨盒上的芯片与记录装置之间建立电连接,与记录装置主体进行数据通信。通常,墨盒上的芯片与记录装置主体之间通过端子等通信端口进行电连接。
现有的适用于墨盒的芯片,当记录装置向芯片写入数据时,将要写入的数据分成数段,并基于每段数据的正码数据生成相对应的反码数据,记录装置将每一段的正码数据及其反码数据组成一组数据发送给芯片,并在接收到芯片返回的校验正确的信息后,才发送下一组数据;芯片在接收到每一组的正码数据和反码数据后,校验数据是否符合正反码关系,并需要在接收完每一组数据的下一位立即向记录装置发送校验结果,当符合正反码关系时,芯片向记录装置发送校验正确信息。
上述现有芯片的正反码校验和发送校验结果的技术,芯片需要在接收完每组数据后立即向记录装置返回正反码校验的结果,兼容厂商在设计芯片时,需要投入更多的人力物力以使芯片能够及时返回信息来适配记录装置的固有检测需求,增加了芯片的设计成本,并且,芯片处理数据的时间短且工作量大,出错的可能性大,容易引发数据通信不良的问题。
发明内容
本发明提供一种芯片和使用该芯片的墨盒,以实现芯片的低成本、稳定可靠,且可以适配于记录装置的固有检测需求。
第一方面,本发明提供一种芯片,包括:通信端口、读写控制部、存储元件、接收数据统计部以及确认信息发送部;
所述通信端口用于接收和发送数据;
所述读写控制部,分别与所述通信端口和所述存储元件连接,用于解析读写指令,并控制数据的读写操作;
所述存储元件用于存储数据;
所述接收数据统计部,分别与所述通信端口、所述读写控制部和所述确认信息发送部连接,用于在当所述读写控制部所解析的指令为写指令时,统计所述通信端口所接收的数据的位数;
所述确认信息发送部,分别与所述通信端口和所述接收数据统计部连接,用于在所述接收数据统计部所统计的数据的位数达到设定值时,发送确认信息;所述确认信息用于表示校验正确。
在第一方面的第一种可能的实现方式中,所述接收数据统计部包括至少一个寄存器,用于寄存所述通信端口所接收的数据,所述接收数据统计部通过所述至少一个寄存器判断所接收的数据的位数是否达到所述设定值。
在第一方面的第二种可能的实现方式中,所述接收数据统计部包括计数器,用于计数所述通信端口所接收的数据的位数,所述接收数据统计部通过所述计数器判断所接收的数据的位数是否达到所述设定值。
在第一方面的第三种可能的实现方式中,所述接收数据统计部包括寄存器和计数器,所述寄存器用于寄存所述通信端口所接收的数据,所述计数器用于计数所述寄存器存储满所述数据的次数;所述接收数据统计部通过所述寄存器和所述计数器判断所接收的数据的位数是否达到所述设定值。
结合第一方面至第一方面的第三种任一可能的实现方式,在第一方面的第四种可能的实现方式中,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;
所述接收数据统计部用于:为每组数据分别设置设定值,并分别统计每组数据的位数,
所述确认信息发送部用于:在所述每组数据中的一组数据的位数达到相应的设定值时,发送所述确认信息。
结合第一方面至第一方面的第三种任一可能的实现方式,在第一方面的第五种可能的实现方式中,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括高电平数据和低电平数据;
所述接收数据统计部用于分别统计所述通信端口所接收的每组数据中的所述高电平数据的位数和所述低电平数据的位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述高电平数据的位数以及所述低电平数据的位数均达到相应的所述设定值时,发送所述确认信息。
结合第一方面的第五种可能的实现方式,在第一方面的第六种可能的实现方式中,所述接收数据统计部还用于统计所述每组数据的总位数;
相应的,所述确认信息发送部用于在所述接收数据统计部所统计的所述高电平数据的位数、所述低电平数据的位数以及所述总位数分别达到相应的所述设定值时,发送所述确认信息;
其中,所述高电平数据的位数与所述低电平数据的位数的设定值相等,且为所述总位数的设定值的一半。
结合第一方面的第六种可能的实现方式,在第一方面的第七种可能的实现方式中,所述每组数据包括第一数据和第二数据,且所述第一数据包括第一奇偶校验位,所述第二数据包括第二奇偶校验位;
所述确认信息发送部在所述高电平数据的位数、所述低电平数据的位数以及所述总位数分别达到相应的所述设定值且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息;
其中,所述高电平数据的位数与所述低电平数据的位数的设定值相等,且为所述总位数的设定值的一半。
结合第一方面至第一方面的第三种任一可能的实现方式,在第一方面的第八种可能的实现方式中,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括第一数据和第二数据;
所述接收数据统计部用于分别统计所述通信端口所接收的所述每组数据中的所述第一数据的高电平数据的位数、所述第一数据的低电平数据的位数、所述第二数据的高电平数据的位数、所述第二数据的低电平数据的位数以及该组数据的总位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述该组数据的总位数达到所述设定值,且所述第一数据的高电平数据的位数与所述第二数据的低电平数据的位数相等、所述第一数据的低电平数据的位数与所述第二数据的高电平数据的位数相等时,发送所述确认信息。
结合第一方面至第一方面的第三种任一可能的实现方式,在第一方面的第九种可能的实现方式中,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括第一数据和第二数据;所述第一数据包括第一奇偶校验位,所述第二数据包括第二奇偶校验位;
所述接收数据统计部用于分别统计所述通信端口所接收的所述每组数据中的所述第一数据的位数和所述第二数据的位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述第一数据的位数和所述第二数据的位数分别达到相应的设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息。
结合第一方面的第九种可能的实现方式,在第一方面的第十种可能的实现方式中,所述接收数据统计部还用于统计所述通信端口所接收的所述每组数据的总位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述第一数据的位数、所述第二数据的位数以及所述每组数据的总位数分别达到相应的所述设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息。
第二方面,本发明提供一种芯片,包括:通信端口、读写控制部、存储元件、写入数据统计部以及确认信息发送部;
所述通信端口用于接收和发送数据;
所述读写控制部,分别与所述通信端口和所述存储元件连接,用于解析读写指令,并控制数据的读写操作;
所述存储元件用于存储数据;
所述写入数据统计部,分别与所述通信端口、所述存储元件和所述确认信息发送部连接,用于在当所述存储元件中写入数据时,统计所述存储元件所写入的数据的位数;
所述确认信息发送部,分别与所述通信端口和所述写入数据统计部连接,用于在所述写入数据统计部所统计的数据的位数达到设定值时,发送确认信息;所述确认信息用于表示校验正确。
在第二方面的第一种可能的实现方式中,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;
所述写入数据统计部分别统计所述存储元件所写入的每组数据的位数。
结合第二方面的第一种可能的实现方式,在第一方面的第二种可能的实现方式中,所述写入数据统计部包括计数器,用于计数所述存储元件所写入的数据的位数,所述写入数据统计部通过所述计数器判断所述存储元件所写入的数据的位数是否达到所述设定值。
结合第二方面至第二方面的第二种可能的实现方式,在第二方面的第三种可能的实现方式中,所述存储元件设置为顺序写入且存储为多行,所述存储元件的每一行存储一组数据;
所述确认信息发送部用于在所述存储元件写满一行时发送所述确认信息。
结合第二方面至第二方面的第二种可能的实现方式,在第二方面的第四种可能的实现方式中,所述存储元件设置为顺序写入且存储为多行,所述存储元件的每一行存储一组数据,在所述每组数据的存储位置后面设置满位标志位;
所述确认信息发送部用于在所述存储元件所写入的一组数据到达所述满位标志位时,发送所述确认信息。
第三方面,本发明提供一种芯片,包括:通信端口、读写控制部、存储元件、数据通信监控部以及确认信息发送部;
所述通信端口用于接收和发送数据;
所述读写控制部,分别与所述通信端口和所述存储元件连接,用于解析读写指令,并控制数据的读写操作;
所述存储元件用于存储数据;
所述数据通信监控部,分别与所述通信端口、所述读写控制部和所述确认信息发送部连接,用于在当所述读写控制部所解析的指令为写指令时,监控所述通信端口的接收数据状态;
所述确认信息发送部,分别与所述通信端口和所述数据通信监控部连接,用于在所述数据通信监控部监控到所述通信端口没有接收数据且本次写入操作未结束时,发送确认信息;所述确认信息用于表示校验正确。
第四方面,本发明提供一种墨盒,其特征在于,包括如上任一所述的芯片。
本发明提供的芯片和使用该芯片的墨盒,通过在芯片上设置接收数据统计部或写入数据统计部或数据通信监控部,以及确认信息发送部,由接收数据统计部统计芯片所接收到的数据的位数,或者由写入数据统计部统计芯片所写入的数据的位数,或者由数据通信监控部监控芯片接收数据的状态,并在每接收完一组数据时,由确认信息发送部向记录装置返回适配于记录装置的表征正反码校验结果的确认信息,达到了适配记录装置的固有检测需求的目的,而且,芯片仅需要对所接收的数据的位数进行统计或监控,并不需要通过复杂的电路对数据进行校验,降低了芯片接收数据时的工作量,有效降低了芯片出错的风险,提高了芯片工作的稳定性和可靠性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一所提供的芯片的结构示意图;
图2为本发明实施例二所提供的芯片的结构示意图;
图3为本发明实施例三所提供的芯片的结构示意图;
图4为本发明实施例所提供的墨盒的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,为了简化对本发明的技术方案的描述过程以及使本发明的技术方案清楚的呈现,以下仅以喷墨打印机以及墨盒为例进行说明,但是下述实施例的方案描述同样适用于其它类型的打印材料容纳容器以及相应的记录装置,如调色剂盒、碳粉盒以及相应的喷墨打印机、激光打印机等。
实施例一
图1为本发明实施例一所提供的芯片的结构示意图。所述芯片以可拆卸的方式安装到墨盒中,该墨盒以可拆卸的方式安装至记录装置。如图1所示,本实施例提供的芯片2可以包括:通信端口21、读写控制部22、存储元件23、接收数据统计部24以及确认信息发送部25。
其中,所述通信端口21用于接收和发送数据;所述通信端口21可以与记录装置进行数据通信;具体的,所述通信端口21可以是若干接触连接的端子,当墨盒安装至记录装置时,通信端口21的端子与记录装置侧的电路相接触,通信端口21也可以是用于无线通信的数据收发电路,与记录装置侧电路完成无线通信,本实施例对此不进行限制。
所述读写控制部22,分别与所述通信端口21和所述存储元件23连接,用于解析读写指令,并控制数据的读写操作;当指令为写指令时,所述读写控制部22控制将所述通信端口21接收到的数据写入到所述存储元件23中。
所述存储元件23用于存储数据;所述存储元件23所存储的数据可以包括与墨盒相关的墨量数据、状态标识信息、首次安装日期等可改写的数据,和墨水颜色信息、生产日期等不可改写数据。
所述接收数据统计部24,分别与所述通信端口21、所述读写控制部22和所述确认信息发送部25连接,用于在当所述读写控制部22所解析的指令为写指令时,统计所述通信端口21所接收的数据的位数。
所述确认信息发送部25,分别与所述通信端口21和所述接收数据统计部24连接,用于在所述接收数据统计部24所统计的数据的位数达到设定值时,向记录装置发送确认信息;所述确认信息用于表示校验正确,所述确认信息为适配于记录装置的固有检测需求的校验正确的信息。
需要说明的是,在第一种可行的实施方式中,所述通信端口21用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;所述接收数据统计部24统计所述通信端口21所接收的数据的位数,可以设置为分别统计每组数据的位数,为每组数据分别设置设定值,当每组数据的位数相同时,可以采取固定的设定值,如每组数据均为32位,则每组数据的设定值可以固定设置为32;所述确认信息发送部25用于在所述每组数据中的一组数据的位数达到相应的设定值时,发送所述确认信息,且所述接收数据统计部24重新开始统计下一组数据的位数。
所述接收数据统计部24也可以设置为统计整体的数据的总位数,并依据每组数据在整体数据中的顺序、位置和位数分别设置每组的设定值,一组数据的设定值可以为该组数据和前面所有数据的位数的和,例如第一组数据为32位,则第一组数据的设定值为32,第二组数据为32位,则第二组数据的设定值为64位;所述确认信息发送部25用于在所述接收数据统计部24统计完一组数据的位数并达到该组的设定值时,发送所述确认信息,且所述接收数据统计部24继续统计下一组数据的位数。
本实施例优选的,针对各组数据的位数相同的情况,接收数据统计部24设置为分别统计每组数据的位数,并为每组数据设置固定的设定值,确认信息发送部25在接收数据统计部24统计一组数据的位数达到该设定值时,发送确认信息,且接收数据统计部24重新开始统计下一组数据的位数。
需要说明的是,确认信息发送部25在接收数据统计部24所统计的数据位数未达到设定值时,可以设置为不发送确认信息,或者设置为发送适配于记录装置的固有检测需求的校验错误的信息,本实施例中优选的,确认信息发送部25设置为在接收数据统计部24所统计的数据位数未达到设定值时不发送确认信息。
当记录装置所发送的数据信号DAT与时钟信号CLK相同步,通信端口21同时接收时钟信号CLK和数据信号DAT(即数据),且读写控制部22同步于时钟信号CLK写入数据时,可选的,接收数据统计部24参考时钟信号CLK来统计数据信号DAT所包含的数据的位数,并且,确认信息发送部25在接收数据统计部24所统计的数据位数达到设定值时,在紧接着数据的下一位同步于时钟信号CLK发送表征正反码校验正确的确认信息,上述确认信息可以为一位数据,例如,上述确认信息可以为一位值为1的高电平数据,具体的,确认信息的表现形式需要依据记录装置的固有检测需求来设置。
在第二种可行的实施方式中,所述通信端口21用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括高电平数据和低电平数据;所述高电平数据是指值为1的数据,所述低电平数据是指值为0的数据;所述接收数据统计部24用于分别统计所述通信端口21所接收的每组数据中的所述高电平数据的位数和所述低电平数据的位数;所述确认信息发送部25用于在所述接收数据统计部24所统计的所述高电平数据的位数、以及所述低电平数据的位数均达到相应的所述设定值时,发送所述确认信息。
可选的,所述接收数据统计部24还用于统计所述每组数据的总位数;相应的,所述确认信息发送部25用于在所述接收数据统计部24所统计的所述高电平数据的位数、所述低电平数据的位数以及所述总位数分别达到相应的所述设定值时,发送所述确认信息;其中,所述高电平数据的位数与所述低电平数据的位数的设定值相等,且为所述总位数的设定值的一半。
需要说明的是,本实施例中,所述接收数据统计部24还可以设置为只统计每组数据中高电平数据的位数,或者只统计每组数据中低电平数据的位数,并在所统计的数据的位数达到所述设定值时,由所述确认信息发送部25发送确认信息。
可选的,当每组数据的正码数据和反码数据的末位都为奇偶校验位时,即,所述每组数据包括第一数据和第二数据,且所述第一数据包括第一奇偶校验位,所述第二数据包括第二奇偶校验位;所述确认信息发送部25在所述高电平数据的位数、所述低电平数据的位数以及所述总位数分别达到相应的设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息;其中,所述高电平数据的位数与所述低电平数据的位数的设定值相等,且为所述总位数的设定值的一半。
其中,所述奇偶校验可以设置为由芯片的读写控制部22执行校验,或由其它可行的部分执行校验,当所述第一数据内所有数据的奇偶特性与所述第一奇偶校验位的数值相符时,称之为所述第一奇偶校验位正确,当所述第二数据内所有数据的奇偶特性与所述第二奇偶校验位的数值相符时,称之为所述第二奇偶校验位正确。
在第三种可行的实施方式中,所述通信端口21可以用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括第一数据和第二数据;所述第一数据例如可以是正码数据,所述第二数据例如可以是反码数据;所述接收数据统计部24可以用于分别统计所述通信端口21所接收的所述每组数据中的所述第一数据的高电平数据的位数、所述第一数据的低电平数据的位数、所述第二数据的高电平数据的位数、所述第二数据的低电平数据的位数以及该组数据的总位数;所述确认信息发送部25可以用于在所述接收数据统计部24所统计的所述该组数据的总位数达到所述设定值,且所述第一数据的高电平数据的位数与所述第二数据的低电平数据的位数相等、所述第一数据的低电平数据的位数与所述第二数据的高电平数据的位数相等时,发送所述确认信息。
具体的,针对每组数据中第一数据和第二数据的分布规律,可以依据接收数据统计部24所统计的当前数据的位数在该组数据的总位数的占比来确定第一数据和第二数据,例如,32为数据中前16位为第一数据,通过确定接收数据统计部24所统计的位数是否达到16位来确定当前数据是第一数据还是第二数据。
在第四种可行的实施方式中,所述通信端口21可以用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括第一数据和第二数据;所述第一数据包括第一奇偶校验位,所述第二数据包括第二奇偶校验位;所述接收数据统计部24用于分别统计所述通信端口21所接收的所述每组数据中的所述第一数据的位数和所述第二数据的位数;所述确认信息发送部25用于在所述接收数据统计部24所统计的所述第一数据的位数和所述第二数据的位数分别达到相应的设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息。
需要说明的是,所述接收数据统计部24还可以用于统计所述通信端口21所接收的所述每组数据的总位数;所述确认信息发送部25可以用于在所述接收数据统计部24所统计的所述第一数据的位数、所述第二数据的位数以及所述每组数据的总位数分别达到相应的所述设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息。
需要说明的是,本实施例所提供的接收数据统计部24,还可以设置为统计通信端口21所接收的每组数据的位数,依据所统计的当前数据的位数在该组数据的总位数的占比来确定第一数据和第二数据。
需要说明的是,在上述四种可行的实施方式中,接收数据统计部24也可以直接设置为从数据通信开始时统计通信端口21所接收的所有数据的位数,上述所有数据包括ID信息、读/写指令和需要写入存储元件23的数据等,其并不影响本实施例所提供的芯片适配于记录装置的固有检测需求。当记录装置在发送写指令后,并不直接发送需要写入存储元件23的数据,也即芯片需要判断数据的起始位时,上述芯片还可以包括数据起始判断部,用于判断芯片从记录装置接收数据的时机,或判断数据的起始位,并控制接收数据统计部24从数据的起始位开始统计数据的位数。
下面对接收数据统计部24的具体实现方式做详细说明。
第一种可选的实现方式,所述接收数据统计部24包括至少一个寄存器,用于寄存所述通信端口所接收的数据,所述接收数据统计部24通过所述至少一个寄存器判断所接收的数据的位数是否达到所述设定值。
即,所述接收数据统计部24可以由一个或多个寄存器组成。
当接收数据统计部24内设置单个寄存器时,可以将单个寄存器所能够寄存的数据的位数设置为一组数据的位数,该寄存器在寄存满数据后清空寄存器并重新寄存数据,接收数据统计部24的设定值设置为一组数据的位数,即,寄存器在寄存满数据时达到设定值;当读写控制部22所解析的指令为写指令时,通信端口21开始接收数据,寄存器开始寄存数据,每当寄存器寄存满数据后,表示接收数据统计部24所的统计的位数达到设定值,由确认信息发送部25发送确认信息;
当接收数据统计部24内设置多个寄存器时,可以将多个寄存器设置为联合寄存一组数据,即,多个寄存器所能够寄存的数据的总位数为一组数据的位数;也可以设置为分别寄存一组数据,即,多个寄存器中每一个寄存器所能够寄存的数据的位数为一组数据的位数;在多个寄存器联合寄存一组数据或者多个寄存器分别寄存一组数据的情况下,所述多个寄存器在全部寄存满数据后清空寄存器并重新寄存数据;当联合寄存一组数据时,接收数据统计部24的设定值设置为每组数据的位数,当多个寄存器全部寄存满数据时达到设定值;当分别寄存一组数据时,接收数据统计部24的设定值可以设置为所接收的各组数据的总位数,每当一个寄存器寄存满数据,即达到一个设定值,由确认信息发送部25发送确认信息。
第二种可选的实现方式,所述接收数据统计部24包括计数器,用于计数所述通信端口21所接收的数据的位数,所述接收数据统计部24通过所述计数器判断所接收的数据的位数是否达到所述设定值。
具体的,计数器从初始值恒定地向上或向下计数,通信端口21每接收一位数据,计数器就计数一位,当计数器仅设置一个设定值时,接收数据统计部24设置为分别统计每组数据的位数,计数器计数至设定值时初始化并重新开始计数,当计数器设置多个设定值时,接收数据统计部24设置为统计所接收的各组数据的总位数,每当计数到一个设定值,由确认信息发送部25发送确认信息,当计数至设定值的最值时,即,所有数据的最末位,计数器初始化。
实际应用中,当记录装置所发送的数据信号DAT与时钟信号CLK相同步时,上述计数器还可以通过计数时钟信号CLK或参考时钟信号CLK来计数数据信号DAT所包含的数据的位数,来完成数据的位数的统计。
第三种可选的实现方式,所述接收数据统计部24包括寄存器和计数器,所述寄存器用于寄存所述通信端口21所接收的数据,所述计数器用于计数所述寄存器存储满所述数据的次数;所述接收数据统计部24通过所述寄存器和所述计数器判断所接收的数据的位数是否达到所述设定值。
具体的,寄存器在寄存满数据后清空寄存器并重新寄存数据,每当寄存器寄存满一次数据,计数器计数一位,接收数据统计部24可以设置为分别统计每组数据的位数,或统计所接收的各组数据的总位数,相应的,计数器可以设置一个或多个设定值,并在计数至单个设定值或多个设定值的最值时初始化。
需要说明的是,所述接收数据统计部24通过寄存器和/或计数器来统计数据的位数,并在接收到需要统计的目标数据,如需要统计的高电平数据或第一数据时,再由寄存器寄存该位数据或由计数器计数位数;同样的,针对需要统计多个目标数据的情况,所述接收数据统计部24通过设置多个寄存器组和/或多个计数器组,并由相应的每组寄存器和/或计数器分别对每一个目标数据的位数进行统计。
本实施例的技术方案,通过在芯片上设置接收数据统计部和确认信息发送部,由接收数据统计部统计芯片所接收到的数据的位数,并在位数达到设定值时由确认信息发送部向记录装置发送确认信息,借助于接收数据统计部对所接收的数据位数的统计,从而能够在每接收完一组正反码数据时,判断数据位数达到设定值,并由确认信息发送部向记录装置返回适配于记录装置的表征正反码校验结果的确认信息,达到了适配记录装置的固有检测需求的目的,而且,芯片仅需要对所接收的数据的位数进行统计,并不需要通过复杂的电路对数据进行校验,降低了芯片接收数据时的工作量,有效地降低了芯片出错的风险,提高了芯片工作的稳定性和可靠性,且使得芯片的制造成本低,易于实现。
实施例二
图2为本发明实施例二所提供的芯片的结构示意图。如图2所示的芯片,与图1所示的芯片相比,本实施例所提供的芯片也包括:通信端口21、读写控制部22、存储元件23,其仅仅在写入数据统计部34和确认信息发送部25的设置上存在不同,其余的结构设置、连接方式完全相同,在此不再赘述。
如图2所示,芯片2包括:通信端口21、读写控制部22、存储元件23、写入数据统计部34、确认信息发送部25。下面对芯片2的写入数据统计部34和确认信息发送部25做详细描述:
所述写入数据统计部34,分别与所述通信端口21、所述存储元件23和所述确认信息发送部25连接,用于在当所述存储元件23中写入数据时,统计所述存储元件所写入的数据的位数;
所述确认信息发送部25,分别与所述通信端口21和所述写入数据统计部34连接,用于在所述写入数据统计部34所统计的数据的位数达到设定值时,向记录装置发送确认信息;所述确认信息用于表示校验正确,所述确认信息为适配于记录装置的固有检测需求的校验正确的信息。
其中,所述通信端口21以组的形式接收所述数据时,每组数据中包含预设位数个所述数据,读写控制部22依次分别将所述通信端口21所接收的每组数据写入至存储元件23,所述写入数据统计部34可以分别统计所述存储元件23所写入的每组数据的位数,并为写入的每组数据分别设置设定值,也可以设置为统计整体写入的数据的总位数,并依据写入的每组数据在整体数据中的顺序、位置和位数分别设置每组的设定值。
具体的,所述写入数据统计部34可以包括计数器,用于计数所述存储元件23所写入的数据的位数,所述写入数据统计部34通过所述计数器判断所述存储元件23所写入的数据的位数是否达到所述设定值。
计数器可以从初始值恒定地向上或向下计数,存储元件23每写入一位数据,计数器就计数一位,同样的,写入数据统计部34可以设置为分别统计每组写入数据的位数,或统计各组写入数据的总位数,相应的,计数器可以设置一个或多个设定值,并在计数至单个设定值或多个设定值的最值时初始化。
所述存储元件23还可以设置为顺序写入且存储为多行,所述存储元件23从首行的起始位开始一位一位顺序地写入数据,并在写入至满位时从下一行的起始位开始顺序写入,所述存储元件23的每一行存储一组数据;所述确认信息发送部25用于在所述存储元件23写满一行时发送所述确认信息;即,当存储元件23设置为顺序写入且存储为多行时,并且每组数据刚好存储完一行或多行,写入数据统计部34设置为统计写满数据的行数,并在每写满一行或多行,即每写入完成一组数据或多组数据时,等同于所统计的数据位数达到设定值,由确认信息发送部25发送确认信息。
所述存储元件23还可以设置为顺序写入且存储为多行,所述存储元件23的每一行存储一组数据,在所述每组数据的存储位置后面设置满位标志位;所述确认信息发送部25用于在所述存储元件23所写入的一组数据到达所述满位标志位时,发送所述确认信息;即,当存储元件23设置为顺序写入且存储为多行时,并且每组数据刚好存储完一行或多行,可以在每组数据的存储位置后设置满位标志位,当数据写入至满位标志位时,等同于所统计的数据位数达到设定值,由确认信息发送部25发送确认信息。
可以理解的是,上述写入行数的设置和满位标志位的设置也可以依据发送确认信息的需要,设置在其它可行的存储位置,如一组数据的一半位数的存储位置,或多组数据的存储位置。本实施例对此不进行限制。
本实施例的技术方案,通过在芯片上设置写入数据统计部和确认信息发送部,由写入数据统计部统计芯片所写入的数据的位数,从而对芯片所接收的写入数据的位数进行统计,并在统计位数达到设定值时由确认信息发送部向记录装置发送确认信息,借助于写入数据统计部对所写入的数据位数的统计,同样能够在芯片每接收完一组正反码数据时,由确认信息发送部向记录装置返回适配于记录装置的表征正反码校验结果的确认信息,实现了适配记录装置的固有检测需求,而且,芯片仅需要对所写入的数据的位数进行统计,并不需要通过复杂的电路对数据进行校验,降低了芯片接收和处理数据时的工作量,有效地降低了芯片出错的风险,提高了芯片工作的稳定性和可靠性,且使得芯片的制造成本低,易于实现。
实施例三
图3为本发明实施例三所提供的芯片的结构示意图。如图3所示的芯片,与图1所示的芯片相比,本实施例所提供的芯片也包括:通信端口21、读写控制部22、存储元件23,其仅仅在数据通信监控部44和确认信息发送部25的设置上存在不同,其余的结构设置、连接方式完全相同,在此不再赘述。
如图3所示,芯片2包括:通信端口21、读写控制部22、存储元件23、数据通信监控部44以及确认信息发送部25。下面对芯片的数据通信监控部44和确认信息发送部25做详细描述。
所述数据通信监控部44,分别与所述通信端口21、所述读写控制部22和所述确认信息发送部25连接,用于在当所述读写控制部22所解析的指令为写指令时,监控所述通信端口21的接收数据状态;
所述确认信息发送部25,分别与所述通信端口21和所述数据通信监控部44连接,用于在所述数据通信监控部44监控到所述通信端口21没有接收数据,即接收不到数据,且本次写入操作未结束时,发送确认信息;所述确认信息用于表示校验正确,所述确认信息为适配于记录装置的固有检测需求的校验正确的信息。
本实施例的技术方案,通过在芯片上设置数据通信监控部和确认信息发送部,由数据通信监控部监控芯片接收数据的状态,并在芯片没有接收到数据且写入操作未结束,判断记录装置处于接收校验结果的等待状态,由确认信息发送部向记录装置发送适配于记录装置的表征正反码校验结果的确认信息,达到了适配记录装置的固有检测需求的目的,而且,芯片仅需要对接收数据的状态进行监控,并不需要通过复杂的电路对数据进行校验,降低了芯片接收和处理数据时的工作量,有效地降低了芯片出错的风险,提高了芯片工作的稳定性和可靠性,且使得芯片的制造成本低,易于实现。
需要说明的是,在上述图1-图3所示的实施例中,芯片通过确认信息发送部发送确认信息,可以设置为读写控制部控制接收数据统计部统计所接收的数据位数,并在所统计的位数达到设定值时,控制确认信息发送部发送确认信息;存储元件控制写入数据统计部统计所写入的数据位数,并在所统计的位数达到设定值时,控制确认信息发送部发送确认信息;读写控制部控制数据通信监控部监控数据通信,并在符合通信条件时,控制确认信息发送部发送确认信息。
也可以设置为接收数据统计部独立完成统计数据位数工作,并控制确认信息发送部发送确认信息;写入数据统计部独立完成统计数据位数工作,并控制确认信息发送部发送确认信息;数据通信监控部独立完成数据通信监控工作,并控制确认信息发送部发送确认信息。
图4为本发明实施例所提供的墨盒的结构示意图。所述墨盒以可拆卸的方式安装到记录装置(图4中未示出)中。如图3所示,墨盒1包括:墨盒主体11,用于储存打印用的墨水;墨水供应部12,通常形成在墨盒主体11的底壁上,且当墨盒1装入喷墨打印机后与喷墨打印机的供墨管相连接,从而将墨盒主体11中的墨水输送至喷墨打印机的打印头;芯片2,可拆卸地设置在墨盒主体11的外壁上,其在墨盒1装入喷墨打印机后与喷墨打印机侧的相对应的通信端口建立电连接,与喷墨打印机进行数据通信;其中,芯片2可以为上述图1-图3任一实施例所提供的芯片。
本领域普通技术人员应理解,所述墨盒主体仅作为连供装置的传输墨水的中继部(墨水临时储存部),或者,所述墨水供应部形成于墨盒主体的侧壁上,或者,所述芯片安装在与所述墨盒相配套的外壳上,等等如此情形,只要所述墨盒构成的整体结构的外壁上安装有所述芯片,即可应用本发明所公开的芯片,并实现本发明之效果。
本领域普通技术人员应理解,本发明实施例中所述接收数据统计部、写入数据统计部、数据通信监控部和确认信息发送部,不局限于此类型芯片、墨盒、喷墨打印机,同样适用于其他类型的芯片、成像盒(打印材料容纳容器)、成像装置(记录装置)。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (18)

1.一种芯片,其特征在于,包括:通信端口、读写控制部、存储元件、接收数据统计部以及确认信息发送部;
所述通信端口用于接收和发送数据;
所述读写控制部,分别与所述通信端口和所述存储元件连接,用于解析读写指令,并控制数据的读写操作;
所述存储元件用于存储数据;
所述接收数据统计部,分别与所述通信端口、所述读写控制部和所述确认信息发送部连接,用于在当所述读写控制部所解析的指令为写指令时,统计所述通信端口所接收的数据的位数;
所述确认信息发送部,分别与所述通信端口和所述接收数据统计部连接,用于在所述接收数据统计部所统计的数据的位数达到设定值时,发送确认信息;所述确认信息用于表示校验正确。
2.根据权利要求1所述的芯片,其特征在于,所述接收数据统计部包括至少一个寄存器,用于寄存所述通信端口所接收的数据,所述接收数据统计部通过所述至少一个寄存器判断所接收的数据的位数是否达到所述设定值。
3.根据权利要求1所述的芯片,其特征在于,所述接收数据统计部包括计数器,用于计数所述通信端口所接收的数据的位数,所述接收数据统计部通过所述计数器判断所接收的数据的位数是否达到所述设定值。
4.根据权利要求1所述的芯片,其特征在于,所述接收数据统计部包括寄存器和计数器,所述寄存器用于寄存所述通信端口所接收的数据,所述计数器用于计数所述寄存器存储满所述数据的次数;所述接收数据统计部通过所述寄存器和所述计数器判断所接收的数据的位数是否达到所述设定值。
5.根据权利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;
所述接收数据统计部用于:为每组数据分别设置设定值,并分别统计每组数据的位数,
所述确认信息发送部用于:在所述每组数据中的一组数据的位数达到相应的设定值时,发送所述确认信息。
6.根据权利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括高电平数据和低电平数据;
所述接收数据统计部用于分别统计所述通信端口所接收的每组数据中的所述高电平数据的位数和所述低电平数据的位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述高电平数据的位数以及所述低电平数据的位数均达到相应的所述设定值时,发送所述确认信息。
7.根据权利要求6所述的芯片,其特征在于,所述接收数据统计部还用于统计所述每组数据的总位数;
相应的,所述确认信息发送部用于在所述接收数据统计部所统计的所述高电平数据的位数、所述低电平数据的位数以及所述总位数分别达到相应的所述设定值时,发送所述确认信息;
其中,所述高电平数据的位数与所述低电平数据的位数的设定值相等,且为所述总位数的设定值的一半。
8.根据权利要求7所述的芯片,其特征在于,所述每组数据包括第一数据和第二数据,且所述第一数据包括第一奇偶校验位,所述第二数据包括第二奇偶校验位;
所述确认信息发送部在所述高电平数据的位数、所述低电平数据的位数以及所述总位数分别达到相应的所述设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息;
其中,所述高电平数据的位数与所述低电平数据的位数的设定值相等,且为所述总位数的设定值的一半。
9.根据权利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括第一数据和第二数据;
所述接收数据统计部用于分别统计所述通信端口所接收的所述每组数据中的所述第一数据的高电平数据的位数、所述第一数据的低电平数据的位数、所述第二数据的高电平数据的位数、所述第二数据的低电平数据的位数以及该组数据的总位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述该组数据的总位数达到所述设定值,且所述第一数据的高电平数据的位数与所述第二数据的低电平数据的位数相等、所述第一数据的低电平数据的位数与所述第二数据的高电平数据的位数相等时,发送所述确认信息。
10.根据权利要求1-4任一所述的芯片,其特征在于,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;每组数据中包括第一数据和第二数据;所述第一数据包括第一奇偶校验位,所述第二数据包括第二奇偶校验位;
所述接收数据统计部用于分别统计所述通信端口所接收的所述每组数据中的所述第一数据的位数和所述第二数据的位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述第一数据的位数和所述第二数据的位数分别达到相应的设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息。
11.根据权利要求10所述的芯片,其特征在于,所述接收数据统计部还用于统计所述通信端口所接收的所述每组数据的总位数;
所述确认信息发送部用于在所述接收数据统计部所统计的所述第一数据的位数、所述第二数据的位数以及所述每组数据的总位数分别达到相应的所述设定值,且所述第一奇偶校验位和所述第二奇偶校验位均正确时,发送所述确认信息。
12.一种芯片,其特征在于,包括:通信端口、读写控制部、存储元件、写入数据统计部以及确认信息发送部;
所述通信端口用于接收和发送数据;
所述读写控制部,分别与所述通信端口和所述存储元件连接,用于解析读写指令,并控制数据的读写操作;
所述存储元件用于存储数据;
所述写入数据统计部,分别与所述通信端口、所述存储元件和所述确认信息发送部连接,用于在当所述存储元件中写入数据时,统计所述存储元件所写入的数据的位数;
所述确认信息发送部,分别与所述通信端口和所述写入数据统计部连接,用于在所述写入数据统计部所统计的数据的位数达到设定值时,发送确认信息;所述确认信息用于表示校验正确。
13.根据权利要求12所述的芯片,其特征在于,所述通信端口用于以组的形式接收所述数据,每组数据中包含预设位数个所述数据;
所述写入数据统计部分别统计所述存储元件所写入的每组数据的位数。
14.根据权利要求13所述的芯片,其特征在于,所述写入数据统计部包括计数器,用于计数所述存储元件所写入的数据的位数,所述写入数据统计部通过所述计数器判断所述存储元件所写入的数据的位数是否达到所述设定值。
15.根据权利要求12-14任一所述的芯片,其特征在于,所述存储元件设置为顺序写入且存储为多行,所述存储元件的每一行存储一组数据;
所述确认信息发送部用于在所述存储元件写满一行时发送所述确认信息。
16.根据权利要求12-14任一所述的芯片,其特征在于,所述存储元件设置为顺序写入且存储为多行,所述存储元件的每一行存储一组数据,在所述每组数据的存储位置后面设置满位标志位;
所述确认信息发送部用于在所述存储元件所写入的一组数据到达所述满位标志位时,发送所述确认信息。
17.一种芯片,其特征在于,包括:通信端口、读写控制部、存储元件、数据通信监控部以及确认信息发送部;
所述通信端口用于接收和发送数据;
所述读写控制部,分别与所述通信端口和所述存储元件连接,用于解析读写指令,并控制数据的读写操作;
所述存储元件用于存储数据;
所述数据通信监控部,分别与所述通信端口、所述读写控制部和所述确认信息发送部连接,用于在当所述读写控制部所解析的指令为写指令时,监控所述通信端口的接收数据状态;
所述确认信息发送部,分别与所述通信端口和所述数据通信监控部连接,用于在所述数据通信监控部监控到所述通信端口没有接收数据且本次写入操作未结束时,发送确认信息;所述确认信息用于表示校验正确。
18.一种墨盒,其特征在于,包括如权利要求1-17任一所述的芯片。
CN201410757082.4A 2014-12-10 2014-12-10 芯片和使用该芯片的墨盒 Active CN104637543B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410757082.4A CN104637543B (zh) 2014-12-10 2014-12-10 芯片和使用该芯片的墨盒

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410757082.4A CN104637543B (zh) 2014-12-10 2014-12-10 芯片和使用该芯片的墨盒

Publications (2)

Publication Number Publication Date
CN104637543A true CN104637543A (zh) 2015-05-20
CN104637543B CN104637543B (zh) 2019-02-19

Family

ID=53216192

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410757082.4A Active CN104637543B (zh) 2014-12-10 2014-12-10 芯片和使用该芯片的墨盒

Country Status (1)

Country Link
CN (1) CN104637543B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107310274A (zh) * 2017-06-09 2017-11-03 珠海艾派克微电子有限公司 基于成像盒芯片的数据处理装置、方法、芯片及成像盒

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020016893A1 (en) * 2000-06-30 2002-02-07 Seiko Epson Corporation Access to printing material container
CN1482000A (zh) * 2002-08-12 2004-03-17 ������������ʽ���� 墨盒及记录装置
CN101189681A (zh) * 2005-05-30 2008-05-28 精工爱普生株式会社 在顺序写入当中进行校验处理的非易失性的存储器
CN102285241A (zh) * 2010-05-25 2011-12-21 精工爱普生株式会社 存储装置、基板、液体容器、从主机电路接受应向数据存储部写入的数据的方法
CN102741053A (zh) * 2008-03-26 2012-10-17 精工爱普生株式会社 液体容纳体
CN103269257A (zh) * 2013-05-13 2013-08-28 联发科技(新加坡)私人有限公司 一种检测变长编码码流错误的方法和解码及错误检测装置
CN103862879A (zh) * 2014-01-15 2014-06-18 珠海艾派克微电子有限公司 一种墨盒芯片及使用该芯片的墨盒

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020016893A1 (en) * 2000-06-30 2002-02-07 Seiko Epson Corporation Access to printing material container
CN1482000A (zh) * 2002-08-12 2004-03-17 ������������ʽ���� 墨盒及记录装置
CN101189681A (zh) * 2005-05-30 2008-05-28 精工爱普生株式会社 在顺序写入当中进行校验处理的非易失性的存储器
CN102741053A (zh) * 2008-03-26 2012-10-17 精工爱普生株式会社 液体容纳体
CN102285241A (zh) * 2010-05-25 2011-12-21 精工爱普生株式会社 存储装置、基板、液体容器、从主机电路接受应向数据存储部写入的数据的方法
CN103269257A (zh) * 2013-05-13 2013-08-28 联发科技(新加坡)私人有限公司 一种检测变长编码码流错误的方法和解码及错误检测装置
CN103862879A (zh) * 2014-01-15 2014-06-18 珠海艾派克微电子有限公司 一种墨盒芯片及使用该芯片的墨盒

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107310274A (zh) * 2017-06-09 2017-11-03 珠海艾派克微电子有限公司 基于成像盒芯片的数据处理装置、方法、芯片及成像盒
CN107310274B (zh) * 2017-06-09 2019-05-14 珠海艾派克微电子有限公司 基于成像盒芯片的数据处理装置、方法、芯片及成像盒

Also Published As

Publication number Publication date
CN104637543B (zh) 2019-02-19

Similar Documents

Publication Publication Date Title
CN101859235B (zh) 具有多个存储装置的系统以及用于该系统的数据传输方法
US8782326B2 (en) Memory device and system including a memory device electronically connectable to a host circuit
CN104339870B (zh) 耗材芯片组、成像盒组及信息存储方法
JP3652542B2 (ja) 交換可能なプリント部品のための電気的な記憶装置
CN106956516B (zh) 一种序列号记忆可清除耗材芯片、耗材、系统及使用方法
CN100507733C (zh) 图像形成装置和盒体
CN102529391B (zh) 存储装置、主机装置、电路基板、液体容器以及系统
CN103660583A (zh) 耗材芯片数据重写装置及其工作方法
CN102285241A (zh) 存储装置、基板、液体容器、从主机电路接受应向数据存储部写入的数据的方法
JP2010534578A (ja) 不揮発性メモリ・データの完全性の検証
CN101375291A (zh) 顺序存取存储器
CN102381036B (zh) 耗材芯片、耗材容器及耗材芯片的数据写入方法
CN202307158U (zh) 存储装置、主机装置、电路基板、液体容器以及系统
CN104417071B (zh) 存储器组、成像盒及更换盒芯片的方法
CN205405485U (zh) 一种芯片和墨盒
WO2015188644A1 (zh) 一种芯片和墨盒
CN112824105B (zh) 耗材芯片的数据处理方法、耗材芯片、耗材及成像设备
CN114193935B (zh) 打印耗材通信方法、再生耗材芯片、打印耗材、打印系统
CN104637543A (zh) 芯片和使用该芯片的墨盒
JP2018520907A (ja) イメージングカートリッジ及びイメージングカートリッジに使用される記憶チップ
WO2016192486A1 (zh) 成像盒和使用在成像盒上的存储芯片
US20120047410A1 (en) Storage device, circuit board, liquid reservoir and system
CN204130178U (zh) 一种芯片和墨盒
CN102543178B (zh) 存储装置、主机装置、电路基板、液体容器以及系统
US20110157647A1 (en) Replaceable Printer Component Including Memory Storing Data Defined by Tags and Sub-Tags

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 519075 area B, 7th floor, building 04, No. 63, Mingzhu North Road, Qianshan, Zhuhai, Guangdong

Patentee after: Jihai Microelectronics Co.,Ltd.

Address before: 519075 area B, 7th floor, building 04, No. 63, Mingzhu North Road, Qianshan, Zhuhai, Guangdong

Patentee before: APEX MICROELECTRONICS Co.,Ltd.