CN104503950A - 一种面向OpenGL API的图形处理器 - Google Patents

一种面向OpenGL API的图形处理器 Download PDF

Info

Publication number
CN104503950A
CN104503950A CN201410752098.6A CN201410752098A CN104503950A CN 104503950 A CN104503950 A CN 104503950A CN 201410752098 A CN201410752098 A CN 201410752098A CN 104503950 A CN104503950 A CN 104503950A
Authority
CN
China
Prior art keywords
module
unit
memory
ddr2
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410752098.6A
Other languages
English (en)
Other versions
CN104503950B (zh
Inventor
田泽
张骏
许宏杰
黎小玉
颜哲
马城城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AVIC No 631 Research Institute
Original Assignee
AVIC No 631 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AVIC No 631 Research Institute filed Critical AVIC No 631 Research Institute
Priority to CN201410752098.6A priority Critical patent/CN104503950B/zh
Publication of CN104503950A publication Critical patent/CN104503950A/zh
Application granted granted Critical
Publication of CN104503950B publication Critical patent/CN104503950B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

一种面向OpenGL API的图形处理器是一款多功能、通用化、小型化的GPU芯片,内部集成硬件3D图形加速引擎,兼容OpenGL 3D图形处理API,提供构建3D图形的加速处理能力;本发明在片上实现了面向3D图形加速处理的存储子系统,包括像素Cache、存储控制与管理单元,以及高速双通道DDR2控制器。另外,图形处理器集成了显示控制模块,其中包括为实现叠加功能提供视频源的视频输入模块(VIP),以及两路独立的显示控制器,提供数字显示输出接口。图形处理器还集成了符合PCI2.2标准的总线接口模块,GPIO单元和I2C总线接口,能够为提供PCI主机接口的计算机系统提供图形加速处理功能。

Description

一种面向OpenGL API的图形处理器
技术领域
本发明涉及计算机硬件技术领域,尤其涉及一种面向OpenGL API的图形处理器。
背景技术
随着图形化应用的不断增加,早期单靠CPU进行图形绘制的解决方案已经难以满足成绩和技术增长的图形处理需求,图形处理器(Graphic Processing Unit,GPU)应运而生。从1999年Nvidia发布第一款GPU产品至今,GPU技术的发展主要经历了固定功能流水线阶段、分离染色器架构阶段、统一染色器架构阶段,其图形处理能力不断提升,应用领域也从最初的图形绘制逐步扩展到通用计算领域。GPU流水线高速、并行的特征和灵活的可编程能力,为图形处理和通用并行计算提供了良好的运行平台。
目前,我国GPU研制能力薄弱,各领域显示控制系统中大量采用国外进口的商用GPU芯片。尤其是在军用领域中,国外进口商用GPU芯片存在安全性、可靠性、保障性等方面的隐患,无法满足军用环境的需求;而且,出于政治、军事、经济等原因,国外对我国实行技术“封锁”和产品“垄断”,难以获得GPU芯片的底层技术资料,如寄存器资料、详细内部微架构、核心软件源码等,导致GPU功能、性能无法充分发挥,且移植性较差;上述问题严重制约了我国显示系统的独立研制和自主发展,突破图形处理器关键技术、研制图形处理器芯片迫在眉睫。
发明内容
本发明的目的是提供一种面向OpenGL API的图形处理器,从而能够实现对基于OpenGL API的图形处理加速。
本发明的技术解决方案是:
一种面向OpenGL API的图形处理器,其特殊之处在于:包括主机接口模块、3D引擎模块、存储控制与管理模块、显示控制模块;
所述主机接口模块与主机进行OpenGL图形命令和数据传输,其包括PCI 总线接口、命令处理器、DMA控制器、通用输入输出模块、两路I2C总线控制器
所述PCI总线接口用于接收PCI主设备发送的OpenGL图形命令和数据;
所述命令处理器用于接收PCI总线接口OpenGL图形命令和数据并对其进行解释和预处理,将预处理产生的图形处理命令发送给3D引擎模块;向DMA控制器发送启动命令;
所述DMA控制器用于根据来自命令处理器的启动命令,实现PCI主设备与GPU芯片内部其它模块的数据传输;
所述通用输入输出模块与PCI总线接口相连,实现与GPU芯片相连的外部设备的访问和控制;
所述两路I2C总线控制器与PCI总线接口相连,实现与GPU芯片相连的外部A/D芯片和D/A芯片的配置;
所述3D引擎模块根据接收到的图形处理命令进行3D图形处理并将处理结果发送给存储控制与管理模块;3D引擎模块包括十级功能流水线;所述十级功能流水线按照从前到后的顺序包括顶点染色器模块、图元装配模块、背面消隐模块、平面剪裁模块、投影变换模块、三维剪裁模块、齐次坐标变换模块、视窗变换模块、像素染色器模块和片段处理模块;
所述片段处理模块包括Z-buffer Cache模块;
所述存储控制与管理模块用于显示存储器访问控制,其包括两路独立的第一访存仲裁与存储保护单元1和第二访存仲裁与存储保护单元2、独立的第一DDR2控制器1和第二DDR2控制器2、像素Cache模块;
所述第一访存仲裁与存储保护单元1负责3D引擎模块在图形处理过程中需要存取的图形命令和图像数据的传输,同时将最终处理结果通过像素Cache模块发送到对应的第一DDR2控制器1中;
所述第二访存仲裁与存储保护单元2负责接收来自显示控制模块的外部图像数据,并发送给对应的第二DDR2控制器2;
第一DDR2控制器连接在第一访问仲裁与存储保护单元和第一外部DDR2存储器芯片之间,用于实现第一访问仲裁与存储保护单元对第一外部DDR2存储器芯片的访问和控制;
第二DDR2控制器连接在第二访问仲裁与存储保护单元和第二外部DDR2存储器芯片之间,用于实现第二访问仲裁与存储保护单元对第二外部DDR2存储器芯片的访问和控制;
所述像素Cache模块用来缓冲来自3D引擎模块的最终处理结果的颜色数据,为3D引擎模块的颜色缓冲区访问提供颜色数据,所述Z-buffer Cache模块用来缓冲3D引擎模块的最终处理结果的深度数据,为3D引擎模块的深度测试操作提供深度数据;
所述显示控制模块包括数字视频输入接口、至少一个显示控制单元和图像数据控制单元,
所述数字视频输入接口用于接收两路外部视频信号,并将该两路视频信号发送给第二访存仲裁与存储保护单元2;
所述图像数据控制单元用于从第一访存仲裁与存储保护单元1和第二访存仲裁与存储保护单元2读取图像数据,根据用户配置分发给对应的显示控制单元;
根据用户配置显示控制单元对来自图像数据控制单元的图像数据进行处理,并将处理结果输出外部显示设备;
所述3D引擎模块的顶点染色器模块和片段处理模块分别与主机接口模块中的命令处理器相连,所述3D引擎模块的片段处理模块与存储控制与管理模块中的像素Cache模块相连;
所述存储控制与管理模块的两路访问仲裁与存储保护单元均与主机接口模块的命令处理器和DMA控制器相连。
上述顶点染色器模块按照从前到后的顺序包括接口和任务分配器、顶点染色器、参数存储与管理单元、第一DDR2存储访问控制单元1;所述第一DDR2存储访问控制单元与第一访存仲裁与存储保护单元1相连。
上述像素染色器模块按照从前到后的顺序包括接口和任务分配器、多路平行的扫描转换和反走样单元、片元参数存储与管理单元、多路RISC处理器、第二DDR2存储访问控制单元2;所述像素染色器模块还包括图像处理子集,所述图像处理子集分别与接口和任务分配器、片元参数存储与管理单元、第二DDR2存储访问控制单元2相连,所述第二DDR2存储访问控制单元2与第一访存仲 裁与存储保护单元1相连。
上述图形处理器还包括用于实现芯片内部时钟和复位控制的时钟复位控制模块。
本发明的技术效果是:
1、本发明提供的图形处理器体系架构,内部集成专门3D图形处理引擎,提供快速3D图形构建能力,能够实现基于OpenGL API的图形处理加速,包括对各种图元绘制、纹理贴图功能的加速。另外,图形处理器体系架构具备可编程能力,3D引擎中集成的顶点染色器模块和像素染色器模块为可编程结构,内部集成RISC处理器,可以根据实际应用需要,通过对内嵌固件程序的重新编程实现对具体顶点染色和像素染色方式的改变,从而实现不同的图形渲染效果。
2、图形处理器基于128Bits高速双通道显示存储器实现了面向3D图形处理和显示控制的存储系统,满足了图形处理和显示控制功能对数据存储和缓冲的要求。
3、图形处理器集成了显示控制模块,其中包括为实现叠加功能提供视频源的视频输入模块(VIP),以及双路显示控制器,提供两路独立的数字显示输出接口。
4、图形处理器实现了基于PCI2.2标准的主机接口,能够为提供PCI主机接口的计算机系统提供图形加速处理功能。
附图说明
图1是本发明图形处理器的体系结构框图;
图2是本发明图形处理器中3D引擎模块的结构框图。
具体实施方式
下面结合附图和具体实施例,对本发明的技术方案进行清楚、完整地表述。显然,所表述的实施例仅是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提所获得的所有其他实施例,都属于本发明的保护范围。
如图1所示,一种面向OpenGL API的图形处理器,包括与主机进行图形命令和数据传输的主机接口模块;集成了用于3D图形处理硬件加速的3D引擎模块;集成了用于实现芯片内部时钟和复位控制的时钟复位控制模块;集成了用 于进行显示存储器访问控制的存储控制与管理模块,以及用于实现显示控制功能的显示控制模块。
下面分别详细介绍各模块的具体结构及功能:
1、主机接口模块的主要功能是实现客户端与图形处理器间的OpenGL命令传输,以及模板、纹理等图形数据的传输。另外,客户端主机通过主机接口模块对图形处理器内部体系结构寄存器进行配置,从而控制图形处理器具体实现的图形处理功能。主机接口模块包括以下几个子功能模块:
1.1PCI总线接口:实现OpenGL命令和图形数据的传输。实现PCI主机对图形处理器内部体系结构寄存器的配置。
1.2命令处理器:对PCI主机发送进图形处理器的OpenGL命令进行解析,将OpenGL命令分发至3D图形处理模块。通过内嵌RISC处理器实现部分图形数据存取相关的OpenGL命令。
1.3DMA控制器:响应来自命令处理器、3D模块的DMA数据传输请求,实现模板、纹理、图像等数据在主机和图形处理器内部存储器间的DMA传输。
1.4通用输入输出模块(GPIO):根据应用需求,支持在外部连接I/O设备。
1.5I2C:支持主从模式,实现对外部AD/DA芯片的配置。
1.6ROM控制器:支持从外部EEPROM加载命令处理器固件、顶点染色器固件和像素染色器固件,并支持CRC校验和固件解密功能。
2、3D引擎模块是图形处理器的核心,基于OpenGL 3D图形API,实现了3D图形处理的硬件加速功能,其中包括3D图形的建立、变换、染色、剪裁、纹理贴图、深度缓冲、消隐,以及模板、雾化、Alpha混合、抗锯齿等操作的硬件加速。主要包括以下功能单元:
2.1顶点染色模块:完成顶点、纹理坐标、光栅位置、法向量、光源位置和聚光灯方向向量的旋转、平移和缩放操作;完成顶点坐标的光照计算,最多支持8盏灯的光照计算,同时支持单面和双面光照计算;完成模型视图矩阵和纹理矩阵的乘法和逆矩阵变换等基本操作;支持深度为32的模型视图矩阵堆栈,支持深度为16的纹理矩阵堆栈,支持深度为8的属性堆栈;
2.2图元装配模块:根据输入的顶点属性信息(包括坐标、颜色、纹理、法向量等信息)和客户端传送的mode参数,按照图元装配算法进行装配,得到点、 线和三角形组成的各种图形,并将所装配的图形输出给下级进行裁剪等一系列的处理。
2.3平面剪裁模块:所述图形处理器支持使用6个用户自定义剪裁面对空间中的3D图形进行剪裁。平面裁剪模块使用客户指定的剪裁平面对世界空间中的三维物体进行剪裁,不但能够实现用户想要的特殊效果,还能够减少计算量。该模块首先对图元在平面的内外进行判别,如需剪裁还要运用线性插值和SH算法求出图元与裁剪面的交点,从而生成新的三维物体。
2.4投影变换模块:投影变换模块根据客户端定义的视景体(正视视景体矩阵或透视视景体矩阵),对空间中的三维物体进行变换,从而实现了空间中三维物体到屏幕上的两种映射方式(即通过透视投影还是正投影)。其次,通过对具体视景体的定义,该模块还实现了对视野中哪些三维物体可见的定义,物体处于视景体外的部分最终将在三维剪裁模块中被视景体的六个面剪裁。
2.5三维剪裁模块:三维剪裁模块的功能与平面剪裁类似,差别在与平面剪裁的剪裁面由用户自定义,而三维剪裁的剪裁面就是投影变换单元所定义视景体的6个面。三维裁剪模块将位于视景体之外的所有图元进行裁剪。如果裁剪没有产生新的顶点,就把输入顶点的全部信息输出;如果剪裁产生新的顶点,那么就用CS算法或SH算法计算出新顶点的位置,再经过插值算法求出新点的属性信息,最终将顶点重新装配后的信息传给下一级。
2.6齐次坐标变换和视窗变换模块:本模块将视景体内的物体显示在二维的视口中。根据客户端定义的视口矩阵将三类点(位置性光源的坐标、光栅位置坐标、图元顶点坐标)进行齐次坐标变换后,再将所得的坐标与视窗变换矩阵相乘,将其窗口中的图形信息送到视口中,完成视窗变换。
2.7背面消隐处理模块:在三维空间中,一个多边形虽然有两个面,但我们无法看见多边形的背面。如果将无法看见的多边形和可见的多边形同等对待,将降低图形处理效率。本模块可以实现将不可见面剔除的功能。背面消隐模块主要实现的功能包括设置三角形的正面和反面,以及消除设置的面,或者正反面均消除。
2.8像素染色模块:本模块主要根据直线和多边形点画模式、直线宽度、点的大小、着色模型以及用于支持抗锯齿处理的覆盖率计算,把顶点连接起来形 成直线或者计算填充多边形的内部像素,从而完成三维图形的光栅化。能够实现基于像素操作的图像处理,包括对来自帧缓存或主机内存的图像像素数据进行的放缩、偏移、截断、以及整幅图像反转等操作。另外,还完成像素的光照计算、纹理贴图以及雾处理操作。
2.9段处理模块:段操作是片段在写入帧缓存之前所要进行的最后的操作,用来选择要写入帧缓存中的片段,以及根据条件改变帧缓存中的值。这些操作主要包括片段测试、混合、逻辑操作、累积缓冲区以及帧缓存清除和屏蔽等。另外,段处理模块还实现了空间中三维图形的深度值缓存。
3存储管理模块,该模块由以下子模块构成:
3.12路独立的访存仲裁与存储保护单元:其中一路负责图形处理过程中需要存取的数据和图像,以及从像素Cache写入的图形数据的对帧缓冲区访问的管理;另外一路负责完成数字视频分量输入模块、显示控制模块对帧缓存访问的管理。实现图形处理和显示控制对存储器访问的分离。
2.2像素Cache模块:该模块实现缓存像素数据的功能。像素cache里面存放了经常访问的数据,当需要频繁读相同数据的时候能够提高读速度;如果是写像素数据,只有接收到绘图完成信号或者接收到大块像素数据传送信号时,像素cache才会把所有改写过的数据写回到帧缓冲区中,不需要每次读写数据时启动帧缓冲区,减少了片外存储器的访问次数,提升了显存的有效带宽。
2.32路独立的存储器控制器模块:根据2路存储管理单元的存储器访问仲裁结果,2路独立的存储器控制器分别接收访存请求,并按照配置寄存器中所对应的工作模式访问片外显示存储器。
4、显示控制模块
4.1图形数据控制单元:实现从显示存储器中读图像数据,并根据寄存器配置将图像数据分别送入两路独立的显示控制单元中的功能;
4.2显示控制单元:对图像数据进行颜色索引、格式转换、缩放、抖动、叠加等处理,最后形成显示需要的数字RGB888格式,并通过显示输出单元输出。同时,该模块还实现硬件光标的功能;
4.3数字视频分量输入接口:接收外部视频源数据,并将接收的视频数据放入显示存储器中。
5、时钟复位控制模块
时钟复位控制模块接收来自片外晶振的时钟信号,并通过片内集成的PLL进行倍频或者分配,输出片内不同功能模块正常工作需要的时钟信号。另外,还能够接收来自硬件或者软件的复位信号,复位片内部分硬件逻辑或者整个芯片。
最后应说明的是,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解;其依然可以对前述各实施例记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (4)

1.一种面向OpenGL API的图形处理器,其特征在于:包括主机接口模块、
3D引擎模块、存储控制与管理模块、显示控制模块;
所述主机接口模块与主机进行OpenGL图形命令和数据传输,其包括PCI总线接口、命令处理器、DMA控制器、通用输入输出模块、两路I2C总线控制器
所述PCI总线接口用于接收PCI主设备发送的OpenGL图形命令和数据;
所述命令处理器用于接收PCI总线接口OpenGL图形命令和数据并对其进行解释和预处理,将预处理产生的图形处理命令发送给3D引擎模块;向DMA控制器发送启动命令;
所述DMA控制器用于根据来自命令处理器的启动命令,实现PCI主设备与GPU芯片内部其它模块的数据传输;
所述通用输入输出模块与PCI总线接口相连,实现与GPU芯片相连的外部设备的访问和控制;
所述两路I2C总线控制器与PCI总线接口相连,实现与GPU芯片相连的外部A/D芯片和D/A芯片的配置;
所述3D引擎模块根据接收到的图形处理命令进行3D图形处理并将处理结果发送给存储控制与管理模块;3D引擎模块包括十级功能流水线;所述十级功能流水线按照从前到后的顺序包括顶点染色器模块、图元装配模块、背面消隐模块、平面剪裁模块、投影变换模块、三维剪裁模块、齐次坐标变换模块、视窗变换模块、像素染色器模块和片段处理模块;
所述片段处理模块包括Z-buffer Cache模块;
所述存储控制与管理模块用于显示存储器访问控制,其包括两路独立的第一访存仲裁与存储保护单元和第二访存仲裁与存储保护单元、独立的第一DDR2控制器和第二DDR2控制器、像素Cache模块;
所述第一访存仲裁与存储保护单元负责3D引擎模块在图形处理过程中需要存取的图形命令和图像数据的传输,同时将最终处理结果通过像素Cache模块发送到对应的第一DDR2控制器中;
所述第二访存仲裁与存储保护单元负责接收来自显示控制模块的外部图像数据,并发送给对应的第二DDR2控制器;
第一DDR2控制器连接在第一访问仲裁与存储保护单元和第一外部DDR2存储器芯片之间,用于实现第一访问仲裁与存储保护单元对第一外部DDR2存储器芯片的访问和控制;
第二DDR2控制器连接在第二访问仲裁与存储保护单元和第二外部DDR2存储器芯片之间,用于实现第二访问仲裁与存储保护单元对第二外部DDR2存储器芯片的访问和控制;
所述像素Cache模块用来缓冲来自3D引擎模块的最终处理结果的颜色数据,为3D引擎模块的颜色缓冲区访问提供颜色数据,所述Z-buffer Cache模块用来缓冲3D引擎模块的最终处理结果的深度数据,为3D引擎模块的深度测试操作提供深度数据;
所述显示控制模块包括数字视频输入接口、至少一个显示控制单元和图像数据控制单元,
所述数字视频输入接口用于接收两路外部视频信号,并将该两路视频信号发送给第二访存仲裁与存储保护单元;
所述图像数据控制单元用于从第一访存仲裁与存储保护单元和第二访存仲裁与存储保护单元读取图像数据,根据用户配置分发给对应的显示控制单元;
根据用户配置显示控制单元对来自图像数据控制单元的图像数据进行处理,并将处理结果输出外部显示设备;
所述3D引擎模块的顶点染色器模块和片段处理模块分别与主机接口模块中的命令处理器相连,所述3D引擎模块的片段处理模块与存储控制与管理模块中的像素Cache模块相连;
所述存储控制与管理模块的两路访问仲裁与存储保护单元均与主机接口模块的命令处理器和DMA控制器相连。
2.根据权利要求1所述的面向OpenGL API的图形处理器,其特征在于:
所述顶点染色器模块按照从前到后的顺序包括接口和任务分配器、顶点染色器、参数存储与管理单元、第一DDR2存储访问控制单元;所述第一DDR2存储访问控制单元与第一访存仲裁与存储保护单元相连。
3.根据权利要求2所述的面向OpenGL API的图形处理器,其特征在于:
所述像素染色器模块按照从前到后的顺序包括接口和任务分配器、多路平行的扫描转换和反走样单元、片元参数存储与管理单元、多路RISC处理器、第二DDR2存储访问控制单元;所述像素染色器模块还包括图像处理子集,所述图像处理子集分别与接口和任务分配器、片元参数存储与管理单元、第二DDR2存储访问控制单元相连,所述第二DDR2存储访问控制单元与第一访存仲裁与存储保护单元相连。
4.根据权利要求1至3之任一权利要求所述的面向OpenGL API的图形处理器,其特征在于:
所述图形处理器还包括用于实现芯片内部时钟和复位控制的时钟复位控制模块。
CN201410752098.6A 2014-12-09 2014-12-09 一种面向OpenGL API的图形处理器 Active CN104503950B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410752098.6A CN104503950B (zh) 2014-12-09 2014-12-09 一种面向OpenGL API的图形处理器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410752098.6A CN104503950B (zh) 2014-12-09 2014-12-09 一种面向OpenGL API的图形处理器

Publications (2)

Publication Number Publication Date
CN104503950A true CN104503950A (zh) 2015-04-08
CN104503950B CN104503950B (zh) 2017-10-24

Family

ID=52945348

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410752098.6A Active CN104503950B (zh) 2014-12-09 2014-12-09 一种面向OpenGL API的图形处理器

Country Status (1)

Country Link
CN (1) CN104503950B (zh)

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105374070A (zh) * 2015-12-11 2016-03-02 中国航空工业集团公司西安航空计算技术研究所 一种3d图形处理算法建模仿真方法
CN105513003A (zh) * 2015-12-11 2016-04-20 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器统一染色器阵列体系结构
CN105550978A (zh) * 2015-12-11 2016-05-04 中国航空工业集团公司西安航空计算技术研究所 一种面向统一染色架构的gpu3d引擎片上存储层次结构
CN105550443A (zh) * 2015-12-11 2016-05-04 中国航空工业集团公司西安航空计算技术研究所 一种基于SystemC周期精确的统一染色器阵列TLM模型
CN105574808A (zh) * 2015-12-11 2016-05-11 中国航空工业集团公司西安航空计算技术研究所 一种流水线纹理贴图单元体系结构
CN105574807A (zh) * 2015-12-11 2016-05-11 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器内嵌可编程染色器开发平台
CN105630441A (zh) * 2015-12-11 2016-06-01 中国航空工业集团公司西安航空计算技术研究所 一种基于统一染色技术的gpu体系架构
CN106683033A (zh) * 2016-12-12 2017-05-17 中国航空工业集团公司西安航空计算技术研究所 一种乱序OpenGL接口处理方法
CN106708434A (zh) * 2016-12-12 2017-05-24 中国航空工业集团公司西安航空计算技术研究所 一种面向GPU像素流的自适应Cache写分配方法
CN107423019A (zh) * 2017-07-31 2017-12-01 山东超越数控电子有限公司 一种基于飞腾平台控制3d图形加速的实现方法
CN108022202A (zh) * 2017-11-24 2018-05-11 中国航空工业集团公司西安航空计算技术研究所 一种超前消隐几何引擎结构
CN108122190A (zh) * 2017-12-06 2018-06-05 中国航空工业集团公司西安航空计算技术研究所 一种gpu统一染色阵列顶点染色任务属性数据组装方法
CN109191362A (zh) * 2018-07-30 2019-01-11 芯视图(常州)微电子有限公司 多个rop的并行调度以及rop的流水设计
CN109191363A (zh) * 2018-07-30 2019-01-11 芯视图(常州)微电子有限公司 图形处理器中适应可扩展计算单元的固定功能单元装置
CN109657360A (zh) * 2018-12-21 2019-04-19 中国航空工业集团公司西安航空计算技术研究所 一种面向gpu芯片硬件架构的建模方法及视图系统
CN109712063A (zh) * 2018-12-12 2019-05-03 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器平面剪裁电路
CN112465689A (zh) * 2020-10-21 2021-03-09 中国船舶重工集团公司第七0九研究所 基于可见显存交换区的gpu不可见显存管理方法及系统
CN115866341A (zh) * 2022-12-05 2023-03-28 武汉凌久微电子有限公司 一种基于fpga的hdmiphy环回测试的方法及装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200727199A (en) * 2006-01-05 2007-07-16 Smedia Technology Corp System and method for early rejection after transformation in a graphics processing unit
US20070200849A1 (en) * 2006-02-24 2007-08-30 Via Technologies Inc. Graphic device and control method thereof
CN102016913A (zh) * 2008-04-21 2011-04-13 韩国科亚电子股份有限公司 硬件式矢量图形加速器
CN103559357A (zh) * 2013-11-12 2014-02-05 无锡市华磊易晶微电子有限公司 一种用于3d图学渲染加速的fpga芯片

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200727199A (en) * 2006-01-05 2007-07-16 Smedia Technology Corp System and method for early rejection after transformation in a graphics processing unit
US20070200849A1 (en) * 2006-02-24 2007-08-30 Via Technologies Inc. Graphic device and control method thereof
CN102016913A (zh) * 2008-04-21 2011-04-13 韩国科亚电子股份有限公司 硬件式矢量图形加速器
CN103559357A (zh) * 2013-11-12 2014-02-05 无锡市华磊易晶微电子有限公司 一种用于3d图学渲染加速的fpga芯片

Cited By (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105550443B (zh) * 2015-12-11 2019-05-28 中国航空工业集团公司西安航空计算技术研究所 一种基于SystemC周期精确的统一染色器阵列TLM模型
CN105574808B (zh) * 2015-12-11 2018-10-26 中国航空工业集团公司西安航空计算技术研究所 一种流水线纹理贴图单元系统
CN105513003B (zh) * 2015-12-11 2018-10-26 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器统一染色器阵列体系结构
CN105550443A (zh) * 2015-12-11 2016-05-04 中国航空工业集团公司西安航空计算技术研究所 一种基于SystemC周期精确的统一染色器阵列TLM模型
CN105574808A (zh) * 2015-12-11 2016-05-11 中国航空工业集团公司西安航空计算技术研究所 一种流水线纹理贴图单元体系结构
CN105574807A (zh) * 2015-12-11 2016-05-11 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器内嵌可编程染色器开发平台
CN105630441A (zh) * 2015-12-11 2016-06-01 中国航空工业集团公司西安航空计算技术研究所 一种基于统一染色技术的gpu体系架构
CN105630441B (zh) * 2015-12-11 2018-12-25 中国航空工业集团公司西安航空计算技术研究所 一种基于统一染色技术的gpu系统
CN105550978B (zh) * 2015-12-11 2018-12-25 中国航空工业集团公司西安航空计算技术研究所 一种面向统一染色架构的gpu 3d引擎片上存储层次结构
CN105374070A (zh) * 2015-12-11 2016-03-02 中国航空工业集团公司西安航空计算技术研究所 一种3d图形处理算法建模仿真方法
CN105513003A (zh) * 2015-12-11 2016-04-20 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器统一染色器阵列体系结构
CN105550978A (zh) * 2015-12-11 2016-05-04 中国航空工业集团公司西安航空计算技术研究所 一种面向统一染色架构的gpu3d引擎片上存储层次结构
CN105374070B (zh) * 2015-12-11 2018-07-06 中国航空工业集团公司西安航空计算技术研究所 一种3d图形处理算法建模仿真方法
CN106708434B (zh) * 2016-12-12 2020-04-07 中国航空工业集团公司西安航空计算技术研究所 一种面向GPU像素流的自适应Cache写分配方法
CN106683033A (zh) * 2016-12-12 2017-05-17 中国航空工业集团公司西安航空计算技术研究所 一种乱序OpenGL接口处理方法
CN106683033B (zh) * 2016-12-12 2020-09-22 中国航空工业集团公司西安航空计算技术研究所 一种乱序OpenGL接口处理方法
CN106708434A (zh) * 2016-12-12 2017-05-24 中国航空工业集团公司西安航空计算技术研究所 一种面向GPU像素流的自适应Cache写分配方法
CN107423019A (zh) * 2017-07-31 2017-12-01 山东超越数控电子有限公司 一种基于飞腾平台控制3d图形加速的实现方法
CN107423019B (zh) * 2017-07-31 2020-11-10 山东超越数控电子股份有限公司 一种基于飞腾平台控制3d图形加速的实现方法
CN108022202B (zh) * 2017-11-24 2021-03-26 中国航空工业集团公司西安航空计算技术研究所 一种超前消隐几何引擎结构
CN108022202A (zh) * 2017-11-24 2018-05-11 中国航空工业集团公司西安航空计算技术研究所 一种超前消隐几何引擎结构
CN108122190A (zh) * 2017-12-06 2018-06-05 中国航空工业集团公司西安航空计算技术研究所 一种gpu统一染色阵列顶点染色任务属性数据组装方法
CN109191363A (zh) * 2018-07-30 2019-01-11 芯视图(常州)微电子有限公司 图形处理器中适应可扩展计算单元的固定功能单元装置
CN109191362A (zh) * 2018-07-30 2019-01-11 芯视图(常州)微电子有限公司 多个rop的并行调度以及rop的流水设计
CN109191363B (zh) * 2018-07-30 2023-05-23 南京军微半导体科技有限公司 图形处理器中适应可扩展计算单元的固定功能单元装置
CN109191362B (zh) * 2018-07-30 2023-07-18 南京军微半导体科技有限公司 多个rop的并行调度方法
CN109712063A (zh) * 2018-12-12 2019-05-03 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器平面剪裁电路
CN109712063B (zh) * 2018-12-12 2023-03-14 中国航空工业集团公司西安航空计算技术研究所 一种图形处理器平面剪裁电路
CN109657360A (zh) * 2018-12-21 2019-04-19 中国航空工业集团公司西安航空计算技术研究所 一种面向gpu芯片硬件架构的建模方法及视图系统
CN112465689A (zh) * 2020-10-21 2021-03-09 中国船舶重工集团公司第七0九研究所 基于可见显存交换区的gpu不可见显存管理方法及系统
CN115866341A (zh) * 2022-12-05 2023-03-28 武汉凌久微电子有限公司 一种基于fpga的hdmiphy环回测试的方法及装置

Also Published As

Publication number Publication date
CN104503950B (zh) 2017-10-24

Similar Documents

Publication Publication Date Title
CN104503950A (zh) 一种面向OpenGL API的图形处理器
US10614549B2 (en) Varying effective resolution by screen location by changing active color sample count within multiple render targets
EP3673463B1 (en) Rendering an image from computer graphics using two rendering computing devices
CN105630441A (zh) 一种基于统一染色技术的gpu体系架构
EP2068279B1 (en) System and method for using a secondary processor in a graphics system
ES2660434T3 (es) Sistema y procedimiento para proporcionar una canalización de gráficos mejorada
US11113788B2 (en) Multi-space rendering with configurable transformation parameters
US9449421B2 (en) Method and apparatus for rendering image data
US10776997B2 (en) Rendering an image from computer graphics using two rendering computing devices
US7924287B2 (en) Method and system for minimizing an amount of data needed to test data against subarea boundaries in spatially composited digital video
TW201618041A (zh) 來自片段著色器程式之樣本遮罩的控制
KR20080067840A (ko) 3차원 그래픽 가속기 및 그것의 픽셀 분배 방법
CN104137152A (zh) 用于基于目的地阿尔法值减少图形处理系统中的存储器存取带宽的技术
JPH01129371A (ja) ラスタ走査表示装置及び図形データ転送方法
US7982741B2 (en) Shared graphics infrastructure
RU2680355C1 (ru) Способ и система удаления невидимых поверхностей трёхмерной сцены
US9530237B2 (en) Interpolation circuitry and techniques for graphics processing
CN114758051A (zh) 一种图像渲染方法及其相关设备
US20180190013A1 (en) Apparatus and method for rendering adaptive mesh refinement (amr) data
US9563930B2 (en) Techniques for clearing a shared surface
US11302054B2 (en) Varying effective resolution by screen location by changing active color sample count within multiple render targets
KR101227155B1 (ko) 저해상도 그래픽 영상을 고해상도 그래픽 영상으로 실시간 변환하는 그래픽 영상 처리 장치 및 방법
CN112581575A (zh) 一种外视频做纹理系统
KR100978814B1 (ko) 단일 애플리케이션 프로세서로 멀티 3d 그래픽을 디스플레이하는 그래픽 가속 시스템 및 그 방법
EP4220431A1 (en) Data processing method and related apparatus

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant