CN104301006A - 一种多路慢跳频信号抗干扰处理系统 - Google Patents
一种多路慢跳频信号抗干扰处理系统 Download PDFInfo
- Publication number
- CN104301006A CN104301006A CN201410503321.3A CN201410503321A CN104301006A CN 104301006 A CN104301006 A CN 104301006A CN 201410503321 A CN201410503321 A CN 201410503321A CN 104301006 A CN104301006 A CN 104301006A
- Authority
- CN
- China
- Prior art keywords
- business
- baseband signal
- correlation
- jumping
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Mobile Radio Communication Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明涉及一种多路慢跳频信号的抗干扰处理系统,该系统包括分路解调单元、独特码捕获单元、功率判决单元、数据处理单元和译码单元,该系统根据慢跳频体制的特点,对每个业务跳进行捕获,并对该业务跳功率大小进行判断,利用每跳的捕获结果和功率判断结果,检测接收信号中是否存在干扰,对存在干扰的业务跳数据置零,采用LDPC译码方式对相位调整后基带解调信号进行译码,确保在有干扰条件下仍然能正确译码,因而可以提高系统的抗干扰能力;并在业务跳相关捕获过程中,将一个时隙内多个业务跳的相关值累加,并利用该累加相关值进行该时隙相位误差的计算,大大提高了时隙相位的捕获概率。
Description
技术领域
本发明涉及通信抗干扰技术领域,特别涉及一种多路慢跳频信号抗干扰处理系统。
背景技术
在低信噪比、强干扰环境下,如何能够保证正常通信是通信者特别是军事通信的基本需求,随着干扰方干扰样式的多样化,通信系统需要能够有效抵抗多种干扰。跳频通信是目前通信抗干扰领域应用范围最广的一种通信方式,通过用伪随机图案控制载波频率不断跳变的方法来躲避干扰信号,保障信息在恶劣的无线通信环境下能够有效传输,跳频通信以其较强的抗干扰能力和低截获性能,在军事通信中有着广泛的应用。长期以来人们一直致力于提高跳频通信系统的抗干扰能力,大部分文献集中在具有抗干扰能力的跳频同步算法的研究,在抗干扰策略方面,除了研究跳频通信体制本身外,信道编码、分集、交织等技术的应用常用来进一步提高系统干扰容限,通过这些技术与跳频体制的结合,能够在一定程度上提高系统的抗干扰性能。
跳频接收机需要增加跳频带宽和提高跳速以增强其抗干扰能力,另外,由于用户传输信息速率增大,用户数量的增多,这样就增加了跳频系统同步和抗干扰处理的难度。由于解调算法中位定时固有的时间抖动,使得每一跳都需要进行相位同步,保证进入译码器的信号初始相位对齐,并且需要解决低信噪比下,独特码捕获概率低的问题,另一方面LDPC编码应用在跳频系统中,如果某一跳被干扰,干扰跳信号功率很大,会造成译码性能下降,减小LDPC译码在跳频系统中的抗干扰性能。
目前慢跳频通信系统中,除了利用信号载波频率跳变的特性来躲避干扰外,LDPC编译码技术的应用能够进一步提高系统的干扰容限,但是如果某一跳被干扰,干扰跳信号功率很大,会造成译码性能下降,降低LDPC译码在跳频系统中的抗干扰性能,需要对进入LDPC译码模块的受到干扰的信号进行相应处理,提高其抗干扰性能。因此如何判断当前跳是否受到干扰至关重要,目前的研究大多数只利用信号的功率进行干扰判断,干扰误判的概率很大,系统的抗干扰性能受到严重影响;另一方面当系统信噪比较低时,跳频信号的捕获概率下降,并且在整跳范围内进行独特码的捕获,误捕概率较大,需要利用一些辅助信息和处理手段,降低系统的误捕概率;目前对多路跳频信号的处理采用每路分别处理的方法,硬件占用资源很大,需要进一步较小系统的占用资源,降低设备的成本。
发明内容
本发明的目的在于克服现有技术的不足,提供一种多路慢跳频信号抗干扰处理系统,该系统能够在低信噪比条件下,降低误捕获概率,提高捕获概率,并采用业务跳捕获结果和功率估计结果判断是否存在干扰并进行抗干扰处理,然后对处理后数据进行LDPC译码,可以具备较强的抗干扰能力。
本发明的上述目的是通过如下技术方案予以实现:
一种多路慢跳频信号抗干扰处理系统包括分路解调单元、独特码捕获单元、功率判决单元、数据处理单元和译码单元,其中:
分路解调单元:接收外部输入的基带信号,对所述基带信号按照载波频段进行分路处理和解调处理,输出基带解调信号S1(t)到数据处理单元,其中所述基带解调信号S1(t)包括N个载波频段,所述基带解调信号S1(t)中每个载波频段内的信息帧包括同步时隙和业务时隙,1个业务时隙包括M1个业务跳,1个同步时隙中包括M2个同步跳;每个载波频段内每个业务跳包含X个符号数;
独特码捕获单元:接收数据处理单元输出的基带解调信号S2(t),并根据外部输入的TOD信息,区分所述基带解调信号S2(t)中的同步跳和业务跳,对同步跳和业务跳分别进行如下处理:
如果根据TOD信息判断当前的基带解调信号S2(t)为同步跳,则将所述基带解调信号与同步跳对应的独特码进行相关计算,并在相关计算结果中查找最大的相关值,即相关峰值,根据相关峰值出现的时刻得到所述同步跳相位误差,并将所述同步跳相位误差下发到外部地面终端,地面终端根据该同步跳相位误差对上行的发射信号时间进行调整,完成精确同步;
如果根据TOD信息判断当前的基带解调信号S2(t)为业务跳,则将所述基带解调信号S2(t)与业务跳对应的独特码进行相关计算,根据所述相关计算结果得到业务时隙相位误差和每个业务跳的捕获标志,并将所述业务跳相位误差和每个业务跳的捕获标志发送到数据处理单元;
其中,所述TOD信息包括外部粗捕获单元捕获得到的每个业务跳和同步跳的到达时刻;
功率判断单元:接收数据处理单元输出的基带解调信号S2(t),并根据外部输入的TOD信息判断所述基带解调信号S2(t)是业务跳或同步跳,如果根据所述判断将基带解调信号判断为业务跳,则将每个业务时隙内的基带解调信号S2(t)平均功率作为功率判决门限Pt,将每一个业务跳内基带解调信号S2(t)的平均功率与功率判决门限Pt进行比较,并将比较后的业务跳功率判断结果发送到数据处理单元;
数据处理单元:包括数据存储模块和输出控制模块,其中:
数据存储模块:接收分路解调单元输出的基带解调信号S1(t),经过保存处理后标记为S2(t)并发送到独特码捕获单元和功率判断单元;
输出控制模块:接收独特码捕获单元输出的业务时隙相位误差和每个业务跳的捕获标志,以及功率判断单元输出的业务跳功率判断结果,判断所述基带解调信号S2(t)是否存在干扰,然后根据所述干扰判定结果和业务时隙相位误差对保存在数据存储模块的基带解调信号S2(t)进行处理,并将处理后数据发送到译码单元;
译码单元:对数据处理单元输出的数据进行LDPC译码。
上述的多路慢跳频信号抗干扰处理系统,分路解调单元包括数字分路模块、并串变换模块和解调模块,其中:
数字分路模块:根据外部输入基带信号的N个载波频段,将所述基带信号分为N路基带信号,其中,所述N路基带信号中每路基带信号仅包括一个载波频段信号;
并串变换模块:接收数据分路模块输出的N路基带信号,并对所述N路基带信号进行并串变换,输出串行基带数据到解调模块;此处采用并串变换,后续处理均对N个载波信号进行串行处理,可以减少N路信号处理的硬件资源;
解调模块:接收并串变换模块输出的串行基带数据,并对所述串行基带数据进行解调处理,输出解调基带信号S1(t)到数据处理单元。
上述的多路慢跳频信号抗干扰处理系统,数据处理单元中的数据存储模块将保存的基带解调信号S2(t)按照每个载波每个时隙中的数据作为一个数据包串行输出到独特码捕获单元和功率判断单元,即N个载波频段的基带解调信号共用独特码捕获单元和功率判断单元的硬件资源,可以减少N路信号处理占用的硬件资源量。
上述的多路慢跳频信号抗干扰处理系统,所述独特码捕获单元将基带解调信号S2(t)与业务跳对应的独特码进行相关计算,并根据所述相关计算结果得到业务跳相位误差和每个业务跳的捕获标志,并将所述业务跳相位误差和每个业务跳的捕获标志发送到数据处理单元,具体实现过程如下:
(1)、根据外部输入的TOD信息,读取当前业务跳对应的独特码,其中TOD信息包括外部粗捕获单元捕获得到的业务时隙中M1个业务跳的到达时刻,分别为T1、T2、…、TM1;
(2)、将步骤(1)得到的独特码与基带解调信号进行相关计算,得到相关值;
(3)、在业务跳内设置相关值取值的时间窗口,并在所述时间窗口内提取步骤(2)得到的相关值,既在一个业务时隙内在M1个所述时间窗口内提取M1组相关值,其中所述时间窗口分别为[T1+Tc-Tw,T1+Tc+Tw]、[T2+Tc-Tw,T2+Tc+Tw]、…、[TM1+Tc-Tw,T1+Tc+Tw],其中Tc为独特码周期,Tw外部粗捕获单元的时间模糊值,在所述M1个时间窗口内提取的M1组相关值分别为[R1,1,R1,2,…,R1,Q]、[R2,1,R2,2,…,R2,Q]、….、[Rm,1,Rm,2,…,Rm,n,…,RM1,Q]、….、[RM1,1,RM1,2,…,RM1,Q],其中Q为每个时间窗口内包含的符号个数,Rm,n为第m个时间窗口内的第n个相关值,其中m、n为正整数,m=1~M1,n=1~Q;
(4)、在步骤(3)得到的M1组相关值中的分别查找最大值,并与设定的判决门限进行比较,根据比较结果确定捕获标志,然后将得到的业务时隙内M1个业务跳的捕获标志发送到数据处理单元,其中捕获标志的确定方法如下:
如果第p组相关值的最大值大于设定的判决门限,则判断第p个业务跳捕获成功,第p个业务跳的捕获标志flag=1;
如果第p组相关值的最大值小于或等于设定的判决门限,则判断第p个业务跳捕获失败,第p个业务跳的捕获标志flag=0;
其中,p为正整数且p=1~M1;
(5)、将步骤(3)中得到的M1组相关值按时序分别累加得到累加相关值组,即所述累加相关值组包括Q个相关值,其中第n个所述相关值rn=R1,n+R2,n+、…、+RM1,n;
(6)、在步骤(5)得到累加相关值组中找到相关值最大值,并根据所述最大值出现的位置确定业务时隙的相位误差,并输出所述业务时隙相位误差到数据处理单元。
上述的多路慢跳频信号抗干扰处理系统,数据处理单元根据业务跳的捕获标志和业务跳功率判断结果,判断所述基带解调信号是否存在干扰,然后根据所述干扰判定结果和业务时隙相位误差对接收到的基带解调信号进行处理,并将处理后数据发送到译码单元,其具体实现过程如下:
(1)、首先根据业务跳的捕获标志,判断当前业务跳是否捕获成功,其中:
如果当前业务跳捕获成功,则判定没有干扰,进入步骤(4);
如果当前业务跳捕获不成功,则进入步骤(2)继续判断;
(2)、分析业务跳功率判断结果:
如果业务跳功率判断结果显示当前业务跳的功率大于所述功率判决门限,则判定当前业务跳有干扰,进入步骤(3);
如果业务跳功率判断结果显示当前业务跳的功率小于或等于所述功率判决门限,则判定当前业务跳没有干扰且当前的信噪比较低,进入步骤(4);
(3)、当前业务跳的基带解调信号幅度置零;
(4)、根据独特码捕获单元输出的当前业务时隙的相位误差,调整基带解调数据的输出时刻,输出调整后信号到译码单元。
上述的多路慢跳频信号抗干扰处理系统,数据处理单元的输出控制模块将处理后数据发送到译码单元,其中,数据发送采用如下方式:
每个载波频段内一个业务时隙内的M1业务跳组成一组数据,则N个载波频段共形成N组数据,将所述N组数据串行输出,每次输出M1×X个数据符号,这样N个载波频段的基带解调信号可以复用一个译码器,减小占用资源。
本发明与现有技术相比具有如下有益效果:
(1)、本发明提供的多路慢跳频信号抗干扰处理系统,根据慢跳频体制的特点,对每个业务跳进行捕获,并对该业务跳功率大小进行判断,利用每跳的捕获结果和功率判断结果,检测接收信号中是否存在干扰,对存在干扰的业务跳数据置零,采用LDPC译码方式对相位调整后基带解调信号进行译码,确保在有干扰条件下仍然能正确译码,因而可以提高系统的抗干扰能力;
(2)、本发明提供的多路慢跳频信号抗干扰处理系统,在业务跳相关捕获过程中,将一个时隙内M1个业务跳的相关值累加,并利用该累加相关值进行该时隙相位误差的计算,大大提高了时隙相位的捕获概率,特别是在低信噪比条件下,通过相关累加增强信号能量,确保时隙相位的正确捕获概率;
(3)、本发明提供的多路慢跳频信号抗干扰处理系统,利用外部粗同步的相位信息,在每个业务跳内设定捕获时间窗口,仅对该时间窗口内的相关值进行分析和累加,可以有效减小计算量,并降低误补概率;
(4)、本发明提供的多路慢跳频信号抗干扰处理系统,在分路解调单元中设置并串变换模块,将分路后的N个载波频段的并行信号变换为串行数据,使得N路数据共用解调、独特码捕获、功率判断和LDPC译码的硬件资源,降低硬件资源占用量。
附图说明
图1为本发明的多路慢跳频信号抗干扰处理系统的组成框图;
图2为同步跳和业务跳的相关捕获过程流程图。
具体实施方式
下面结合附图对本发明做进一步介绍。
如图1所示的系统组成框图,本发明的多路慢跳频信号抗干扰处理系统包括分路解调单元、独特码捕获单元、功率判决单元、数据处理单元和译码单元,其中:
分路解调单元包括数字分路模块、并串变换模块和解调模块,其中:
数字分路模块根据外部输入基带信号的N个载波频段,将所述基带信号分为N路基带信号,其中,所述N路基带信号中每路基带信号仅包括一个载波频段信号;并串变换模块接收数据分路模块输出的N路基带信号,并对所述N路基带信号进行并串变换,输出串行基带数据到解调模块;此处采用并串变换,后续处理均对N个载波信号进行串行处理,可以减少N路信号处理的硬件资源;解调模块接收并串变换模块输出的串行基带数据,并对所述串行基带数据进行解调处理,输出解调基带信号S1(t)到数据处理单元。
其中,基带解调信号S1(t)包括N个载波频段,基带解调信号S1(t)中每个载波频段内的信息帧包括同步时隙和业务时隙,1个业务时隙包括M1个业务跳,1个同步时隙中包括M2个同步跳;每个载波频段内每个业务跳包含X个符号数;
独特码捕获单元:如图2所示的独特码捕获单元的流程图,独特码捕获单元接收数据处理单元输出的基带解调信号S2(t),并根据外部输入的TOD信息,区分所述基带解调信号S2(t)中的同步跳和业务跳,对同步跳和业务跳分别进行如下处理:
其中,所述TOD信息包括外部粗捕获单元捕获得到的每个业务跳和同步跳的到达时刻;
如果根据TOD信息判断当前的基带解调信号S2(t)为同步跳,则将所述基带解调信号与同步跳对应的独特码进行相关计算,并在相关计算结果中查找最大的相关值,即相关峰值,根据相关峰值出现的时刻得到所述同步跳相位误差,并将所述同步跳相位误差下发到外部地面终端,地面终端根据该同步跳相位误差对上行的发射信号时间进行调整,完成精确同步;
如果根据TOD信息判断当前的基带解调信号S2(t)为业务跳,则将所述基带解调信号S2(t)与业务跳对应的独特码进行相关计算,根据所述相关计算结果得到业务时隙相位误差和每个业务跳的捕获标志,并将所述业务跳相位误差和每个业务跳的捕获标志发送到数据处理单元,其具体实现过程如下:
(1)、根据外部输入的TOD信息,读取当前业务跳对应的独特码,其中TOD信息包括外部粗捕获单元捕获得到的业务时隙中M1个业务跳的到达时刻,分别为T1、T2、…、TM1;
(2)、将步骤(1)得到的独特码与基带解调信号进行相关计算,得到相关值;
(3)、在业务跳内设置相关值取值的时间窗口,并在所述时间窗口内提取步骤(2)得到的相关值,既在一个业务时隙内在M1个所述时间窗口内提取M1组相关值,其中所述时间窗口分别为[T1+Tc-Tw,T1+Tc+Tw]、[T2+Tc-Tw,T2+Tc+Tw]、…、[TM1+Tc-Tw,T1+Tc+Tw],其中Tc为独特码周期,Tw外部粗捕获单元的时间模糊值,在所述M1个时间窗口内提取的M1组相关值分别为[R1,1,R1,2,…,R1,Q]、[R2,1,R2,2,…,R2,Q]、….、[Rm,1,Rm,2,…,Rm,n,…,RM1,Q]、….、[RM1,1,RM1,2,…,RM1,Q],其中Q为每个时间窗口内包含的符号个数,Rm,n为第m个时间窗口内的第n个相关值,其中m、n为正整数,m=1~M1,n=1~Q;
(4)、在步骤(3)得到的M1组相关值中的分别查找最大值,并与设定的判决门限进行比较,根据比较结果确定捕获标志,然后将得到的业务时隙内M1个业务跳的捕获标志发送到数据处理单元,其中捕获标志的确定方法如下:
如果第p组相关值的最大值大于设定的判决门限,则判断第p个业务跳捕获成功,第p个业务跳的捕获标志flag=1;
如果第p组相关值的最大值小于或等于设定的判决门限,则判断第p个业务跳捕获失败,第p个业务跳的捕获标志flag=0;
其中,p为正整数且p=1~M1;
(5)、将步骤(3)中得到的M1组相关值按时序分别累加得到累加相关值组,即所述累加相关值组包括Q个相关值,其中第n个所述相关值rn=R1,n+R2,n+、…、+RM1,n;
(6)、在步骤(5)得到累加相关值组中找到相关值最大值,并根据所述最大值出现的位置确定业务时隙的相位误差,并输出所述业务时隙相位误差到数据处理单元。
功率判断单元:接收数据处理单元输出的基带解调信号S2(t),并根据外部输入的TOD信息判断所述基带解调信号S2(t)是业务跳或同步跳,如果根据所述判断将基带解调信号判断为业务跳,则将每个业务时隙内的基带解调信号S2(t)平均功率作为功率判决门限Pt,将每一个业务跳内基带解调信号S2(t)的平均功率与功率判决门限Pt进行比较,并将比较后的业务跳功率判断结果发送到数据处理单元;
数据处理单元:包括数据存储模块和输出控制模块,其中:
数据存储模块:接收分路解调单元输出的基带解调信号S1(t),经过保存处理后标记为S2(t),并按照每个载波每个时隙中的数据作为一个数据包串行输出到独特码捕获单元和功率判断单元,即N个载波频段的基带解调信号共用独特码捕获单元和功率判断单元的硬件资源,可以减少N路信号处理占用的硬件资源量。
输出控制模块:接收独特码捕获单元输出的业务时隙相位误差和每个业务跳的捕获标志,以及功率判断单元输出的业务跳功率判断结果,判断所述基带解调信号S2(t)是否存在干扰,然后根据所述干扰判定结果和业务时隙相位误差对保存在数据存储模块的基带解调信号S2(t)进行处理,并将处理后数据发送到译码单元,具体处理方法如下:
(1)、首先根据业务跳的捕获标志,判断当前业务跳是否捕获成功,其中:
如果当前业务跳捕获成功,则判定没有干扰,进入步骤(4);
如果当前业务跳捕获不成功,则进入步骤(2)继续判断;
(2)、分析业务跳功率判断结果:
如果业务跳功率判断结果显示当前业务跳的功率大于所述功率判决门限,则判定当前业务跳有干扰,进入步骤(3);
如果业务跳功率判断结果显示当前业务跳的功率小于或等于所述功率判决门限,则判定当前业务跳没有干扰且当前的信噪比较低,进入步骤(4);
(3)、当前业务跳的基带解调信号幅度置零;
(4)、根据独特码捕获单元输出的当前业务时隙的相位误差,调整基带解调数据的输出时刻,输出调整后信号到译码单元。
数据处理单元的输出控制模块将处理后数据发送到译码单元,其中,数据发送采用如下方式:
每个载波频段内一个业务时隙内的M1业务跳组成一组数据,则N个载波频段共形成N组数据,将所述N组数据串行输出,每次输出M1×X个数据符号,这样N个载波频段的基带解调信号可以复用一个译码器,减小占用资源。
译码单元:对数据处理单元输出的数据进行LDPC译码。
以上所述,仅为本发明最佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。
本发明说明书中未作详细描述的内容属于本领域专业技术人员的公知技术。
Claims (6)
1.一种多路慢跳频信号抗干扰处理系统,其特征在于包括分路解调单元、独特码捕获单元、功率判决单元、数据处理单元和译码单元,其中:
分路解调单元:接收外部输入的基带信号,对所述基带信号按照载波频段进行分路处理和解调处理,输出基带解调信号S1(t)到数据处理单元,其中所述基带解调信号S1(t)包括N个载波频段,所述基带解调信号S1(t)中每个载波频段内的信息帧包括同步时隙和业务时隙,1个业务时隙包括M1个业务跳,1个同步时隙中包括M2个同步跳;每个载波频段内每个业务跳包含X个符号数;
独特码捕获单元:接收数据处理单元输出的基带解调信号S2(t),并根据外部输入的TOD信息,区分所述基带解调信号S2(t)中的同步跳和业务跳,对同步跳和业务跳分别进行如下处理:
如果根据TOD信息判断当前的基带解调信号S2(t)为同步跳,则将所述基带解调信号与同步跳对应的独特码进行相关计算,并在相关计算结果中查找最大的相关值,即相关峰值,根据相关峰值出现的时刻得到所述同步跳相位误差,并将所述同步跳相位误差下发到外部地面终端;
如果根据TOD信息判断当前的基带解调信号S2(t)为业务跳,则将所述基带解调信号S2(t)与业务跳对应的独特码进行相关计算,根据所述相关计算结果得到业务时隙相位误差和每个业务跳的捕获标志,并将所述业务跳相位误差和每个业务跳的捕获标志发送到数据处理单元;
其中,所述TOD信息包括外部粗捕获单元捕获得到的每个业务跳和同步跳的到达时刻;
功率判断单元:接收数据处理单元输出的基带解调信号S2(t),并根据外部输入的TOD信息判断所述基带解调信号S2(t)是业务跳或同步跳,如果根据所述判断将基带解调信号判断为业务跳,则将每个业务时隙内的基带解调信号S2(t)平均功率作为功率判决门限Pt,将每一个业务跳内基带解调信号S2(t)的平均功率与功率判决门限Pt进行比较,并将比较后的业务跳功率判断结果发送到数据处理单元;
数据处理单元:包括数据存储模块和输出控制模块,其中:
数据存储模块:接收分路解调单元输出的基带解调信号S1(t),经过保存处理后标记为S2(t)并发送到独特码捕获单元和功率判断单元;
输出控制模块:接收独特码捕获单元输出的业务时隙相位误差和每个业务跳的捕获标志,以及功率判断单元输出的业务跳功率判断结果,判断所述基带解调信号S2(t)是否存在干扰,然后根据所述干扰判定结果和业务时隙相位误差对保存在数据存储模块的基带解调信号S2(t)进行处理,并将处理后数据发送到译码单元;
译码单元:对数据处理单元输出的数据进行LDPC译码。
2.根据权利要求1所述的一种多路慢跳频信号抗干扰处理系统,其特征在于,分路解调单元包括数字分路模块、并串变换模块和解调模块,其中:
数字分路模块根据外部输入基带信号的N个载波频段,将所述基带信号分为N路基带信号,其中,所述N路基带信号中每路基带信号仅包括一个载波频段信号;
并串变换模块接收数据分路模块输出的N路基带信号,并对所述N路基带信号进行并串变换,输出串行基带数据到解调模块;
解调模块接收并串变换模块输出的串行基带数据,并对所述串行基带数据进行解调处理,输出解调基带信号S1(t)到数据处理单元。
3.根据权利要求2所述的一种多路慢跳频信号抗干扰处理系统,其特征在于,数据处理单元中的数据存储模块将保存的基带解调信号S2(t)按照每个载波每个时隙中的数据作为一个数据包串行输出到独特码捕获单元和功率判断单元。
4.根据权利要求1至3任何一项所述的一种多路慢跳频信号抗干扰处理系统,其特征在于,所述独特码捕获单元将基带解调信号S2(t)与业务跳对应的独特码进行相关计算,并根据所述相关计算结果得到业务跳相位误差和每个业务跳的捕获标志,并将所述业务跳相位误差和每个业务跳的捕获标志发送到数据处理单元,具体实现过程如下:
(1)、根据外部输入的TOD信息,读取当前业务跳对应的独特码,其中TOD信息包括外部粗捕获单元捕获得到的业务时隙中M1个业务跳的到达时刻,分别为T1、T2、…、TM1;
(2)、将步骤(1)得到的独特码与基带解调信号进行相关计算,得到相关值;
(3)、在业务跳内设置相关值取值的时间窗口,并在所述时间窗口内提取步骤(2)得到的相关值,既在一个业务时隙内在M1个所述时间窗口内提取M1组相关值,其中所述时间窗口分别为[T1+Tc-Tw,T1+Tc+Tw]、[T2+Tc-Tw,T2+Tc+Tw]、…、[TM1+Tc-Tw,T1+Tc+Tw],其中Tc为独特码周期,Tw外部粗捕获单元的时间模糊值,在所述M1个时间窗口内提取的M1组相关值分别为[R1,1,R1,2,…,R1,Q]、[R2,1,R2,2,…,R2,Q]、….、[Rm,1,Rm,2,…,Rm,n,…,RM1,Q]、….、[RM1,1,RM1,2,…,RM1,Q],其中Q为每个时间窗口内包含的符号个数,Rm,n为第m个时间窗口内的第n个相关值,其中m、n为正整数,m=1~M1,n=1~Q;
(4)、在步骤(3)得到的M1组相关值中的分别查找最大值,并与设定的判决门限进行比较,根据比较结果确定捕获标志,然后将得到的业务时隙内M1个业务跳的捕获标志发送到数据处理单元,其中捕获标志的确定方法如下:
如果第p组相关值的最大值大于设定的判决门限,则判断第p个业务跳捕获成功,第p个业务跳的捕获标志flag=1;
如果第p组相关值的最大值小于或等于设定的判决门限,则判断第p个业务跳捕获失败,第p个业务跳的捕获标志flag=0;
其中,p为正整数且p=1~M1;
(5)、将步骤(3)中得到的M1组相关值按时序分别累加得到累加相关值组,即所述累加相关值组包括Q个相关值,其中第n个所述相关值rn=R1,n+R2,n+、…、+RM1,n;
(6)、在步骤(5)得到累加相关值组中找到相关值最大值,并根据所述最大值出现的位置确定业务时隙的相位误差,并输出所述业务时隙相位误差到数据处理单元。
5.根据权利要求1至3任何一项所述的一种多路慢跳频信号抗干扰处理系统,其特征在于,数据处理单元根据业务跳的捕获标志和业务跳功率判断结果,判断所述基带解调信号是否存在干扰,然后根据所述干扰判定结果和业务时隙相位误差对接收到的基带解调信号进行处理,并将处理后数据发送到译码单元,其具体实现过程如下:
(1)、首先根据业务跳的捕获标志,判断当前业务跳是否捕获成功,其中:
如果当前业务跳捕获成功,则判定没有干扰,进入步骤(4);
如果当前业务跳捕获不成功,则进入步骤(2)继续判断;
(2)、分析业务跳功率判断结果:
如果业务跳功率判断结果显示当前业务跳的功率大于所述功率判决门限,则判定当前业务跳有干扰,进入步骤(3);
如果业务跳功率判断结果显示当前业务跳的功率小于或等于所述功率判决门限,则判定当前业务跳没有干扰,进入步骤(4);
(3)、当前业务跳的基带解调信号幅度置零;
(4)、根据独特码捕获单元输出的当前业务时隙的相位误差,调整基带解调数据的输出时刻,输出调整后信号到译码单元。
6.根据权利要求1至3任何一项所述的一种多路慢跳频信号抗干扰处理系统,其特征在于,数据处理单元的输出控制模块将处理后数据发送到译码单元,其中,数据发送采用如下方式:
每个载波频段内一个业务时隙内的M1业务跳组成一组数据,则N个载波频段共形成N组数据,将所述N组数据串行输出,每次输出M1×X个数据符号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410503321.3A CN104301006B (zh) | 2014-09-26 | 2014-09-26 | 一种多路慢跳频信号抗干扰处理系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410503321.3A CN104301006B (zh) | 2014-09-26 | 2014-09-26 | 一种多路慢跳频信号抗干扰处理系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104301006A true CN104301006A (zh) | 2015-01-21 |
CN104301006B CN104301006B (zh) | 2016-05-04 |
Family
ID=52320598
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410503321.3A Active CN104301006B (zh) | 2014-09-26 | 2014-09-26 | 一种多路慢跳频信号抗干扰处理系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104301006B (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104821837A (zh) * | 2015-04-27 | 2015-08-05 | 西安空间无线电技术研究所 | 一种用于mf-tdma体制的跳频抗干扰系统 |
CN106161322A (zh) * | 2015-04-14 | 2016-11-23 | 电信科学技术研究院 | 一种信号处理方法、上行资源分配方法及其装置 |
CN106656372A (zh) * | 2016-12-12 | 2017-05-10 | 西安空间无线电技术研究所 | 一种跳频系统的频带干扰检测方法 |
CN110649940A (zh) * | 2019-08-30 | 2020-01-03 | 西安空间无线电技术研究所 | 一种捕获阶段转发干扰抑制的快跳频系统 |
CN113037298A (zh) * | 2021-02-23 | 2021-06-25 | 北京理工大学 | 一种基于低码率ldpc码干扰信息填充的系统及方法 |
CN114039627A (zh) * | 2021-09-28 | 2022-02-11 | 中国空间技术研究院 | 一种跳频同步的方法及电子设备 |
CN115102577A (zh) * | 2022-07-01 | 2022-09-23 | 西安宇飞电子技术有限公司 | 单载波时频域抗干扰方法、系统及存储介质 |
CN115426003A (zh) * | 2022-08-15 | 2022-12-02 | 北京理工大学 | 一种基于ldpc信道编码的码字分集跳频抗干扰方法 |
CN115514391A (zh) * | 2022-11-16 | 2022-12-23 | 飞芯智控(西安)科技有限公司 | 高速跳频抗干扰方法、装置及存储介质 |
CN116131880A (zh) * | 2023-04-19 | 2023-05-16 | 中国电子科技集团公司第五十四研究所 | 一种单通道高速跳频数据链抗干扰方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5471503A (en) * | 1992-12-29 | 1995-11-28 | Apple Computer, Inc. | Scanning method for receiving a transmission in a communication system with slow frequency hopping and coding |
US5781536A (en) * | 1994-10-26 | 1998-07-14 | International Business Machines Corporation | Allocation method and apparatus for reusing network resources in a wireless communication system |
CN101667861A (zh) * | 2009-10-10 | 2010-03-10 | 中国电子科技集团公司第五十四研究所 | 一种低虚警与低漏检突发信号捕获方法 |
CN103391114A (zh) * | 2013-07-29 | 2013-11-13 | 大连大学 | 一种卫星通信中跳频通信的快速捕获方法 |
CN103701490A (zh) * | 2014-01-15 | 2014-04-02 | 西安电子科技大学 | 基于ldpc编码的混合扩频通信系统及其方法 |
-
2014
- 2014-09-26 CN CN201410503321.3A patent/CN104301006B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5471503A (en) * | 1992-12-29 | 1995-11-28 | Apple Computer, Inc. | Scanning method for receiving a transmission in a communication system with slow frequency hopping and coding |
US5781536A (en) * | 1994-10-26 | 1998-07-14 | International Business Machines Corporation | Allocation method and apparatus for reusing network resources in a wireless communication system |
CN101667861A (zh) * | 2009-10-10 | 2010-03-10 | 中国电子科技集团公司第五十四研究所 | 一种低虚警与低漏检突发信号捕获方法 |
CN103391114A (zh) * | 2013-07-29 | 2013-11-13 | 大连大学 | 一种卫星通信中跳频通信的快速捕获方法 |
CN103701490A (zh) * | 2014-01-15 | 2014-04-02 | 西安电子科技大学 | 基于ldpc编码的混合扩频通信系统及其方法 |
Non-Patent Citations (5)
Title |
---|
AYE AUNG: "Interference detection in slow frequency-hopped quadrature phase-shift-keying systems over fading channels", 《COMMUNICATIONS, IET》, vol. 7, 4 December 2013 (2013-12-04), pages 1317 - 1321, XP006045104, DOI: doi:10.1049/iet-com.2012.0642 * |
MING LEI: "Reliable adaptive modulation and interference mitigation for mobile radio slow frequency hopping channels", 《IEEE TRANSACTIONS ON COMMUNICATIONS》, vol. 56, 31 March 2008 (2008-03-31), pages 352 - 355, XP011225577, DOI: doi:10.1109/TCOMM.2008.040662 * |
张伟: "一种慢跳频系统频率跳变时刻同步算法", 《太赫兹科学与电子信息学报》, vol. 12, no. 3, 30 June 2014 (2014-06-30), pages 391 - 396 * |
苑雪: "跳频同步信号的干扰研究", 《西安电子科技大学学报(自然科学版)》, vol. 31, no. 6, 30 December 2004 (2004-12-30), pages 896 - 899 * |
马小骏: "一种跳频同步的抗干扰方法", 《电讯技术》, no. 4, 30 April 2004 (2004-04-30), pages 125 - 127 * |
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106161322A (zh) * | 2015-04-14 | 2016-11-23 | 电信科学技术研究院 | 一种信号处理方法、上行资源分配方法及其装置 |
CN106161322B (zh) * | 2015-04-14 | 2020-10-20 | 电信科学技术研究院 | 一种信号处理方法、上行资源分配方法及其装置 |
CN104821837A (zh) * | 2015-04-27 | 2015-08-05 | 西安空间无线电技术研究所 | 一种用于mf-tdma体制的跳频抗干扰系统 |
CN106656372A (zh) * | 2016-12-12 | 2017-05-10 | 西安空间无线电技术研究所 | 一种跳频系统的频带干扰检测方法 |
CN106656372B (zh) * | 2016-12-12 | 2020-04-10 | 西安空间无线电技术研究所 | 一种跳频系统的频带干扰检测方法 |
CN110649940B (zh) * | 2019-08-30 | 2021-07-13 | 西安空间无线电技术研究所 | 一种捕获阶段转发干扰抑制的快跳频系统 |
CN110649940A (zh) * | 2019-08-30 | 2020-01-03 | 西安空间无线电技术研究所 | 一种捕获阶段转发干扰抑制的快跳频系统 |
CN113037298A (zh) * | 2021-02-23 | 2021-06-25 | 北京理工大学 | 一种基于低码率ldpc码干扰信息填充的系统及方法 |
CN114039627A (zh) * | 2021-09-28 | 2022-02-11 | 中国空间技术研究院 | 一种跳频同步的方法及电子设备 |
CN115102577A (zh) * | 2022-07-01 | 2022-09-23 | 西安宇飞电子技术有限公司 | 单载波时频域抗干扰方法、系统及存储介质 |
CN115426003A (zh) * | 2022-08-15 | 2022-12-02 | 北京理工大学 | 一种基于ldpc信道编码的码字分集跳频抗干扰方法 |
CN115426003B (zh) * | 2022-08-15 | 2023-09-26 | 北京理工大学 | 一种基于ldpc信道编码的码字分集跳频抗干扰方法 |
CN115514391A (zh) * | 2022-11-16 | 2022-12-23 | 飞芯智控(西安)科技有限公司 | 高速跳频抗干扰方法、装置及存储介质 |
CN116131880A (zh) * | 2023-04-19 | 2023-05-16 | 中国电子科技集团公司第五十四研究所 | 一种单通道高速跳频数据链抗干扰方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104301006B (zh) | 2016-05-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104301006A (zh) | 一种多路慢跳频信号抗干扰处理系统 | |
KR100367812B1 (ko) | 통신시스템및그통신시스템의통신채널을거쳐송신된인코딩기호를디코딩하는방법 | |
US8483215B2 (en) | Method and apparatus for identifying other user equipment operating in a wireless communication network | |
AU2009202681A1 (en) | Data detection and demodulation for wireless communication systems | |
US20190356421A1 (en) | Communications system, infrastructure equipment and method | |
CN107769816B (zh) | 一种Chirp扩频通信系统接收机时间同步系统及方法 | |
CN104821837B (zh) | 一种用于mf‑tdma体制的跳频抗干扰系统 | |
US20160149677A1 (en) | User device for communicating data and method | |
KR101176214B1 (ko) | 데이터 변조방법 및 복조방법 | |
Jiang et al. | Canon: Exploiting channel diversity for reliable parallel decoding in backscatter communication | |
CN102332937B (zh) | 一种基于时间反演技术的oppm-uwb通信方法 | |
CN102142909B (zh) | 测距信号的检测方法和基站 | |
CN113890577B (zh) | 基于信号相似度的快速分集方法 | |
CN102487313A (zh) | 一种基于时空块编码和快跳频码相结合的通信方法 | |
CN103607268A (zh) | 4cpm信号的位同步及帧同步联合检测方法 | |
CN102201894A (zh) | 交织多址系统中的一种迭代定时同步电路及方法 | |
Cheng et al. | Thresholdless energy detection for ultra-wideband block-coded OOK signals | |
CN102647377A (zh) | 一种基于数据域分块的频偏校正方法及装置 | |
Zhu et al. | A new HF radio prototype based on dynamic spectrum anti-jamming concept | |
CN104253626B (zh) | 一种快跳频系统中低复杂度次优非相干多用户检测 | |
CN114916053B (zh) | 一种语音帧的盲同步方法 | |
CN102611470A (zh) | 差分跳频通信系统中的抗干扰接收机及其运行方法 | |
CN202551028U (zh) | 差分跳频通信系统中的抗干扰接收机 | |
CN109347516B (zh) | 一种动态自适应多径查找方法 | |
Wang et al. | Burst-Interference suppression based on space-time processing |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |