CN104244686A - 一种封装方法及电子系统产品 - Google Patents
一种封装方法及电子系统产品 Download PDFInfo
- Publication number
- CN104244686A CN104244686A CN201410452814.9A CN201410452814A CN104244686A CN 104244686 A CN104244686 A CN 104244686A CN 201410452814 A CN201410452814 A CN 201410452814A CN 104244686 A CN104244686 A CN 104244686A
- Authority
- CN
- China
- Prior art keywords
- electronic system
- electromagnetic shielding
- dielectric layer
- shielding material
- finished product
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004806 packaging method and process Methods 0.000 title claims abstract description 27
- 238000000034 method Methods 0.000 title claims description 22
- 239000000463 material Substances 0.000 claims abstract description 36
- 239000011265 semifinished product Substances 0.000 claims abstract description 19
- 239000000047 product Substances 0.000 claims abstract description 18
- 230000015572 biosynthetic process Effects 0.000 claims description 29
- 238000003786 synthesis reaction Methods 0.000 claims description 28
- 238000012856 packing Methods 0.000 claims description 10
- 230000035515 penetration Effects 0.000 claims description 8
- 239000002131 composite material Substances 0.000 claims description 3
- 239000011248 coating agent Substances 0.000 abstract description 4
- 238000000576 coating method Methods 0.000 abstract description 4
- 238000012858 packaging process Methods 0.000 abstract 2
- 206010033799 Paralysis Diseases 0.000 description 5
- 230000035699 permeability Effects 0.000 description 4
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 241000931705 Cicada Species 0.000 description 1
- 238000004422 calculation algorithm Methods 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000003792 electrolyte Substances 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 230000002068 genetic effect Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Landscapes
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
Abstract
本发明公开了一种封装工艺及电子系统产品,封装工艺包括:封装电子系统形成一封装半成品;在封装半成品表面涂覆合成电磁屏蔽材料形成一屏蔽介质层,其中,合成电磁屏蔽材料具有第一电介值和第一磁介值。从而避免了电子系统工作在腔体内的谐振频率的问题,能保护好电子系统。
Description
技术领域
本发明涉及半导体领域,尤其涉及一种封装方法及电子系统产品。
背景技术
随着微电子系统工作频率越来越高,电子系统封装辐射能力也越强,这就严重干扰了封装系统内部电子系统,会经常导致电子封装系统工作不稳定,甚至电子系统瘫痪,特别是封装系统包含有模拟集成电路或射频集成电路的电子系统。
现有技术中通过在封装体表面涂上导电胶,这样就可以对外界的电场进行屏蔽起到一定的作用。但是封装体表面涂覆一层导电胶后,因为导电胶的介电常数很高,就形成了一个腔体(表面具有金属高导电特性),而任何腔体的内部都有谐振频率。根据高导电材料表面的腔体会在腔体内部激发起谐振频率,所激发的谐振频率在封装体内会非常强。如果封装的电子系统工作在谐振频率上,就会导致系统很不稳定或瘫痪。由此可以看出现有技术中在封装体表面涂上导电胶的方式仍然存到导致电子系统会不稳定或瘫痪的问题。
发明内容
本发明实施例通过提供一种封装方法及电子系统产品,解决了现有技术中电子系统会不稳定或瘫痪的问题。
第一方面,本发明实施例提供了一种封装方法,包括:
封装电子系统形成一封装半成品;
在所述封装半成品表面涂覆合成电磁屏蔽材料形成一屏蔽介质层,其中,所述合成电磁屏蔽材料具有第一电介值和第一磁介值。
优选的,所述屏蔽介质层的厚度与所述合成电磁屏蔽材料的内穿透深度值满足第一比例。
优选的,所述屏蔽介质层的厚度为所述内穿深度值的1.16倍。
第二方面,本发明实施例还提供了一种电子系统产品,包括:
封装半成品,封装一电子系统形成;
屏蔽介质层,通过在所述封装半成品表面涂覆合成电磁屏蔽材料形成,其中,所述合成电磁屏蔽材料具有第一电介值和第一磁介值。
优选的,所述屏蔽介质层的厚度与所述合成屏蔽材料的内穿透深度值满足第一比例。
优选的,所述屏蔽介质层的厚度为所述内穿深度值的1.16倍。
本发明实施例中的技术方案,至少具有如下技术效果:
由于采用了合成电磁屏蔽材料涂覆在对电子系统进行封装之后的封装半成品上,而近年来合成电磁屏蔽材料能够在电介质常数和磁介质常数连续变化,因此可以根据本发明需要,合成所需要的特定电介值和特定磁介值的电磁屏蔽材料,合成后的合成电磁屏蔽材料具有高电导率和高磁导率,这样既可以屏蔽外界的电磁波,同时能抑制电子系统的腔体内电磁波的谐振,从而避免了电子系统工作在腔体内的谐振频率的问题,能保护好电子系统。
附图说明
图1为本发明实施例中的封装方法的流程图;
图2为本发明实施例中的电子系统产品的结构示意图。
具体实施方式
为了解决现有技术中电子系统会不稳定或瘫痪的技术问题,本发明实施例提供了一种封装方法及电子系统产品。
为了更好的理解上述技术方案,下面将结合说明书附图以及具体的实施方式对上述技术方案进行详细的说明。
参考图1所示,本发明实施例中的封装方法,包括如下流程:
步骤110、封装电子系统形成一封装半成品。
具体的,形成的封装半成品具有一特定封装结构,封装结构内为一腔体,从而封装半成品的腔体内具有第一谐振频率和第二谐振频率。
步骤120、在封装半成品表面涂覆合成电磁屏蔽材料形成一屏蔽介质层,其中,合成电磁屏蔽材料具有第一电介值和第一磁介值。
具体的,近年来人工合成电磁屏蔽材料能够在电介质常数和磁介质常数连续变化,而自然界材料不能满足上述条件(比如现有使用的导电胶就没有本发明实施例所需要的高电导率和高磁导率)。人工合成电磁屏蔽材料的合成工艺已经为本领域技术人员所知晓,为了说明书的简洁,在此不再赘述。
在具体实施过程中,涂覆封装半成品的合成电磁屏蔽材料需要根据所需要的第一电介值和第一磁介值来合成对应的合成电磁屏蔽材料,从而获得对应电子系统产品所需要的高电导率和高磁导率的合成电磁屏蔽材料。
优选的,屏蔽介质层的厚度与合成电磁屏蔽材料的内穿透深度值满足第一比例。具体的,腔体内谐振频率包括第一谐振频率和第二谐振频率。但是腔体内谐振频率能量主要集中在第一谐振频率,因此,针对第一谐振频率计算第一谐振频率在合成电磁屏蔽材料的内穿透深度值δ。内穿透深度值δ根据计算公式:计算得到。公式中,δ表示第一谐振频率在屏蔽介质层内的内穿透深,D表示屏蔽介质层的厚度,f表示腔体内的第一谐振频率,μ0表示真空中磁介质常数,σ表示电磁屏蔽材料的电解质常数,π为圆周率常数。
发明人运用遗传优化计算算法确定屏蔽介质层的厚度与内穿深度值的第一比例为1.1~1.2倍之间时,能够保证对第一谐振频率的抑制效果相同的前提下,屏蔽介质层的厚度最小。
基于同一发明构思,本发明实施例还提供了一种电子系统产品,如图2所示,所示电子系统产品包括:
封装半成品201,封装一电子系统形成;
屏蔽介质层202,通过在封装半成品201表面涂覆合成电磁屏蔽材料形成,其中,合成电磁屏蔽材料具有第一电介值和第一磁介值。
优选的,包括:屏蔽介质层202的厚度与合成屏蔽材料的内穿透深度值满足第一比例。
优选的,屏蔽介质层202的厚度为内穿深度值的1.16倍。
由于本实施例所介绍的电子系统产品为实施本发明实施例中的封装方法形成的电子系统产品,故而基于本发明实施例中所介绍的封装方法,本领域所属技术人员能够了解本实施例的电子系统产品的具体实施方式以及其各种变化形式,所以在此对于该电子系统产品如何实现本申请实施例中的方法不再详细介绍。只要本领域所属技术人员实施本申请实施例中信息处理的方法所采用的电子系统产品,都属于本发明所欲保护的范围。
本发明实施例提供的一个或多个技术方案至少具有图如下技术效果:
由于采用了合成电磁屏蔽材料涂覆在对电子系统进行封装之后的封装半成品上,而近年来合成电磁屏蔽材料能够在电介质常数和磁介质常数连续变化,因此,可以根据本发明需要,合成所需要的特定电介值和磁介值的电磁屏蔽材料,合成后的合成电磁屏蔽材料具有高电导率和高磁导率,这样既可以屏蔽外界的电磁波,同时能抑制电子系统的腔体内电磁波的谐振,从而避免了电子系统工作在腔体内的谐振频率的问题,能保护好电子系统。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (6)
1.一种封装方法,其特征在于,包括:
封装电子系统形成一封装半成品;
在所述封装半成品表面涂覆合成电磁屏蔽材料形成一屏蔽介质层,其中,所述合成电磁屏蔽材料具有第一电介值和第一磁介值。
2.如权利要求1所述的方法,其特征在于,所述屏蔽介质层的厚度与所述合成电磁屏蔽材料的内穿透深度值满足第一比例。
3.如权利要求2所述的方法,其特征在于,所述屏蔽介质层的厚度为所述内穿深度值的1.16倍。
4.一种电子系统产品,其特征在于,包括:
封装半成品,封装一电子系统形成;
屏蔽介质层,通过在所述封装半成品表面涂覆合成电磁屏蔽材料形成,其中,所述合成电磁屏蔽材料具有第一电介值和第一磁介值。
5.如权利要求4所述的电子系统产品,其特征在于,包括:所述屏蔽介质层的厚度与所述合成屏蔽材料的内穿透深度值满足第一比例。
6.如权利要求5所述的电子系统产品,其特征在于,所述屏蔽介质层的厚度为所述内穿深度值的1.16倍。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410452814.9A CN104244686A (zh) | 2014-09-05 | 2014-09-05 | 一种封装方法及电子系统产品 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410452814.9A CN104244686A (zh) | 2014-09-05 | 2014-09-05 | 一种封装方法及电子系统产品 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104244686A true CN104244686A (zh) | 2014-12-24 |
Family
ID=52231741
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410452814.9A Pending CN104244686A (zh) | 2014-09-05 | 2014-09-05 | 一种封装方法及电子系统产品 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104244686A (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5294826A (en) * | 1993-04-16 | 1994-03-15 | Northern Telecom Limited | Integrated circuit package and assembly thereof for thermal and EMI management |
US5650685A (en) * | 1992-01-30 | 1997-07-22 | The United States Of America As Represented By The Secretary Of The Army | Microcircuit package with integrated acoustic isolator |
CN1658748A (zh) * | 2005-01-19 | 2005-08-24 | 华南理工大学 | 纳米晶软磁合金粉聚合物复合电磁屏蔽磁体的制备方法 |
CN102964899A (zh) * | 2012-11-14 | 2013-03-13 | 马鞍山绿盾防护材料科技有限公司 | 一种低反射的高效电磁屏蔽材料 |
CN103094256A (zh) * | 2011-11-08 | 2013-05-08 | 中国科学院微电子研究所 | 一种封装系统 |
-
2014
- 2014-09-05 CN CN201410452814.9A patent/CN104244686A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5650685A (en) * | 1992-01-30 | 1997-07-22 | The United States Of America As Represented By The Secretary Of The Army | Microcircuit package with integrated acoustic isolator |
US5294826A (en) * | 1993-04-16 | 1994-03-15 | Northern Telecom Limited | Integrated circuit package and assembly thereof for thermal and EMI management |
CN1658748A (zh) * | 2005-01-19 | 2005-08-24 | 华南理工大学 | 纳米晶软磁合金粉聚合物复合电磁屏蔽磁体的制备方法 |
CN103094256A (zh) * | 2011-11-08 | 2013-05-08 | 中国科学院微电子研究所 | 一种封装系统 |
CN102964899A (zh) * | 2012-11-14 | 2013-03-13 | 马鞍山绿盾防护材料科技有限公司 | 一种低反射的高效电磁屏蔽材料 |
Non-Patent Citations (2)
Title |
---|
张翼: "电磁屏蔽材料的研究现状及进展", 《安全与电磁兼容》 * |
汪柳平: "有孔矩形腔的屏蔽效能及其对谐振抑制研究", 《电波科学学报》 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105304582B (zh) | 封装结构及其制法 | |
CN102686029B (zh) | 电路板盲槽的制作方法 | |
CN204408625U (zh) | Mems麦克风 | |
EP3503289A3 (en) | Rfid inlay incorporating a ground plane | |
CN105506570B (zh) | 一种压环组件及物理气相沉积设备 | |
CN108292646B (zh) | 具有共形emi屏蔽的电子器件封装和有关方法 | |
CN102723608A (zh) | 一种超材料 | |
CN1578966A (zh) | 应答器的屏蔽装置、产生屏蔽的方法及带屏蔽的应答器 | |
Bora et al. | Influence of MnO2 decorated Fe nano cauliflowers on microwave absorption and impedance matching of polyvinylbutyral (PVB) matrix | |
CN210432328U (zh) | 一种双层透明电磁屏蔽膜 | |
CN204377134U (zh) | Mems麦克风 | |
WO2011157883A8 (en) | Method for manufacturing an autocompensating antenna structure by etching | |
CN104244686A (zh) | 一种封装方法及电子系统产品 | |
CN105934822A (zh) | 基板和形成基板的方法 | |
CN204014411U (zh) | 一种射频信号封装体 | |
CN101083896A (zh) | 一种电磁波干扰遮蔽膜于非导电材料上的形成方法及其结构 | |
US9807866B2 (en) | Shielding mold for electric and magnetic EMI mitigation | |
CN204335282U (zh) | 具有吸波功能的保护胶带 | |
CN105489504B (zh) | 一种封装基板的制作方法 | |
CN202275915U (zh) | 一种谐振腔 | |
WO2016033794A1 (zh) | 一种封装方法及电子系统产品 | |
EP2784724A3 (en) | Selective deposition of magnetic particles, and using magnetic material as a carrier medium to deposit other particles | |
Abbad et al. | Study of electronic and magnetic properties of binary zinc sulfide and ternary manganese-and iron-substituted alloys | |
CN104299789A (zh) | 芯片型固态电解电容器及其制造方法 | |
CN105089231A (zh) | 一种防辐射墙纸的制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20141224 |
|
RJ01 | Rejection of invention patent application after publication |