CN104238489B - 网络通信控制装置、系统和方法 - Google Patents

网络通信控制装置、系统和方法 Download PDF

Info

Publication number
CN104238489B
CN104238489B CN201410267276.6A CN201410267276A CN104238489B CN 104238489 B CN104238489 B CN 104238489B CN 201410267276 A CN201410267276 A CN 201410267276A CN 104238489 B CN104238489 B CN 104238489B
Authority
CN
China
Prior art keywords
circuit
pull
level
current
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410267276.6A
Other languages
English (en)
Other versions
CN104238489A (zh
Inventor
瑞奈尔·埃文斯
马丁·瓦格纳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP BV
Original Assignee
NXP BV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP BV filed Critical NXP BV
Publication of CN104238489A publication Critical patent/CN104238489A/zh
Application granted granted Critical
Publication of CN104238489B publication Critical patent/CN104238489B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本公开的各个方面涉及单线总线通信。根据一个或多个实施例,当在单线总线电路上的数据传输期间以在显性电位操作单线总线电路时,限定上拉电流。可以执行该方法以有助于功率节省,例如,在涉及通过在显性电平与隐性电平之间驱动单线总线电路来发送信号的主控电路的应用中。

Description

网络通信控制装置、系统和方法
技术领域
多个实施例的方面涉及通信,并且涉及其基于功率的特性的控制。
背景技术
多种通信网络用于不同的应用和环境中。例如,产业工业、汽车工业和其他工业已经使用通信网络来促进对多个设备的控制和/或多个设备之间的通信。这些通信已经越来越多地用于适应各种需要。具体地,汽车工业已经考虑将网络通信越来越多地用于多种用途,例如,用于控制与车辆的操作有关的通信电路。
越来越多地用于多个应用的一种类型的通信网络是单线网络,例如,LIN(局域互连网络)。例如,关于LIN,这种网络包括连接的主电路和多个从电路,以用于通过单线接口进行通信,其中,单线接口可以基于标准UART(通用异步接收机发射机)。通过主电路和多个从电路对网络进行时间触发和控制,其中,主电路包括调度器,多个从电路将其本地振荡器与由主电路发送的消息的首部(报头)同步。从电路(其是通过报头“寻址”的)通过插入响应字段来使消息完整。
LIN主(电子)控制单元使用上拉电阻器通过单线接口(和网络)来进行通信,其中,上拉电阻器通常是网络的上拉电流的主要贡献者。该上拉电阻器用于确保网络的适合通信和控制。然而,这种方法可能引起显著的功耗,这能够进一步导致控制单元的温度升高,并进而导致多个电路出现问题。
这些和其他问题继续在多个应用中向电路的实现提出挑战,并且具体地,对利用诸如LIN中使用的通信组件和网络等的通信组件和网络的应用提出挑战。
发明内容
多个示例性实施例涉及网络通信电路及其实现。
根据一个示例性实施例,装置包括:电压源、主控电路、阻抗偏置电路、以及连接在所述电压源与阻抗偏置电路之间的电流限定器(delimiter)电路。所述主控电路通过以显性电平和隐性电平驱动单线总线电路来发送信号。所述阻抗偏置电路与所述电压源一起操作以在所述主控电路发送所述信号的同时上拉所述总线电路上的电压电平,其中,相应上拉电流流经阻抗偏置电路。所述电流限定器电路响应于所述总线电路从所述隐性电平转换为所述显性电平,限定所述上拉电流,并且响应于所述总线电路从所述显性电平转换为所述隐性电平,停止限定所述上拉电流。
另一示例性实施例涉及一种装置,具有:系统控制器、多个通信电路、以及调节由电池提供的电源电压的稳压器。所述系统控制器具有串行外围接口,并且操作于使用所调节的功率来传输(例如,接收)串行数据、芯片选择信号和时钟同步信号。每一个通信电路包括主控电路和收发机控制电路,并且操作于使用所调节的电源电压在单线总线电路上传输数据。总线上的每一个电路在独立于所述通信电路中的至少另一个通信电路所使用的通道的通道上传输。所述主控电路基于经由所述串行外围接口传输的所述串行数据和所述时钟同步信号来生成信号,并且通过在隐性电平与显性电平之间驱动所述单线总线电路在所述通道上传输信号。所述收发机控制电路包括上拉电路所述上拉电路使用电池功率,利用流经上拉电路的相应上拉电流来上拉所述单线总线电路上的电压电平。所述收发机还包括电流限定器,所述电流限定器响应于所述主控电路将所述单线总线电路从所述隐性电平驱动至所述显性电平来限定所述上拉电流。所述电流限定器响应于所述主控电路将所述单线总线电路从所述显性电平驱动至所述隐性电平来停止限定所述上拉电流。
另一实施例涉及一种方法,在所述方法中,通过以第一显性电平和隐性电平驱动单线总线电路来发送信号。在发送所述信号的同时,通过使用电压源上拉所述总线电路上的电压电平。响应于所述总线电路从所述隐性电平转换为所述显性电平,限定用于上拉电压电平的上拉电流,以及响应于所述总线电路从所述显性电平转换为所述隐性电平,停止限定所述上拉电流。
上面的讨论/概述并不旨在描述本公开的每一个实施例或每一个实现。下面的附图和详细描述还举例说明了多个实施例。
附图说明
考虑结合附图给出的以下详细描述,将更完整地理解各个示例性实施例,在附图中:
图1示出了根据本公开的示例性实施例的通信控制装置;
图2示出了根据本公开的另一示例性实施例的具有主控单元和多个从单元的网络装置200;
图3示出了根据公开的另一示例性实施例的网络中的电压电平和电流电平的图形;
图4示出了根据本公开的另一示例性实施例的四通道LIN网络控制装置;以及
图5示出了根据本公开另一示例实施例的具有TXD/RXD接口的另一四通道LIN网络控制装置。
虽然本文所讨论的各个实施例可以可修改为改变和备选形式,但是其各个方面已经通过举例说明的方式在附图中被示出并且将被详细地描述。然而,应理解,并不旨在将本发明限制于所描述的特定实施例。相反,旨在涵盖落入包括权利要求中定义的各个方面的本公开的范围内的所有修改、等价物和备选方式。此外,贯穿本申请使用的术语“示例”仅为了说明而非限制性的。
具体实施方式
认为本公开的各个方面可应用于涉及网络中的通信的各种不同类型的装置、系统和方法并且可应用于减小其中的功耗,例如,用于减小LIN主ECU(电子控制单元)的功耗。虽然不一定如此限制,但是可以通过使用该上下文对示例进行讨论来了解各个方面。
各个示例性实施例涉及在总线(例如,可以在LIN型通信中使用的单线总线)上进行通信,同时限定用于上拉该总线上的电压电平的电流。这种方法可以用于促进例如主单元使用极大贡献于总上拉电流使用的上拉电流进行总线通信的主从环境中的功率节省。在这样的特定实施例中,主单元连接到一个或更多个从单元,并且通过以显性电平和隐性电平(例如,以接地区域电平和由电池提供的电平)交替地驱动总线,在总线上发送信号。在主单元以显性电平驱动总线的一些或全部时间期间,电流限定器操作于限定电流。在一些实现中,当主单元将总线驱动至隐性电平时,停止电流限定。使用该方法,可以在主单元以显性电平驱动总线的同时限制电流汲取,从而限制总线操作的功耗并且解决诸如上文所讨论的挑战等的挑战。
另一实施例涉及如上所述的在单线总线的上拉期间实现电流限定的装置和/或系统。装置包括电压源、主控制器、阻抗偏置(例如,上拉)电路、以及连接在电压源与上拉电路之间的电流限定器,其均操作于促进与连接在单线总线(例如,LIN总线)上的设备的通信。电压源操作于使用电池功率(例如,来自汽车电池的功率)提供电流。主控制器通过以显性电平和隐性电平驱动单线总线来发送信号,而阻抗偏置电路使用电压源来上拉总线上的电流。当以显性电平驱动总线时,电流限定器限定上拉电流。
以多种方式实现电流限定器,以适应相应应用和实施例。在一些实施例中,电流限定器响应于总线从隐性电平转换为显性电平来限定上拉电流,并且响应于总线从显性电平转换为隐性电平来停止限定上拉电流。例如,可以通过限制从装置流向总线的电流来实现该限定。在一些实施例中,电流限定器电路包括基于MOS的晶体管,该基于MOS的晶体管通过在非导通状态下操作来限定上拉电流并且通过在导通状态下操作来停止限定上拉电流。
在各个实施例中,主控电路直接地和/或通过提供指示正在驱动信号的状态(显性/隐性)的输出来操作电流限定器。在一些实施例中,主控电路通过以下方式发送信号:在隐性电平与显性电平之间驱动总线,同时间断地操作电流限定器以在以显性电平驱动总线时限定上拉电流。
以多种方式中的一种或多种来操作电流限定器,以适应特定的实施例。在一个或多个实施例中,电流限定器(例如,在主控电路的控制下)在总线电路从隐性电平转换为显性电平期间发起限定上拉电流,并且在总线电路从显性电平转换为隐性电平期间停止限定上拉电流。在另一这样的实施例中,电流限定器在总线电路已经从隐性电平转换为显性电平之后发起限定上拉电流,并且在总线电路已经从显性电平转换为隐性电平之前停止限定上拉电流。其他实施例涉及这些方法的组合,例如,通过在总线转换为显性电平期间发起限定电流,并且在总线电路已经转换为隐性电平之前停止限定电流。
在更特殊的实施例中,上述装置还包括例如单线总线以及连接至单线总线的主电路和多个从电路。主电路包括电压源和集成电路芯片,该集成电路芯片具有如上所述的主控制器、阻抗偏置电路和电流限定器。在更特殊的实现中,装置包括串行外围接口,并且主控制器基于经由串行外围接口接收的串行数据和时钟同步信号生成信号并在总线电路上的相应通道上传输信号。
上文所讨论的各个实施例涉及执行相应操作的装置、系统和/或方法。一个此类基于方法的实施例通过以下方式操作:通过以显性电平和隐性电平驱动单线总线来发送信号,在发送信号的同时上拉总线上的电压电平,以及响应于总线从隐性电平转换为显性电平来限定相应的上拉电流。响应于总线电路从显性电平转换为隐性电平来停止电流限定。例如,这种方法可以涉及使用主单元来以显性电平和隐性电平驱动总线,从而向连接到总线的一个或多个从单元发送数据,同时当以显性电平驱动总线时,限定上拉电流。然后,响应于由主单元发送的数据,从单元可以通过驱动单线总线电路来向主单元发送数据。可以使用上述方法或者其中的混合实施例来执行限定。
图1示出了根据本公开的一个或多个示例性实施例的通信控制装置100。装置100包括通信设备110和给通信设备供电的电池单元120,例如,汽车电池/电路。电流限定器单元111连接在电池单元120与包括二极管112和电阻器113的阻抗偏置电路之间。发送单元114和接收单元115响应于控制单元116进行操作,以在相应条件下经由节点132驱动通信总线130,从而发送数据和接收数据。
当发送单元114正在(例如,分别以显性电平和隐性电平)驱动通信总线以在其上发送信号时,阻抗偏置电路的二极管112和电阻器113与电池单元120一起操作以上拉通信总线130在节点132处的电压。在这种发送条件下,电流限定器单元111操作于当将总线130驱动至显性电平时,限定经由电池单元120(电压源)和阻抗偏置电路流到通信总线130的电流。在接收模式中,接收单元115在通信总线130上接收信号。
通过使用该方法,可以在主单元中限制上拉电流,这可以帮助减小当主单元呈现相对大的电流汲取时的总电流消耗。例如,虽然可以使用约1kΩ的相对低的阻抗实现图1中的电阻器113,但是可以在总线上耦合的从设备中使用例如30kΩ等较大电阻。此外,该方法可以用于减轻电阻器113的温度升高,这在电阻器113与设备110中的其他电路集成在一起时特别重要。
图2示出了根据本公开的另一示例性实施例具有连接在单线总线270(例如,有线AND总线)上的主控单元210和多个从单元230、240和250的网络装置200。装置200包括经由电源线260给相应的主单元210和从单元230、240和250中的每一个供电的电池单元220,例如,12V的车载电池,其中,主单元210和从单元230、240和250均连接到公共地。举例说明,主控单元210被示出为包括上文结合图1所示和所述的通信控制设备110。多个实施例涉及使用其他控制电路和/或设备(可以或可以不包括控制设备110)实现主控单元210。
举例说明,通过使用控制设备110(如插图所示),主控单元210是总线270上的通信的主要贡献者,并且还消耗最多功率进行通信。电流限定器111操作以在主控单元210通过以显性电平操作总线270进行发送的同时限定电流,并且将总线释放至隐性电平,其中,从单元230、240和250以该隐性电平进行通信。装置200使用由电池单元220提供的电池电压以隐性电平操作,并且使用地作为显性电平。
图3示出了根据本公开的另一示例性实施例的诸如LIN网络等的网络中的电压电平和电流电平的图形300。例如,可以使用图1和图2中的一个或二者所示的装置来实现结合图3所示和所述的电平。因此,下面通过举例说明的方式结合这些组件来描述实施例。
实线示出了总线(例如,270)上的电压,其中,电平310是本文所讨论的隐性电平,其可以经由与二极管112串联的端接电阻器113来实现。电平320是显性电平,其可以由发送低侧驱动器114来驱动。虚线示出了经由主控电路(例如,110)提供的电流,其中,当总线被驱动至显性电平320时的上拉电流为330,这是在没有电流限定器的动作的操作下得到的。
虚线示出了在351在达到显性电平320时/之后参与的电流限定器的操作或者在361在总线从隐性电平转换为显性电平期间参与的电流限定器的操作。通过在主控单元在总线上发送显性电平320的同时将上拉电流330限定为低值340来实现功耗的减小。电流限定器在352在显性电平结束时/之前释放/停止限定或者在362在总线返回隐性电平时释放/停止限定。例如,可以使用限定器111执行这些方法。在一些实现中,使用快转换以及慢转换来实现非限定状态与限定状态之间的转换。
在一些实施例中,使用基于车辆的LIN来实现本文的一个或多个方法(例如,图1至图3所示的方法)。在一个此类实施例中,如在装置200中一样布置装置110,其中,装置200使用串行总线协议以相对低的速度(例如,最大20kBd)操作。LIN总线是以与(例如,汽车的)车载电池电压有关的隐性电平并且以地作为显性电平操作的单线有线AND总线。经由LIN端接电阻器将LIN总线信号拉至LIN隐性电平(例如,图3的310),其中,LIN端接电阻器分别与二极管串联。通过LIN ECU的低侧(发送)驱动器来驱动LIN显性电平(例如,图3的320)。
多种不同类型的电流限定器和限定器电路被实现以适应多个应用。参照图1,在一些实现中,电流限定器单元111包括基于MOS的晶体管,该基于MOS的晶体管使用平滑转换来切换主上拉电阻器113的电流路径。当开关“断开”(在非导通状态下)时,限定电流,并且当开关“闭合”(在导通状态下)时,不限定电流。
图4示出了根据另一示例性实施例的四通道LIN网络控制装置400。例如,可以结合图1至图3中所示的方法和电路来实现装置400。装置400包括多个通信电路,所述多个通信电路包括四个独立的LIN主通道401、402、403和404,每一个通道是使用如针对通道401所示的收发机电路410来操作的。装置400还包括系统控制器440,该系统控制器440具有串行外围接口442,该串行外围接口442操作于传输串行数据输入(SDI)信号和串行数据输出(SDO)信号,并且接收时钟信号。锁相环(PLL)450使用输入时钟CLK生成去往系统控制器440的输出信号。电压基准产生器452基于电池电压输入提供基准电压,并且欠压检测电路454检测低电压条件(例如,并且通过该低电压条件提供保护)。温度保护电路460感测装置400的温度,并且生成针对系统控制器440的输出,其中,该系统控制器440基于该输出进行操作(以在过热条件下关闭)。
控制电路401包括包含二极管412和LIN主上拉电阻器413的阻抗偏置电路、以及电流限定器单元411和发送LIN显性电平以便在总线470上进行发送的发射机单元414。LIN收发机控制器406控制LIN收发机410的操作状态,并且LIN主控制器408(例如,以显性电平和隐性电平,如上所述)控制总线上的信号传输。
在一些实施例中,主控制器408基于经由串行外围接口442传输的串行数据和时钟同步信号生成信号并通过在隐性电平与显性电平之间驱动总线470来在总线470上传输信号。收发机控制器406是数字块,其控制收发机410的操作状态,例如,(当LIN通信发生时的)正常操作状态、(当没有LIN通信发生时的)低功率操作状态或者(例如,在温度过高故障之后的)故障安全操作状态。电流限定器411使用本文所述的一个或多个方法来限定上拉电流,并且包括晶体管415,晶体管415将上拉电路与电池功率解耦合。
图5示出了根据本公开另一示例实施例的具有TXD/RXD接口540的另一四通道LIN网络控制装置500。装置500与图4中所示的装置400类似,组件子集具有相应的标记,并且为了简洁起见,省略了其讨论。TXD/RXD接口540可以替代图4中所示的SPI442使用。举例说明,接口540被示出为具有四对TXD/RXD线以及使能(EN)输入端和模式选择(MODE)输入端。
对于与LIN网络有关的一般信息以及对于与本发明的多个示例性实施例可以在其中实现的LIN网络的方面有关的信息,可以针对收发机、阻抗偏置电路、主控制器电路和本文所讨论的其他电路参考:可以从德国法兰克福的LIN协会得到的LIN规范版本2.2A(及其其他版本);可以从SAE International得到的2012年修订的SAE J2602/1LIN Network forVehicle Applications;以及美国专利No.7/688,113B2,其全部通过引用的方式完整地并入本文。
可以实现多个模块或其他电路来执行本文所述和/或附图中所示的操作和行为中的一个和多个。在这些上下文中,“模块”是控制和/或执行这些或有关操作/行为(例如,电流限定、信号生成或总线驱动)中的一个或多个的电路。例如,在上文所讨论的实施例中的一些实施例中,一个或多个模块是与在图1、2和4中所示的电路模块中一样被配置和布置为执行这些操作/活动的分立逻辑电路或可编程逻辑电路。在特定实施例中,这种可编程电路是被编程以执行指令(和/或配置数据)的集合(或多个集合)一个或多个计算机电路。指令(和/或配置数据)可以具有存储在存储器(电路)中并且可以从存储器(电路)得到的固件或软件形式。举例说明,第一模块和第二模块包括基于CPU硬件的电路和固件形式的指令集合的组合,其中,第一模块包括具有一个指令集合的第一CPU硬件电路,第二模块包括具有另一指令集合的第二CPU硬件电路。
一些实施例涉及计算机程序产品(例如,非易失性存储器设备),该计算机程序产品包括其上存储有指令的机器或计算机可读介质,所述指令可以由计算机(或其他电子设备)执行以执行这些操作/行为。例如,这种产品可以对如本文所述的装置等的装置进行控制。一个有关的示例可以涉及以例如根据图3中所示的操作实现通信电路的操作。
基于上述讨论和说明,本领域技术人员将容易认识到,可以在不严格遵循本文所示和所述的示例性实施例和应用的情况下对各个实施例进行多种修改和改变。例如,可以使用本文所讨论的控制来实现多个通信通道。不同的方法可以用于上拉和/或限定上拉电流。此类修改不偏离本发明的包括权利要求中阐述的方面的各个方面的真实精神和范围。

Claims (20)

1.一种装置,包括:
电压源;
主控电路,被配置和布置为通过以显性电平和隐性电平驱动单线总线电路来发送信号;
阻抗偏置电路,与所述电压源一起被配置和布置为在所述主控电路发送所述信号的同时使用穿过所述阻抗偏置电路的上拉电流来上拉所述总线电路上的电压电平;以及
电流限定器电路,连接在所述电压源与所述阻抗偏置电路之间,所述电流限定器电路被配置和布置为:
响应于所述总线电路从所述隐性电平转换为所述显性电平,限定所述上拉电流,
当所述总线电路位于显性电平时维持所述限定,以及
响应于所述总线电路从所述显性电平转换为所述隐性电平,停止限定所述上拉电流,以及
维持所述停止限定直到所述总线电路被驱动到显性水平。
2.根据权利要求1所述的装置,其中,所述电流限定器电路被配置和布置为通过限制从所述装置流向所述总线电路的电流,来限定所述上拉电流。
3.根据权利要求1所述的装置,其中,所述电流限定器电路包括基于MOS的晶体管,所述基于MOS的晶体管被配置和布置为:
通过以下操作之一来限定所述上拉电流:在非导通状态下操作以及作为恒流源操作,以及
通过在导通状态下操作来停止限定所述上拉电流。
4.根据权利要求1所述的装置,其中,所述主控电路被配置和布置为通过以下操作发送所述信号:在隐性电平与显性电平之间驱动所述总线电路,同时间断地操作所述电流限定器以在以所述显性电平驱动所述总线电路时限定所述上拉电流。
5.根据权利要求1所述的装置,其中,所述主控电路与所述电 流限定器电路一起被配置和布置为通过以下操作限定所述上拉电流:
在所述总线电路从所述隐性电平转换为所述显性电平期间,发起限定所述上拉电流,以及
在所述总线电路从所述显性电平转换为所述隐性电平期间,停止限定所述上拉电流。
6.根据权利要求1所述的装置,其中,所述主控电路与所述电流限定器电路一起被配置和布置为通过以下操作限定所述上拉电流:
在所述总线电路已经从所述隐性电平转换为所述显性电平之后,发起限定所述上拉电流,以及
在所述总线电路已经从所述显性电平转换为所述隐性电平之前,停止限定所述上拉电流。
7.根据权利要求1所述的装置,还包括:串行外围接口,其中,所述主控电路被配置和布置为基于经由所述串行外围接口接收的串行数据和时钟同步信号来生成信号,并且在所述总线电路上的相应通道上传输所述信号。
8.根据权利要求1所述的装置,其中,所述阻抗偏置电路是上拉电路。
9.根据权利要求1所述的装置,其中,所述主控电路被配置和布置为:
通过以接地区域电平驱动所述总线电路来以所述显性电平驱动所述总线电路,以及
通过以由电池提供的电压电平操作所述总线电路来以所述隐性电平操作所述总线电路。
10.根据权利要求1所述的装置,还包括:所述单线总线电路、主电路、以及在所述单线总线电路上与所述主电路串联连接的多个从电路,其中,所述主电路包括所述电压源和集成电路芯片,所述集成电路芯片具有所述主控电路、所述阻抗偏置电路和所述电流限定器电路。
11.一种装置,包括:
稳压器,被配置和布置为调节由电池提供的电源电压;
系统控制电路,具有串行外围接口,并且被配置和布置为使用所调节的电源电压来传输串行数据、芯片选择信号和时钟同步信号;
多个通信电路,被配置和布置为使用所调节的电源电压,使用独立于所述通信电路中的至少另一个通信电路的通道而操作的通道在单线总线电路上传输数据,每一个通信电路包括:
主控电路,被配置和布置为基于经由所述串行外围接口传输的所述串行数据和所述时钟同步信号来生成信号,并且通过在隐性电平与显性电平之间驱动所述单线总线电路在通道上传输信号,以及
收发机控制电路,包括:
上拉电路,被配置和布置为使用来自所述电池的功率,使用穿过所述上拉电路的上拉电流来上拉所述单线总线电路上的电压电平,以及
电流限定器,被配置和布置为:响应于所述主控电路将所述单线总线电路从隐性电平驱动至显性电平来限定所述上拉电流,当所述总线电路位于显性水平时维持所述限定,并且响应于所述主控电路将所述单线总线电路从所述显性电平驱动至所述隐性电平来停止限定所述上拉电流,维持所述停止限定直到主控制电路产生指示总线电路转换为显性水平的信号。
12.根据权利要求11所述的装置,其中,所述电流限定器包括晶体管,所述晶体管被配置和布置为通过将所述上拉电路与所述稳压器解耦合来限定所述上拉电流。
13.根据权利要求11所述的装置,其中,所述上拉电路包括串联连接的电阻器和二极管,所述电阻器和所述二极管的阴极之一连接到所述单线总线电路。
14.根据权利要求11所述的装置,其中,所述收发机控制电路被配置和布置为通过以下操作限定所述上拉电流:
在所述总线电路从所述隐性电平转换为所述显性电平期间,发起限定所述上拉电流,以及
在所述总线电路从所述显性电平转换为所述隐性电平期间,停止限定所述上拉电流。
15.根据权利要求11所述的装置,其中,所述收发机控制电路被配置和布置为通过以下操作限定所述上拉电流:
在所述总线电路已经从所述隐性电平转换为所述显性电平之后,发起限定所述上拉电流,以及
在所述总线电路已经从所述显性电平转换为所述隐性电平之前,停止限定所述上拉电流。
16.根据权利要求11所述的装置,还包括:
所述单线总线电路,
主电路,连接到所述单线总线电路,并且具有集成电路芯片,所述集成电路芯片包括所述稳压器、所述系统控制电路和所述多个通信电路,以及
多个从电路,在所述单线总线电路上与所述主电路串联连接,所述从电路被配置和布置为响应于由所述主电路发起的传输在所述单线总线电路上进行传输。
17.一种方法,包括:
通过以显性电平和隐性电平驱动单线总线电路来发送信号;
在发送所述信号的同时,使用电压源通过将上拉电流传递到所述总线电路来上拉所述总线电路上的电压电平;
响应于所述总线电路从所述隐性电平转换为所述显性电平,限定所述上拉电流,
当所述总线电路位于显性电平时维持所述限定,以及
响应于所述总线电路从所述显性电平转换为所述隐性电平,停止限定所述上拉电流
维持所述停止限定直到控制电路指示总线电路被驱动到显性水平。
18.根据权利要求17所述的方法,其中,发送信号包括:
在主电路处,以显性电平和隐性电平驱动所述单线总线电路,以向在所述单线总线电路上与所述主电路串联连接的多个从电路中的至 少一个从电路发送第一数据,同时当以所述显性电平驱动所述单线总线电路时限定所述上拉电流,以及
在所述从电路之一处,响应于发送的第一数据,通过驱动所述单线总线电路来向所述主电路发送第二数据。
19.根据权利要求17所述的方法,其中,
限定所述上拉电流包括:在所述总线电路从所述隐性电平转换为所述显性电平期间,发起限定所述上拉电流,以及
停止限定所述上拉电流包括:在所述总线电路从所述显性电平转换为所述隐性电平期间,停止限定所述上拉电流。
20.根据权利要求17所述的方法,其中,
限定所述上拉电流包括:在所述总线电路已经从所述隐性电平转换为所述显性电平之后,发起限定所述上拉电流,以及
停止限定所述上拉电流包括:在所述总线电路已经从所述显性电平转换为所述隐性电平之前,停止限定所述上拉电流。
CN201410267276.6A 2013-06-17 2014-06-16 网络通信控制装置、系统和方法 Active CN104238489B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/919,791 US9454500B2 (en) 2013-06-17 2013-06-17 Network communication control apparatus, system and method
US13/919,791 2013-06-17

Publications (2)

Publication Number Publication Date
CN104238489A CN104238489A (zh) 2014-12-24
CN104238489B true CN104238489B (zh) 2017-04-12

Family

ID=50513666

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410267276.6A Active CN104238489B (zh) 2013-06-17 2014-06-16 网络通信控制装置、系统和方法

Country Status (3)

Country Link
US (1) US9454500B2 (zh)
EP (1) EP2816487B1 (zh)
CN (1) CN104238489B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106294238B (zh) * 2015-05-15 2023-09-01 杭州纳雄科技有限公司 单线供电数据传输电路及传输方法
AT517434A1 (de) * 2015-06-29 2017-01-15 Lunatone Ind Elektronik Gmbh Netzteil zur energieversorgung eines digitalen drahtgebundenen informationsbussystems
US9928194B2 (en) * 2015-11-30 2018-03-27 Allegro Microsystems, Llc Non-linear transmit biasing for a serial bus transmitter
US9621140B1 (en) 2016-01-15 2017-04-11 Allegro Microsystems, Llc Electronic circuit for driving an output current signal and method of driving the output current signal from the electronic circuit to achieve an altered transition of the output current signal
US10548187B2 (en) * 2017-06-14 2020-01-28 Code 3, Inc. Low-dropout current regulator for light head
FR3100628B1 (fr) * 2019-09-10 2023-04-14 St Microelectronics Grenoble 2 Communication par bus CAN
US11463555B2 (en) * 2020-08-04 2022-10-04 Nxp B.V. Local interconnect network (LIN) messaging between LIN partitions separated by a backbone communication network
CN111901008B (zh) * 2020-09-29 2021-01-05 深圳英集芯科技有限公司 单线通信设备、通信系统及单线通信方法
EP4047485B1 (en) * 2021-02-17 2023-09-06 Aptiv Technologies Limited Lin master testing device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559502A (en) * 1993-01-14 1996-09-24 Schutte; Herman Two-wire bus system comprising a clock wire and a data wire for interconnecting a number of stations and allowing both long-format and short-format slave addresses
US6388463B1 (en) * 1998-09-03 2002-05-14 U.S. Philips Corporation Circuit arrangement for bias adjustment of bus levels
CN103034202A (zh) * 2012-12-11 2013-04-10 北京中油瑞飞信息技术有限责任公司 一体化采集控制设备

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3749945A (en) * 1971-12-15 1973-07-31 Gte Automatic Electric Lab Inc Constant current pull-up circuit for a mos memory driver
JPS5765909A (en) * 1980-10-13 1982-04-21 Fujitsu Ltd Line driver circuit having overcurrent protecting function
US4810969A (en) * 1987-06-23 1989-03-07 Honeywell Inc. High speed logic circuit having feedback to prevent current in the output stage
US4825099A (en) * 1987-12-04 1989-04-25 Ford Microelectronics Feedback-controlled current output driver having reduced current surge
US4962345A (en) * 1989-11-06 1990-10-09 Ncr Corporation Current limiting output driver
US5247207A (en) * 1989-12-20 1993-09-21 National Semiconductor Corporation Signal bus line driver circuit
US5296765A (en) * 1992-03-20 1994-03-22 Siliconix Incorporated Driver circuit for sinking current to two supply voltages
EP0746820B1 (en) 1994-12-02 2001-09-26 Koninklijke Philips Electronics N.V. Circuit for Coupling Data Communication Busses
US6031389A (en) * 1997-10-16 2000-02-29 Exar Corporation Slew rate limited output driver
US6509764B2 (en) * 2000-12-19 2003-01-21 Texas Instruments Incorporated Low component circuit for reducing power dissipation capacitance
JP4212896B2 (ja) 2001-03-12 2009-01-21 エヌエックスピー ビー ヴィ 電流源を有し負荷変動に対して低感度なラインドライバ
EP1402694A2 (en) 2001-03-12 2004-03-31 Koninklijke Philips Electronics N.V. Line driver with current source output and high immunity to rf signals
US6836173B1 (en) * 2003-09-24 2004-12-28 System General Corp. High-side transistor driver for power converters
US7071740B2 (en) * 2003-12-30 2006-07-04 Texas Instruments Incorporated Current limiting circuit for high-speed low-side driver outputs
US7095246B2 (en) * 2004-08-25 2006-08-22 Freescale Semiconductor, Inc. Variable impedance output buffer
ATE455395T1 (de) * 2006-08-08 2010-01-15 Semiconductor Components Ind Treiberschaltung
TW200910373A (en) * 2007-06-08 2009-03-01 Mosaid Technologies Inc Dynamic impedance control for input/output buffers
EP2028760B1 (en) * 2007-08-22 2020-06-17 Semiconductor Components Industries, LLC A low side driver
US7688113B2 (en) * 2008-03-31 2010-03-30 Freescale Semiconductor, Inc. Current driver suitable for use in a shared bus environment
CN102177687B (zh) 2008-10-09 2014-04-23 Nxp股份有限公司 总线驱动器电路
US20110144840A1 (en) * 2009-12-15 2011-06-16 Ise Corporation Expandable Energy Storage Control System and Method
US8624641B1 (en) * 2010-11-03 2014-01-07 Pmc-Sierra, Inc. Apparatus and method for driving a transistor

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559502A (en) * 1993-01-14 1996-09-24 Schutte; Herman Two-wire bus system comprising a clock wire and a data wire for interconnecting a number of stations and allowing both long-format and short-format slave addresses
US6388463B1 (en) * 1998-09-03 2002-05-14 U.S. Philips Corporation Circuit arrangement for bias adjustment of bus levels
CN103034202A (zh) * 2012-12-11 2013-04-10 北京中油瑞飞信息技术有限责任公司 一体化采集控制设备

Also Published As

Publication number Publication date
EP2816487A1 (en) 2014-12-24
EP2816487B1 (en) 2016-09-14
US9454500B2 (en) 2016-09-27
CN104238489A (zh) 2014-12-24
US20140372647A1 (en) 2014-12-18

Similar Documents

Publication Publication Date Title
CN104238489B (zh) 网络通信控制装置、系统和方法
KR101767314B1 (ko) 이더넷 PoDL용 1-와이어 버스 PD 검출 및 분류 기법
CN103812667B (zh) 用于组合的以太网供电系统的极性校正桥控制器
US20150254206A1 (en) Communication Bus with Zero Power Wake Function
CN104584481A (zh) 用于经由双线数据通信电缆的多路复用的功率和数据供应的方法和装置
CN104145448B (zh) 降低具有gmii的以太网设备的功耗的方法及收发机
CN101944640A (zh) 电池管理系统及其通信的方法
CN109617039A (zh) 受电设备及以太网供电系统
CN103770728B (zh) 基于can总线的电动汽车用通讯电路
SE507021C2 (sv) Metod och arrangemang för kombinerad data och kraftöverföring på kommunikationsbussar
CN113950807A (zh) 具有睡眠模式和部分网络支持的物理层设备以及相关系统、方法和设备
JP7241240B2 (ja) 電力供給デバイス、受電デバイス、並びに電力供給及び受電方法
US20180313902A1 (en) Semiconductor device, battery monitoring system and semiconductor device activation method
CN105812014A (zh) 控制控制器局域网收发器电路的方法及其设备
CN114073042B (zh) 用于串行总线系统的用户站的发送/接收装置和通信控制装置以及用于在串行总线系统中通信的方法
KR20170029936A (ko) 네트워크에서 통신 노드의 동작 방법
JP5986026B2 (ja) ホスト装置、ホスト装置の制御方法及び半導体装置
JP2011182123A (ja) 通信システム、通信装置及び通信方法
JP2012508491A (ja) バスシステムのためのトランシーバ回路を備えた回路構成、及び、バスシステムのためのノード
CN103532724B (zh) 一种most网络接口电路和most网络状态控制方法
US20240031181A1 (en) Managing power state at a physical layer
CN209955806U (zh) 一种位置调节控制设备和座椅
CN111713073B (zh) 用于串行总线系统的用户站和用于在串行总线系统中发送消息的方法
CN106055503B (zh) 信号线接口
CN111181737B (zh) 控制方法、受电设备和系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant