CN104216850A - 接口传输设备 - Google Patents

接口传输设备 Download PDF

Info

Publication number
CN104216850A
CN104216850A CN201310212358.6A CN201310212358A CN104216850A CN 104216850 A CN104216850 A CN 104216850A CN 201310212358 A CN201310212358 A CN 201310212358A CN 104216850 A CN104216850 A CN 104216850A
Authority
CN
China
Prior art keywords
gauge tap
data pin
connector
pin
master controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310212358.6A
Other languages
English (en)
Other versions
CN104216850B (zh
Inventor
阳梦良
刘洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taizhou Haitong Asset Management Co Ltd
Original Assignee
Hongfujin Precision Electronics Tianjin Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Electronics Tianjin Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Electronics Tianjin Co Ltd
Priority to CN201310212358.6A priority Critical patent/CN104216850B/zh
Priority to TW102120206A priority patent/TW201510731A/zh
Priority to US14/288,889 priority patent/US20140359193A1/en
Publication of CN104216850A publication Critical patent/CN104216850A/zh
Application granted granted Critical
Publication of CN104216850B publication Critical patent/CN104216850B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Selective Calling Equipment (AREA)

Abstract

一种接口传输设备,包括主控制器、与主控制器相连的主连接器、若干从连接器及若干控制开关,每一控制开关控制一从连接器,所述每一控制开关的地址不同,所述主控制器能够直接访问主连接器,或通过每一控制开关的地址来访问从连接器。

Description

接口传输设备
技术领域
本发明涉及一种服务器的接口传输设备。
背景技术
在服务器中,主板上通常具有多个外围设备快速连接接口(Peripheral Component Interconnect Express,PCIE),可用来外接显卡等PCIE功能卡,以提高处理能力。然而,目前服务器主板的PCIE接口都是采用同一个SMBus总线串行连接至主控制器。通常主板上包括有多个PCIE接口,且每个PCIE接口分别连接一PCIE功能卡,当多个PCIE功能卡所连接的PCIE接口的地址相同时,主控制器在某一时刻则无法判断出每一PCIE功能卡所对应的PCIE接口,从而导致主控制器无法正常读取PCIE功能卡的数据。
发明内容
鉴于以上内容,有必要提供一种使每个与主控制器相连的连接器具备不同地址的接口传输设备。
一种接口传输设备,包括主控制器、与主控制器相连的主连接器、第一从连接器、与第一从连接器对应相连的第一控制开关,所述主控制器的第一、第二数据引脚与主连接器的第一、第二数据引脚相连,所述第一控制开关包括第一至第四数据引脚及用以设定第一从连接器的地址引脚,所述主控制器还与第一控制开关的第一、第二数据引脚相连,所述第一控制开关的第三、第四数据引脚与所述从连接器相连,所述主控制器能够通过主控制器的第一、第二数据引脚直接访问主连接器,或根据第一控制开关设定的地址访问第一从连接器,当主控制器根据第一控制开关设定的地址访问第一从连接器时,所述第一控制开关的第一数据引脚与第三数据引脚相通,所述第一控制开关的第二数据引脚与第四数据引脚相通,以使主控制器通过第一控制开关的第一、第二数据引脚访问第一从连接器。
本发明的接口传输设备中控制开关的地址不同,主控制器通过控制开关来访问相应的从连接器上安装的数据卡,避免出现地址冲突的弊端。
附图说明
图1是本发明接口传输设备的较佳实施方式的方框图。
图2-3是图1中接口传输设备的电路图。
主要元件符号说明
接口传输设备 100
主控制器 10
主连接器 U0
第一从连接器 U1
第二从连接器 U2
第三从连接器 U3
第四从连接器 U4
第一控制开关 S1
第二控制开关 S2
第三控制开关 S3
第四控制开关 S4
电阻 R1-R8
电容 C
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
下面结合附图及较佳实施方式对本发明作进一步详细描述:
请参考图1至图3,本发明接口传输设备100包括一主控制器10、与主控制器10相连的主连接器U0、第一至第四从连接器U1-U4及第一至第四控制开关S1-S4,每一控制开关对应连接一从连接器。在本实施例中,所述第一主连接器U0及每一从连接器均为外围设备快速连接接口(Peripheral Component Interconnect Express,PCIE)。主控制器10为平台控制器(Platform Controller Hub,PCH)。
所述第一控制开关S1至第四控制开关以依次串联的方式与所述主控制器10相连以接收主控制传输的数据信号,即所述第一控制开关S1连接至主控制器10,第二即控制开关S2与第一控制开关S1相连,第三控制开关S3与第二控制开关S2相连,第四控制开关S4与第三控制开关S3相连。每个控制开关包括两个地址引脚A0及A1。
所述主控制器10的第一数据引脚D1与第一控制开关S1的第一数据引脚SDA相连,且与主连接器U0的第一数据引脚SMDAT相连;所述主控制器10的第二数据引脚D2与第一控制开关S1的第二数据引脚SCL相连,且与主连接器U0的第二数据引脚SMCLK相连。所述第一控制开关S1的第三数据引脚SD1与第一从连接器U1的第一数据引脚SMDAT相连,所述第一控制开关S1的第四数据引脚SC1与第一从连接器U1的第二数据引脚SMCLK相连。所述第一控制开关S1的第五数据引脚SD0与第二控制开关S2的第一数据引脚SDA相连;所述第一控制开关S1的第六数据引脚SC0与第二控制开关S2的第二数据引脚SCL相连。
所述第二控制开关S2的第三数据引脚SD1与第二从连接器U2的第一数据引脚SMDAT相连,所述第二控制开关S2的第四数据引脚SC1与第二从连接器U2的第二数据引脚SMCLK相连。所述第二控制开关S2的第五数据引脚SD0与第三控制开关S3的第一数据引脚SDA相连;所述第二控制开关S2的第六数据引脚SC0与第三控制开关S3的第二数据引脚SCL相连。
所述第三控制开关S3的第三数据引脚SD1与第三从连接器U3的第一数据引脚SMDAT相连,所述第三控制开关S3的第四数据引脚SC1与第三从连接器U3的第二数据引脚SMCLK相连。所述第三控制开关S3的第五数据引脚SD0与第四控制开关S4的第一数据引脚SDA相连;所述第三控制开关S3的第六数据引脚SC0与第四控制开关S4的第二数据引脚SCL相连。
所述第四控制开关S4的第三数据引脚SD1与第四从连接器U4的第一数据引脚SMDAT相连,所述第三控制开关S3的第四数据引脚SC1与第四从连接器U4的第二数据引脚SMCLK相连。
在本实施例中,所述第一至第四控制开关S1-S4的第一电源引脚VDD分别与第一电源P3V3相连,第一至第四控制开关S1-S4的第二电源引脚VSS分别接地,所述每一控制开关的第一电源引脚VDD分别通过一电容C与第二电源引脚VSS相连。
所述第一控制开关S1的第一地址引脚A0和第二地址引脚A1分别通过一电阻R1和一电阻R2接地。所述第二控制开关的第一地址引脚A0通过一电阻R3接第一电源P3V3,所述第二控制开关S2的第二地址引脚A1通过一电阻R4接地。所述第三控制开关S3的第一地址引脚A0通过一电阻R5接地,所述第三控制开关S3的第二地址引脚A1通过一电阻R6接第一电源P3V3。所述第四控制开关的第一地址引脚A0和第二地址引脚A1分别通过一电阻R7和第一电阻R8接第一电源P3V3。由此,第一至第四控制开关S1-S4的地址分别被设定为00、01、10、11。
下面将对本实施例的工作原理做如下说明:
当主控制器10初始化时,主控制器10依次获取每一控制开关所连接的从连接器的地址,此时,第一至第四控制开关S1-S4的第一数据引脚SDA与第三数据引脚SD1相通,第二数据引脚SCL与第四数据引脚SC1相通,以使主控制器10获取到第一至第四从连接器U1-U4的地址。
每一从连接器通过相应的控制开关把相应的地址反馈给主控制器10,主控制器10检测到连接数据卡的连接器。当主连接器U0连接一PCIE数据卡时,主控制器10可直接访问与主连接器U0相连的PCIE数据卡。当第一从连接器U1及第二从连接器U2分别连接一PCIE数据卡时,主控制器10在初始化时获取到两个地址代码00及01。当主控制器10需读取分别连接在第一从连接器U1及第二从连接器U2的PCIE数据卡时,主控制器10发出地址代码00及01,同一时间主控制器只能访问一个连接器上连接的数据卡。
当主控制器10发出地址代码00时,该地址代码00传递给第一控制开关S1,第一控制开关S1将该地址代码00与自身的地址代码比较,由于第一控制开关S1的地址代码为00,故第一控制开关S1接收到的地址代码与自身的地址代码符合,则第一控制开关S1的第一数据引脚SDA选择与第三数据引脚SD1相通,而不与第五数据引脚SD0相通,第二数据引脚SCL选择与第四数据引脚SC1相通,而不与第六数据引脚SC0相通。主控制器10通过第一控制开关S1的第三数据引脚SD1及第四数据引脚SC1访问第一从连接器U1所连接的PCIE数据卡。
当主控制器10发出地址代码01时,该地址代码01传递给第一控制开关S1,第一控制开关S1将该地址代码01与自身的地址代码比较,由于第一控制开关S1的地址代码为00,故第一控制开关S1接收到的地址代码与自身的地址代码不符合,则第一控制开关S1的第一数据引脚SDA选择与第五数据引脚SD0相通,而不与第三数据引脚SD1相通,第二数据引脚SCL选择与第六数据引脚SC0相通,而不与第四数据引脚SC1相通。第一控制开关S1将接收到的地址代码01通过第五、第六数据引脚SD0及SC0传递给第二控制开关S2的第一数据引脚SDA及第二数据引脚SCL。第二控制开关S2将接收到的地址代码01与自身的地址代码相比较,由于第二控制开关S2的地址代码为01,与自身的地址代码符合,故第二控制开关S2的第一数据引脚SDA选择与第三数据引脚SD1相通,而不与第五数据引脚SD0相通,第二数据引脚SCL选择与第四数据引脚SC1相通,而不与第六数据引脚SC0相通。主控制器10通过第二控制开关S2的第三数据引脚SD1及第四数据引脚SC1访问第二从连接器U2所连接的PCIE数据卡。
同理,当主控制器要访问第三从连接器U3或第四从连接器U4连接的PCIE数据卡时,其原理与上述访问第二从连接器U2连接的PCIE数据卡时的原理相同,在此不再一一赘述。
如此,由于每一从连接器所连接的控制开关的地址代码不同,主控制器10可根据每一控制开关的逻辑地址而进一步访问相应的从连接器,从而访问该从连接器上连接的数据卡。这样就可避免因多个从连接器的地址冲突而导致主控制器无法正常读取相应PCIE数据卡的问题。
在本实施例中,所述从连接器的个数及控制开关的个数依据控制开关的地址引脚个数而定,若每一控制开关的地址引脚个数为N,则从连接器的个数及控制开关的个数不大于2的N次方。故,在实际中可依据需要,通过选取具备相应数量的地址引脚的控制开关而对从连接器的个数及控制开关的个数做调整。

Claims (5)

1.一种接口传输设备,包括主控制器、与主控制器相连的主连接器、第一从连接器、与第一从连接器对应相连的第一控制开关,所述主控制器的第一、第二数据引脚与主连接器的第一、第二数据引脚相连,所述第一控制开关包括第一至第四数据引脚及用以设定第一从连接器的地址引脚,所述主控制器的第一及第二数据引脚还与第一控制开关的第一、第二数据引脚相连,所述第一控制开关的第三、第四数据引脚与所述从连接器相连,所述主控制器能够通过主控制器的第一、第二数据引脚直接访问主连接器,或根据第一控制开关的设定地址访问第一从连接器,当主控制器根据第一控制开关设定的地址访问第一从连接器时,所述第一控制开关的第一数据引脚与第三数据引脚相通,所述第一控制开关的第二数据引脚与第四数据引脚相通,以使主控制器通过第一控制开关的第一、第二数据引脚访问第一从连接器。
2.如权利要求1所述的接口传输设备,其特征在于:所述接口传输设备还包括第二从连接器及第二控制开关,所述第一控制开关还包括第五、第六数据引脚,所述第二控制开关包括第一至第四数据引脚及用以设定第二从连接器的地址引脚,所述第二控制开关与所述第一控制开关的地址不同,所述第一控制开关的第五数据引脚与第二控制开关的第一数据引脚相连,所述第一控制开关的第六数据引脚与第二控制开关的第二数据引脚相连,所述第二控制开关的第三、第四数据引脚与第二从连接器的相连,当主控制器根据第二控制开关设定的地址访问第二从连接器时,所述第一控制开关的第一数据引脚与第一控制开关的第五引脚相通,所述第一控制开关的第二数据引脚与第一控制开关的第六数据引脚相通,所述第二控制开关的第一数据引脚与第二控制开关的第三数据引脚相通,所述第二控制开关的第二数据引脚与第二控制开关的第四数据引脚相通。
3.如权利要求2所述的接口传输设备,其特征在于:每一控制开关包括第一、第二地址引脚,所述第一控制开关的第一、第二地址引脚均接地,所述第二控制开关的第一地址引脚接第一电源,所述第二控制开关的第二地址引脚接地。
4.如权利要求3所述的接口传输设备,其特征在于:所述每一控制开关的第一电源引脚与第一电源相连,所述每一控制开关的第一电源引脚还通过一电容与每一控制开关的第二电源引脚相连,所述每一控制开关的第二电源引脚接地。
5.如权利要求1所述的接口传输设备,其特征在于:所述主控制器为平台控制器。
CN201310212358.6A 2013-05-31 2013-05-31 接口传输设备 Active CN104216850B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201310212358.6A CN104216850B (zh) 2013-05-31 2013-05-31 接口传输设备
TW102120206A TW201510731A (zh) 2013-05-31 2013-06-06 介面傳輸設備
US14/288,889 US20140359193A1 (en) 2013-05-31 2014-05-28 Interface transmission device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310212358.6A CN104216850B (zh) 2013-05-31 2013-05-31 接口传输设备

Publications (2)

Publication Number Publication Date
CN104216850A true CN104216850A (zh) 2014-12-17
CN104216850B CN104216850B (zh) 2018-06-19

Family

ID=51986486

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310212358.6A Active CN104216850B (zh) 2013-05-31 2013-05-31 接口传输设备

Country Status (3)

Country Link
US (1) US20140359193A1 (zh)
CN (1) CN104216850B (zh)
TW (1) TW201510731A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105676986B (zh) * 2014-11-20 2019-01-22 鸿富锦精密工业(武汉)有限公司 电子设备接口切换系统
CN105721650B (zh) * 2016-01-27 2018-12-04 努比亚技术有限公司 一种实现手机卡识别方法及终端

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030126333A1 (en) * 2002-01-02 2003-07-03 Bormann David S. Daisy chain latency reduction
CN1832489A (zh) * 2006-04-19 2006-09-13 杭州华为三康技术有限公司 一种对目的磁盘进行访问的方法和扩展磁盘容量的系统
US20070156935A1 (en) * 2006-01-03 2007-07-05 Ellison Brandon J Address translation device
CN101118527A (zh) * 2006-08-01 2008-02-06 泰安电脑科技(上海)有限公司 系统管理总线从属装置的从属地址扫描装置及其方法
CN101133403A (zh) * 2005-03-30 2008-02-27 英特尔公司 使用系统存储器总线的存储设备通信
CN101539900A (zh) * 2008-03-18 2009-09-23 英业达股份有限公司 解决具有相同定址地址的两i2c从属装置间产生冲突的装置
CN101606137A (zh) * 2006-12-21 2009-12-16 英特尔公司 非易失存储器的高速接口
US20100122003A1 (en) * 2008-11-10 2010-05-13 Nec Laboratories America, Inc. Ring-based high speed bus interface
CN102200953A (zh) * 2010-03-24 2011-09-28 鸿富锦精密工业(深圳)有限公司 电子系统

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030126333A1 (en) * 2002-01-02 2003-07-03 Bormann David S. Daisy chain latency reduction
CN101133403A (zh) * 2005-03-30 2008-02-27 英特尔公司 使用系统存储器总线的存储设备通信
US20070156935A1 (en) * 2006-01-03 2007-07-05 Ellison Brandon J Address translation device
CN1832489A (zh) * 2006-04-19 2006-09-13 杭州华为三康技术有限公司 一种对目的磁盘进行访问的方法和扩展磁盘容量的系统
CN101118527A (zh) * 2006-08-01 2008-02-06 泰安电脑科技(上海)有限公司 系统管理总线从属装置的从属地址扫描装置及其方法
CN101606137A (zh) * 2006-12-21 2009-12-16 英特尔公司 非易失存储器的高速接口
CN101539900A (zh) * 2008-03-18 2009-09-23 英业达股份有限公司 解决具有相同定址地址的两i2c从属装置间产生冲突的装置
US20100122003A1 (en) * 2008-11-10 2010-05-13 Nec Laboratories America, Inc. Ring-based high speed bus interface
CN102200953A (zh) * 2010-03-24 2011-09-28 鸿富锦精密工业(深圳)有限公司 电子系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
NXP SEMICONDUCTORS: ""PCA9543A/43B/43C 2-channel I2C-bus switch with interrupt logic and reset Product data sheet Rev.06"", 《HTTP://MEDIA.DIGIKEY.COM/PDF/DATA%20SHEETS/NXP%20PDFS/PCA9543A,B,C.PDF》 *

Also Published As

Publication number Publication date
TW201510731A (zh) 2015-03-16
CN104216850B (zh) 2018-06-19
US20140359193A1 (en) 2014-12-04

Similar Documents

Publication Publication Date Title
US7603501B2 (en) Communication circuit of serial peripheral interface devices
US8897030B2 (en) Expansion apparatus with serial advanced technology attachment dual in-line memory module device
US10614011B2 (en) Apparatus, method, and electronic device for implementing solid-state drive data interaction
US20120005385A1 (en) Communication circuit of inter-integrated circuit device
US20160154762A1 (en) Eletronic device and electronic device assembly
CN102999097A (zh) 扩展卡及支持所述扩展卡的主板
CN103853678A (zh) 板卡管理装置及使用其的板卡管理系统和控制卡
CN104345826A (zh) 转接卡
US20150113187A1 (en) Server System
CN102081586A (zh) 多i2c插槽电路系统及传送i2c信号的方法
CN103412838B (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
US8867251B2 (en) Power supply device for solid state drive
CN102999096A (zh) 计算机及其主板、测试卡
US20100036990A1 (en) Network device
CN104216850A (zh) 接口传输设备
US9158609B2 (en) Universal serial bus testing device
US20200117248A1 (en) External electrical connector and computer system
CN103838638A (zh) Fpga外挂存储器校验方法及装置
US20170027078A1 (en) Hot swap system and electronic device utilizing the same
CN204374831U (zh) 功能插槽及使用该功能插槽的主板
US11341013B2 (en) Electronic device having a debugging device
US10420219B1 (en) Printed circuit board adaptable for multiple interconnection slots
US10810150B1 (en) Configuration of a solid-state drive dock having local and network interfaces
CN102902647B (zh) 设置在i2c从机印刷电路板的asic芯片和印刷电路板
CN203733110U (zh) 内部整合电路与其控制电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20180228

Address after: Haiyun Tianjin economic and Technological Development Zone, Tianjin City, No. 80 300457 Street

Applicant after: Hongfujin Precision Electronics (Tianjin) Co., Ltd.

Address before: Haiyun Binhai Economic and Technological Development Zone, Tianjin City, No. 80 300457 Street

Applicant before: Hongfujin Precision Electronics (Tianjin) Co., Ltd.

Applicant before: Hon Hai Precision Industry Co., Ltd.

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20201223

Address after: Building 2, No. 3, Fuqian Road, Hailing District, Taizhou City, Jiangsu Province

Patentee after: Taizhou Haitong Asset Management Co., Ltd

Address before: No. 80 Haiyun Street, Tianjin Economic and Technological Development Zone, Tianjin, 300457

Patentee before: HONGFUJIN PRECISION ELECTRONICS (TIANJIN) Co.,Ltd.

TR01 Transfer of patent right