CN104134457B - 一种利用非易失性元器件的电阻特性实现片上信号延时的电路 - Google Patents
一种利用非易失性元器件的电阻特性实现片上信号延时的电路 Download PDFInfo
- Publication number
- CN104134457B CN104134457B CN201410341515.8A CN201410341515A CN104134457B CN 104134457 B CN104134457 B CN 104134457B CN 201410341515 A CN201410341515 A CN 201410341515A CN 104134457 B CN104134457 B CN 104134457B
- Authority
- CN
- China
- Prior art keywords
- volatile component
- delay
- switch
- circuit
- dummy cell
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明一种利用非易失性元器件的电阻特性实现片上信号延时的电路,提出了一种利用非易失性存储芯片(磁性随机存取存储器、自旋转移力矩磁性随机存取存储器、相变随机存取存储器、阻变式随机存取存储器等)中虚设单元内的非易失性元器件构建RC延时电路,这样既节省了芯片面积,降低了成本,又提高了存储芯片中虚设单元的利用率。它在非易失性存储器和非易失性逻辑领域里具有较好的实用价值和广阔应用前景。
Description
技术领域
本发明涉及一种利用非易失性元器件的电阻特性实现片上信号延时的电路。所述非易失性元器件包括任何利用可变电阻特性来表征所存储信息的元器件,比如磁性随机存取存储器的核心存储元器件、相变随机存取存储器的核心存储元器件、电阻式随机存取存储器的核心存储元器件等。属于非易失性存储器和非易失性逻辑领域。
背景技术
新型非易失性存储器,如磁性随机存取存储器(Magnetic Random AccessMemory,MRAM)、自旋转移力矩磁性随机存取存储器(Spin Transfer Torque MagneticRandom Access Memory,STT-MRAM)、相变随机存取存储器(Phase Change Random AccessMemory,PCRAM)和阻变式随机存取存储器(Resistive Random Access Memory,RRAM)等,都是利用它们各自核心存储元器件的可变电阻特性来实现数据存储的。这些核心存储元器件的电阻特性可以在高阻态(High Resistance,RH)和低阻态(Low Resistance,RL)之间切换,从而实现对二进制数据的存储,比如RH表征数据“1”,RL表征数据“0”,或反之亦可。换言之,这些核心存储元器件可以被看作是一个可变电阻RX。
在几乎所有存储器芯片中,尤其是新型非易失性存储器芯片中,实际存储阵列(Memory Array)的四周都需要被至少一层的虚设单元(Dummy Cell,DC)所包围,如附图1所示。原则上,这些虚设单元同实际存储单元结构相同(1个Rx和1个晶体管Transistor串联的1T1R结构),但是不用来进行数据存储。虚设单元存在的主要目的是为了保证所有实际存储单元在制造过程中的连续性,从而最大化保证所有实际存储单元的工艺和性能的稳定性,减弱实际存储阵列中最外围存储单元(即最上端存储单元、最下端存储单元、最左边存储单元、最右边存储单元)的边缘效应,使得每一个实际存储单元(尤其是最外围存储单元)的上、下、左、右都被结构相同的单元所包围。
在新型非易失性存储器芯片以及非易失性逻辑芯片中,需要广泛用到信号延时操作,以使整个电路可以按照规定好的时序正常工作。现有的在片上使信号产生延时的方法有使用RC延时电路,如附图2所示。输入信号通过RC延时电路后,输出信号OUT较输入信号IN产生了一个t1-t0的延时。延时的长短取决于RC的大小,一般而言,RC越大,延时越长。在模拟电路模块中,延时电路中的R在构建时一般采用集成电路制造工艺中现有的材料来实现,如多晶硅(Polysilicon)等。在数字电路模块中,延时电路一般采用将若干个子延时模块串联在一起的形式来实现,这些延时子模块可以是反相器等,如附图3所示。一般而言,串联的延时子模块数量越多,延时越长。无论是采用集成电路制造工艺中现有的材料来实现延时电路中的R,还是采用若干个子延时模块串联的方式,所占的片上面积都较大,这在一定程度上限制了芯片的集成密度,增加了制造成本。
发明内容
一、发明目的:
本发明一种利用非易失性元器件的电阻特性实现片上信号延时的电路,提出了一种利用非易失性存储芯片(磁性随机存取存储器、自旋转移力矩磁性随机存取存储器、相变随机存取存储器、阻变式随机存取存储器等)中虚设单元内的非易失性元器件构建RC延时电路的方法。这样既节省了芯片面积,降低了成本,又提高了存储芯片中虚设单元的利用率。
二、技术方案:
本发明的技术方案是利用新型非易失性存储芯片中虚设单元内的非易失性元器件的电阻特性来构建RC延时。这些非易失性元器件的电阻值RX一般为其所对应的默认电阻值,比如RL,按照需求,也可采用RH来构建RC延时电路。
方案一:根据实际所需,将若干个(n个,n大于或等于1)虚设单元内的非易失性元器件RX相互串联,然后同一个选定值的电容C构成所需的RC延时电路,如附图4a所示。这里的C可以是以任何形式构成的电容装置,比如由MOS(Metal Oxide Semiconductor)晶体管所构成,如附图5a所示。采用MOS晶体管构成电容C不额外占用芯片面积,这是因为非易失性元器件RX在制造的过程中一般是通过Above-CMOS的后端工艺集成在MOS晶体管上方的。需要说明的是,这些串联的非易失性元器件RX所在的虚设单元内的晶体管T始终是关闭的。在特定情况下,这些虚设单元内的晶体管T甚至是可以不存在的,取而代之的可以是在所有串联起来的非易失性元器件下面的一个由较大的MOS晶体管构成的电容装置,如附图5a所示。
方案二:通过将若干个(n个,n大于或等于1)经改动的虚设单元串联起来构建所需的延时操作,如附图6a所示。将虚设单元内的晶体管T的源极和漏极相连并接地,栅极接非易失性元器件RX一端,这样就构成了一个1C1R(1个电阻R和1个电容C串联)的子RC延时电路。根据延时需要,将一定数量的子延时电路串联在一起实现延时操作。
上述两种方案可以通过加入开关电路等方法实现可编程的延时电路。
方案一的可编程延时电路如附图7所示,通过对相应的开关Switch(S)进行闭合或断开的控制来选择串联在一起的非易失性元器件RX的数量,进而得到不同的延时效果。当i(1<i<n)个RX串联时,需要闭合Sr1至Sr(i-1)以及Sci至Sc(n-1)的所有开关,其余的开关全部断开。比如当4个RX串联时,则闭合Sr1、Sr2、Sr3以及Sc4至Sc(n-1)的所有开关,同时其它开关全部断开。当需要n个RX串联时,需要闭合Sr1至Sr(n-1)的所有开关,同时断开Sc1至Sc(n-1)的所有开关;相反地,当只需要1个RX时,需要闭合Sc1至Sc(n-1)的所有开关,同时断开Sr1至Sr(n-1)的所有开关。
方案二的可编程延时电路如附图8所示,通过对相应的开关Switch(S)进行闭合或断开的控制来选择串联在一起的1C1R子延时电路的数量,进而得到不同的延时效果。当需要n(n大于或等于1)个子延时电路串联时,需要闭合开关Sn,同时断开其它所有开关。比如当需要2个子延时电路串联时,需要闭合开关S2,同时断开S1、S3至Sn的所有开关。
三、优点及功效:
本发明一种利用非易失性元器件的电阻特性实现芯片上信号延时的电路,可以节省芯片面积,降低成本。除此之外,还可以提高存储芯片中虚设单元的利用率。也就是说,这些虚设单元不但可以保证连续性,减少实际存储阵列中最外围存储单元的边缘效应,还可以用来构建片上的信号延时操作。
附图说明
图1为新型非易失性存储器阵列示意图。其中白色方框代表实际存储单元;阴影方框代表虚设单元。实际存储单元用来存储数据,虚设单元不进行数据存储。存储单元和虚设单元结构相同,都是1个非易失性元器件Rx和1个晶体管Transistor串联的1T1R结构。a、b、c为单元的3个端口。
图2为RC延时电路示意图,R代表电阻,C代表电容,IN代表输入端,OUT代表输出端,Gnd代表接地。信号经过RC延时电路后,在输出端OUT较之输入端IN产生了一个t1-t0的延时。此延时的长短取决于RC的大小。
图3为若干反相器串联构成的延时电路示意图。信号经过若干级延时作用后,在输出端OUT较之输入端IN产生了一个t1-t0的延时。延时的长短取决于所串联的反相器的数量(n为大于等于2的偶数)。
图4a为将若干个(n个,n大于或等于1)虚设单元内的非易失性元器件RX相互串联,然后同一个选定值的电容C构成所需的RC延时电路的示意图。Rx代表非易失性元器件,C代表电容(可以是以任何形式构成的电容装置),IN代表输入端,OUT代表输出端,Gnd代表接地。
图4b为图4a的等效电路。R=n*Rx(n大于等于1)代表电阻,C代表电容(可以是以任何形式构成的电容装置),IN代表输入端,OUT代表输出端,Gnd代表接地。
图5a为将若干个(n个,n大于或等于1)虚设单元内的非易失性元器件RX相互串联,并用在所有串联起来的非易失性元器件下面的一个较大的MOS晶体管构成的电容组成的RC延时电路。Rx代表非易失性元器件,C代表由MOS晶体管构成的电容,IN代表输入端,OUT代表输出端,Gnd代表接地。
图5b为图5a的等效电路。R=n*Rx(n大于等于1)代表电阻,C代表由MOS晶体管构成的电容,IN代表输入端,OUT代表输出端,Gnd代表接地。
图6a为将经改动的1C1R虚设单元串联起来构成延时电路的示意图。Rx代表非易失性元器件,C代表由MOS晶体管构成的电容,IN代表输入端,OUT代表输出端,Gnd代表接地。
图6b为图6a的等效电路。Rx代表非易失性元器件,C代表由MOS晶体管构成的电容,IN代表输入端,OUT代表输出端,Gnd代表接地。
图7为方案一的可编程延时电路示意图。Rx代表非易失性元器件,C代表电容(可以是以任何形式构成的电容装置),IN代表输入端,OUT代表输出端,Gnd代表接地,S代表开关。
图8为方案二的可编程延时电路示意图。Rx代表非易失性元器件,C代表由MOS晶体管构成的电容,IN代表输入端,OUT代表输出端,Gnd代表接地,S代表开关。
具体实施方式
本发明一种利用非易失性元器件的电阻特性实现片上信号延时的电路,利用新型非易失性存储芯片(磁性随机存取存储器、自旋转移力矩磁性随机存取存储器、相变随机存取存储器、阻变式随机存取存储器等)中虚设单元内的非易失性元器件的电阻特性来构建延时电路。参照附图,进一步说明本发明的实质性特点。在此公开的详细的示例性实施例,其特定的结构细节和功能细节仅是描述特定实施例的目的,因此,可以以许多可选择的形式来实施本发明,且本发明不应该被理解为仅仅局限于在此提出的示例实施例,而是应该覆盖落入本发明范围内的所有变化、等效物和可替换物。另外,将不会详细描述或将省略本发明的众所周知的元器件与子电路,以免混淆本发明的实施例的相关细节。
图1为新型非易失性存储器阵列示意图。
新型非易失性存储器阵列由若干个单元按照矩阵的形式组织排列。这些单元主要分为两种类型:一种是用来进行数据存取的单元,比如实际存储单元和参考单元;另一种不用来进行数据存取,比如虚设单元。原则上讲,无论是实际存储单元、参考单元,还是虚设单元,它们都具有相同的单元结构(1个Rx和1个晶体管Transistor串联的1T1R结构)。虚设单元并不进行数据存取,它的作用主要是为了保证所有实际存储单元在制造过程中的连续性,从而最大化保证所有实际存储单元的工艺和性能的稳定性,进而减弱实际存储阵列中最外围存储单元(最上端存储单元、最下端存储单元、最左边存储单元、最右边存储单元)的边缘效应,使得每一个实际存储单元(尤其是最外围存储单元)的上、下、左、右都被结构相同的单元所包围。
图2为RC延时电路示意图。
在存储器芯片、新型非易失性存储器芯片以及非易失性逻辑芯片中,需要广泛用到信号延时操作,以使整个电路可以按照规定好的时序正常工作。现有的实现片上信号延时的方法有使用RC延时电路等。信号通过RC延时电路后,在输出端口OUT的信号较之在输入端口IN的信号产生了一个t1-t0的延时。延时的长短取决于RC的大小,一般而言,RC越大,延时越长。在模拟电路模块中,延时电路中的R在构建时一般采用集成电路制造工艺中现有的材料来实现,如多晶硅(Polysilicon)等。通常在模拟电路模块中,电阻R会占据一定的芯片面积。
图3为若干反相器串联构成的延时电路示意图。
在存储器芯片、新型非易失性存储器芯片以及非易失性逻辑芯片中,信号延时功能也广泛的采用将若干个子延时模块串联在一起的形式实现,比如在数字电路模块中。这些延时子模块可以是反相器等。串联的延时子模块数量越多,产生的延时越长。在有些情况下,需要几十个甚至上百个子延时模块(如果是反相器的话,必须为偶数个)串联在一起完成延时功能。此信号延时方法会占据一定的芯片面积。
新型非易失性存储器阵列中的虚设单元是实际存在的,且并不用于数据存储。通过利用这些虚设单元来构建片上延时电路,可以在一定程度上代替原有的延时方法,既可以节省芯片面积,降低成本,又可以提高虚设单元的利用率。
图4a、b为将若干个虚设单元内的非易失性元器件RX串联后同一个电容C构成RC延时电路的示意图。
根据实际所需,将若干个(n个,n大于或等于1)虚设单元内的非易失性元器件RX相互串联,然后同一个选定值的电容C构成所需的RC延时电路。这里的C可以是以任何形式构成的电容装置。在此种方式下,所有虚设单元内的晶体管T都是关闭的。比如,如果这些晶体管都是N型的话,所有栅极都接低电压(比如接地)。通过将这些虚设单元内的非易失性元器件RX串联在一起,然后同电容C相连接,就构成了一个典型的RC延时电路。信号在通过此延时电路后,在输出端口OUT的信号较之在输入端口IN的信号产生了一个延时。延时的长短取决于所串联在一起的RX的数量以及C的大小。
图5a、b为采用在所有串联的虚设单元内的非易失性元器件RX下方的一个较大的MOS晶体管作为电容C构成RC延时电路的示意图。
因为非易失性元器件RX在实际制造工艺中是集成在MOS晶体管上方的,所以并不占用额外的片上面积。基于此,可以利用一个较大的MOS晶体管构造为电容装置C,同其上方的串联起来的非易失性元器件RX构成RC延时电路。具体实施方式为:将MOS晶体管的源极和漏极相连并接地,栅极同其上方的相互串联起来的非易失性元器件RX的输出端OUT连接,就构成了一个RC延时电路。MOS晶体管的尺寸越大,等效电容C越大,反之就越小;串联在一起的RX的数量越多,等效电阻R越大,反之就越小。信号在通过此延时电路后,在输出端口OUT的信号较之在输入端口IN的信号产生了一个延时。延时的长短取决于等效电阻R和等效电容C的大小。
图6a、b为将经改动的1C1R虚设单元串联起来构成延时电路的示意图。
将虚设单元内的MOS晶体管的源极和漏极相连并接地,栅极同该虚设单元内的非易失性元器件RX的一端相连,就构成了一个1C1R的RC延时电路。其中,R为非易失性元器件RX的电阻值,C为由该虚设单元内的MOS晶体管构成的等效电容大小。将这些经过结构改动的虚设单元串联起来,就构成了一个延时电路。每个1C1R结构的虚设单元都可以被看作是一个子延时电路。信号在通过此延时电路后,在输出端口OUT的信号较之在输入端口IN的信号产生了一个延时。延时的长短取决于所串联在一起的子延时电路的数量。串联在一起的数量越多,延时越长,反之越短。
如上所述方案所能实现的延时是相对固定和单一的。一般来说,按照实际所需的延时长短,首先确定需要的等效电阻值R以及等效电容值C,进而确定相对应的需要串联在一起的非易失性元器件RX的数量,或者是相对应的需要串联在一起的经结构改动的虚设单元数量,以及构成等效电容C的MOS晶体管的尺寸等。当这些需要串联在一起的非易失性元器件RX或者经结构改动的虚设单元的数量确定后,便只能完成某一特定的延时操作。
通过在如上所述的方案中加入开关电路等方法便可实现可编程的延时电路,使所构成的延时电路更具灵活性和可操作性。
图7为方案一的可编程延时电路示意图。
通过对相应的开关Switch(S)进行闭合或断开的控制来选择串联在一起的非易失性元器件RX的数量,进而得到不同的延时效果。当i(1<i<n)个RX串联时,需要闭合Sr1至Sr(i-1)以及Sci至Sc(n-1)的所有开关,同时断开其余所有的开关。比如当4个RX串联时,则闭合Sr1、Sr2、Sr3以及Sc4至Sc(n-1)的所有开关,同时其它开关全部断开。当需要n个RX串联时,需要闭合Sr1至Sr(n-1)的所有开关,同时断开Sc1至Sc(n-1)的所有开关;相反地,当只需要1个RX时,需要闭合Sc1至Sc(n-1)的所有开关,同时断开Sr1至Sr(n-1)的所有开关。
图8为方案二的可编程延时电路示意图。
通过对相应的开关Switch(S)进行闭合或断开的控制来选择串联在一起的经改动的1C1R结构的虚设单元(可看作是子延时电路)的数量,进而得到不同的延时效果。当需要n(n大于或等于1)个子延时电路串联时,需要闭合开关Sn,同时断开除了Sn的其它所有开关。比如当需要2个子延时电路串联时,需要闭合开关S2,同时断开S1、S3至Sn的所有开关。串联在一起的子延时电路数量越多,延时越长,反之越短。
Claims (2)
1.一种利用非易失性元器件的电阻特性实现片上信号延时的电路,其特征在于:它是利用非易失性存储芯片中虚设单元内的非易失性元器件的电阻特性来构建RC延时,将n个虚设单元内的非易失性元器件RX1、RX2、RX(n-1)……RXn串联在输入端和输出端之间,n大于等于1,然后在输出端和地之间连接一个选定值的电容C构成所需的RC延时电路;采用MOS晶体管构成电容C不额外占用芯片面积,非易失性元器件RX在制造的过程中是通过后端工艺集成在MOS晶体管上方的;这些串联的非易失性元器件RX所在的虚设单元内的晶体管T始终是关闭的,构成一个MOS晶体管电容装置;在Rxk和Rx(k+1)之间增加一个开关Srk,k大于等于1,小于n;在Srk和Rx(k+1)组成的串联电路两端并联一个开关Sck,通过对相应的开关进行闭合或断开,来控制串联在一起的非易失性元器件RX的数量,进而得到不同的延时效果;当i个RX串联时,需要闭合Sr1至Sr(i-1)以及Sci至Sc(n-1)的所有开关,其余的开关全部断开;其中,1<i<n;当需要n个RX串联时,需要闭合Sr1至Sr(n-1)的所有开关,同时断开Sc1至Sc(n-1)的所有开关;相反地,当只需要1个RX时,需要闭合Sc1至Sc(n-1)的所有开关,同时断开Sr1至Sr(n-1)的所有开关;其中n大于或等于1。
2.一种利用非易失性元器件的电阻特性实现片上信号延时的电路,其特征在于:它是利用非易失性存储芯片中虚设单元内的非易失性元器件的电阻特性来构建RC延时,将n个虚设单元内的非易失性元器件RX1、RX2、RX(n-1)……RXn串联在输入端和输出端之间,将虚设单元内的晶体管T的源极和漏极相连并接地,栅极接非易失性元器件Rxk和Rx(k+1)相连的一端,构成了一个1C1R即1个电阻R和1个电容C串联的子RC延时电路,将预定数量的子延时电路串联在一起实现延时操作;在Rxk和Rx(k+1)的连接点与输出端之间增加一个开关Sk,k大于等于1,小于n,并且在Rxn和晶体管T的栅极的连接点与输出端之间,增加一个开关Sn,通过对相应的开关进行闭合或断开,来控制串联在一起的1C1R子延时电路的数量,进而得到不同的延时效果;当需要n个子延时电路串联时,需要闭合开关Sn,同时断开其它所有开关;其中,n大于或等于1。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410341515.8A CN104134457B (zh) | 2014-07-17 | 2014-07-17 | 一种利用非易失性元器件的电阻特性实现片上信号延时的电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410341515.8A CN104134457B (zh) | 2014-07-17 | 2014-07-17 | 一种利用非易失性元器件的电阻特性实现片上信号延时的电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104134457A CN104134457A (zh) | 2014-11-05 |
CN104134457B true CN104134457B (zh) | 2018-01-09 |
Family
ID=51807106
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410341515.8A Active CN104134457B (zh) | 2014-07-17 | 2014-07-17 | 一种利用非易失性元器件的电阻特性实现片上信号延时的电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104134457B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11232824B1 (en) * | 2020-12-11 | 2022-01-25 | International Business Machines Corporation | Non-volatile analog resistive memory cells implementing ferroelectric select transistors |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3275554B2 (ja) * | 1994-08-09 | 2002-04-15 | ヤマハ株式会社 | 半導体記憶装置 |
KR100753101B1 (ko) * | 2005-09-29 | 2007-08-29 | 주식회사 하이닉스반도체 | 락킹 페일 방지 위한 지연고정루프 클럭 생성 방법 및 장치 |
KR100825800B1 (ko) * | 2007-02-12 | 2008-04-29 | 삼성전자주식회사 | 딜레이 매트릭스를 구비하는 광대역 다중 위상 출력지연동기 루프 회로 |
US7646658B2 (en) * | 2007-05-31 | 2010-01-12 | Qualcomm Incorporated | Memory device with delay tracking for improved timing margin |
KR20130091909A (ko) * | 2012-02-09 | 2013-08-20 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 및 프로그램 방법과 이를 이용하는 데이터 처리 시스템 |
KR102007364B1 (ko) * | 2012-08-28 | 2019-08-05 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
-
2014
- 2014-07-17 CN CN201410341515.8A patent/CN104134457B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN104134457A (zh) | 2014-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Gaillardon et al. | Emerging memory technologies for reconfigurable routing in FPGA architecture | |
Gaillardon et al. | GMS: Generic memristive structure for non-volatile FPGAs | |
US8773167B2 (en) | Implementing logic circuits with memristors | |
Kvatinsky et al. | MRL—Memristor ratioed logic | |
Chen et al. | Design tradeoffs of vertical RRAM-based 3-D cross-point array | |
US9461649B2 (en) | Programmable logic circuit architecture using resistive memory elements | |
WO2014020478A2 (en) | Resistive switching element and use thereof | |
CN105356876B (zh) | 基于忆阻器的逻辑门电路 | |
CN105097023B (zh) | 非挥发性存储单元以及非挥发性存储装置 | |
US9276573B2 (en) | High-performance low-power near-Vt resistive memory-based FPGA | |
CN105428526A (zh) | 一种三维存储器及其制备方法 | |
CN104778966B (zh) | 一种基于自旋霍尔效应磁隧道结的非易失性逻辑门电路 | |
CN106205684A (zh) | 一种相变存储器读出电路及读出方法 | |
CN104318955B (zh) | 基于二极管选通的相变存储器的数据读出电路及读出方法 | |
Ali et al. | MRL crossbar-based full adder design | |
CN104134457B (zh) | 一种利用非易失性元器件的电阻特性实现片上信号延时的电路 | |
Sampath et al. | Hybrid CMOS-memristor based FPGA architecture | |
Gaillardon et al. | Phase-change-memory-based storage elements for configurable logic | |
CN109660250B (zh) | 一种基于阻变存储器的多态门 | |
CN103682096A (zh) | 一种可实现多值存储的阻变存储器 | |
Onkaraiah et al. | Using OxRRAM memories for improving communications of reconfigurable FPGA architectures | |
Ho et al. | One-bit non-volatile memory cell using memristor and transmission gates | |
CN104008775B (zh) | 多次可规划非易失性查找表及输出位产生方法 | |
CN105849808A (zh) | 双晶体管三态随机存取存储器 | |
CN103871463B (zh) | 相变存储器阵列堆叠结构及其操作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |