CN104038718B - 一种Mini‑LVDS通道复用接口及其通道信号分时复用方法 - Google Patents

一种Mini‑LVDS通道复用接口及其通道信号分时复用方法 Download PDF

Info

Publication number
CN104038718B
CN104038718B CN201410272843.7A CN201410272843A CN104038718B CN 104038718 B CN104038718 B CN 104038718B CN 201410272843 A CN201410272843 A CN 201410272843A CN 104038718 B CN104038718 B CN 104038718B
Authority
CN
China
Prior art keywords
passage
signal
main control
control chip
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410272843.7A
Other languages
English (en)
Other versions
CN104038718A (zh
Inventor
刘兴宾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou crystal reach Electronic Technology Co., Ltd.
Original Assignee
Guangzhou Crystal Reach Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Crystal Reach Electronic Technology Co Ltd filed Critical Guangzhou Crystal Reach Electronic Technology Co Ltd
Priority to CN201410272843.7A priority Critical patent/CN104038718B/zh
Publication of CN104038718A publication Critical patent/CN104038718A/zh
Application granted granted Critical
Publication of CN104038718B publication Critical patent/CN104038718B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了一种Mini‑LVDS通道复用接口及通道信号分时复用方法,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于:通道1至通道m的时钟信号C1LVCLK~CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接;通道1~m的第一对数据信号C1LV1~CmLV1分别与主控芯片的数据输出信号C1LV1至CmLV1相连接;通道1~m的第n(n大于或等于2)对数据信号C1LVn~CmLVn全部与主控芯片的数据输出信号CXLVn相连接。本发明使得主控芯片输出的差分数据信号可以在不同的通道之间分时复用,从而节省了主控芯片的差分数据IO,进而降低了生产规模和成本。

Description

一种Mini-LVDS通道复用接口及其通道信号分时复用方法
技术领域
本发明涉及信号传输技术领域,特别是一种用于液晶面板等的时序控制模块与液晶面板列驱动电路之间的视频数据传输用Mini-LVDS接口,以及一种所述Mini-LVDS接口通道信号分时复用方法。
背景技术
在平板显示领域,尤其对于液晶显示面板,分辨率越来越高的这种趋势正一步一步将常规接口对显示面板的驱动能力推向极限。现代技术水平的显示器,其总带宽要求已经在5Gbps的范围内,而且还会增加。这就必需要时序控制器和显示驱动器之间有大量的连接,这也成为显示器面积进一步减小的瓶颈。由于这种大量的互连还会带来电磁干扰,这也是一个问题。传统的并行CMOS接口,虽然在过去的低分辨率显示时代表现良好,却再也不适用于如今的显示器,于是Mini-LVDS作为一种高速串行接口应运而生。
Mini-LVDS作为一种单向接口,多用于液晶面板时序控制模块与液晶面板列驱动电路之间的视频数据传输。液晶面板列驱动电路的Mini-LVDS接口一般由两个通道、四个通道,八个通道或十六个通道组成。每个通道由3对、4对、5对或6对差分数据信号和一对差分时钟信号组成。除了携带视频数据的差分信号对,构成Mini-LVDS的还有两个信号,TP1与POL,其中TP1本质上是一种行分隔符,由定时控制器生成以表示每行数据传输的结束。为了提高时序控制模块与液晶面板之间的数据传输率,达到更高的显示刷新率和分辨率,通常需要增多通道个数,这就要求液晶面板时序控制模块的主控芯片有足够多的差分IO来输出这些信号,从而使主控芯片的规模和成本大幅增加。
发明内容
为了克服现有技术的不足,本发明提供了一种Mini-LVDS通道复用接口及通道信号分时复用方法,解决了现有技术中随液晶面板通道数成倍增加而使液晶面板时序控制模块主控芯片的差分IO也需要成倍增加的问题,从而降低了时序控制模块主控芯片的规模和成本。
本发明解决其技术问题所采用的技术方案是:一种Mini-LVDS通道复用接口,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道1的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道1~m的第1对数据信号C1LV1、C2LV1……CmLV1分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLV1相连接,分别由主控芯片的C1LV1、C2LV1……CmLV1控制;通道1~m的第2对数据信号C1LV2、C2LV2……CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道1~m的第n对数据信号C1LVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。
优选的,所述复用的总通道数m为2~16。
一种上述Mini-LVDS通道复用接口的通道信号分时复用方法,其特征在于:TP1信号上的正脉冲用于指示一行视频数据传输结束,两个TP1信号正脉冲之间为一行视频数据传输的时间即行时间窗口,根据复用的总通道数m将行时间窗口分成了通道1时间窗口、通道2时间窗口……通道m时间窗口;在通道1时间窗口,主控芯片首先通过C1LV1输出通道1的复位脉冲,然后主控芯片通过C1LV1、CXLV2~CXLVn共同输出通道1对应列的视频数据;在通道2时间窗口,主控芯片首先通过C2LV1输出通道2的复位脉冲,然后主控芯片通过C2LV1、CXLV2~CXLVn共同输出通道2对应列的视频数据;以此类推,在通道m时间窗口,主控芯片首先通过CmLV1输出通道m的复位脉冲,然后主控芯片通过CmLV1、CXLV2~CXLVn共同输出通道m对应列的视频数据。
本发明的积极效果:本发明通道1至通道m的时钟信号共同由主控芯片的时钟输出信号控制,通道1至通道m的第1对数据信号分别由主控芯片相应输出信号控制,通道1至通道m的第2至n对数据信号分别共同由主控芯片相应输出信号控制,这种设计方案使得液晶面板每增加一个Mini-LVDS通道,液晶面板时序控制模块的主控芯片只需增加一个用于输出对应通道复位脉冲的差分数据IO即可完成对新增通道的控制,从而节省了主控芯片的差分数据IO,进而降低了主控芯片的规模和成本。
附图说明
图1是本发明一种Mini-LVDS通道复用接口的电路连接示意图;
图2是本发明一种Mini-LVDS通道复用接口的控制信号时序图;
图3是本发明实施例1的电路连接示意图;
图4是本发明实施例1的控制信号时序图。
具体实施方式
下面结合附图对本发明及本发明的优选实施例进行详细说明。
参照图1,本发明优提供一种Mini-LVDS通道复用接口,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道1的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道1~m的第一对数据信号C1LV1、C2LV1……CmLV1分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLV1相连接,分别由主控芯片的C1LV1、C2LV1……CmLV1控制;通道1~m的第2对数据信号C1LV2、C2LV2……CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道1~m的第n对数据信号C1LVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。
参照图2,本发明所述的Mini-LVDS通道复用接口的通道信号分时复用方法为:
图中XXX表示任意值,复位脉冲与Mini-LVDS相关标准一致。
TP1信号上的正脉冲用于指示一行视频数据传输结束,两个TP1信号正脉冲之间为一行视频数据传输的时间即行时间窗口。图2中复用的总通道数为m,所以将行时间窗口分成了通道1时间窗口、通道2时间……通道m时间窗口。其工作过程如下,TP1信号上的正脉冲用于指示一行视频数据传输结束,两个TP1信号正脉冲之间为一行视频数据传输的时间即行时间窗口,根据复用的总通道数m将行时间窗口分成了通道1时间窗口、通道2时间窗口……通道m时间窗口;在通道1时间窗口,C1LV1输出通道1的复位脉冲,然后C1LV1、CXLV2~CXLVn输出通道1对应列的视频数据;在通道2时间窗口,C2LV1输出通道2的复位脉冲,然后C2LV1、CXLV2~CXLVn输出通道2对应列的视频数据;以此类推,在通道m时间窗口,CmLV1输出通道m的复位脉冲,然后CmLV1、CXLV2~CXLVn输出通道m对应列的视频数据。
替代形式说明:
1、复用的通道个数m是根据需要灵活设定的,可以是2个通道复用、3个通道复用、4个通道复用,甚至更多。
2、m个通道之间复用的信号个数是没有下限的,假设一个通道有n对差分数据信号和1对差分时钟信号组成,则除了需要输出复位脉冲的差分数据信号无法复用外,m个通道之间最多可以复用n-1个差分数据信号,最少可以复用1个差分数据信号。时钟信号根据设计需要,可以复用也可以不复用。
实施例1
本实例是两个通道进行信号复用的技术方案,其电路连接示意如图3所示,一个通道由一对差分时钟信号和六对差分数据信号组成。通道1和通道2的时钟信号C1LVCLK和C2LVCLK全部与主控芯片的CXLVCLK相连,共同由CXLVCLK控制;通道1和通道2的第1对差分数据信号C1LV1和C2LV2分别与主控芯片的C1LV1和C2LV1相连,分别由C1LV1和C2LV1控制;通道1和通道2的第2对差分信号C1LV2和C2LV2全部与主控芯片的CXLV2相连,共同由CXLV2控制;通道1和通道2的第3对差分信号C1LV3和C2LV3全部与主控芯片的CXLV3相连,共同由CXLV3控制;依此类推,通道1和通道2的第6对差分信号全部与主控芯片的CXLV6相连,共同由CXLV6控制。
本实例控制信号的时序如图4所示,CXLV2~CXLV6信号由两个通道分时复用,行时间窗口分成了通道1时间窗口和通道2时间窗口。其工作过程如下,TP1信号上的正脉冲用于指示一行视频数据传输结束,两个TP1信号正脉冲之间为一行视频数据传输的时间即行时间窗口,根据复用的总通道数2将行时间窗口分成了通道1时间窗口和通道2时间窗口;在通道1时间窗口,C1LV1输出通道1的复位脉冲,然后C1LV1、CXLV2~CXLV6输出通道1对应列的视频数据;在通道2时间窗口,C2LV1输出通道2的复位脉冲,然后C2LV1、CXLV2~CXLV6输出通道2对应列的视频数据;
以上所述的仅为本发明的优选实施例,所应理解的是,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想,并不用于限定本发明的保护范围,凡在本发明的思想和原则之内所做的任何修改、等同替换等等,均应包含在本发明的保护范围之内。

Claims (3)

1.一种Mini-LVDS通道复用接口,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道1的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道1~m的第一对数据信号C1LV1、C2LV1……CmLV1分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLV1相连接,分别由主控芯片的C1LV1、C2LV1……CmLV1控制;通道1~m的第2对数据信号C1LV2、C2LV2……CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道1~m的第n对数据信号C1LVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。
2.根据权利要求1所述的一种Mini-LVDS通道复用接口,其特征在于:所述复用的总通道数m为2~16。
3.一种如权利要求1所述的Mini-LVDS通道复用接口的通道信号分时复用方法,其特征在于:TP1信号上的正脉冲用于指示一行视频数据传输结束,两个TP1信号正脉冲之间为一行视频数据传输的时间即行时间窗口,根据复用的总通道数m将行时间窗口分成了通道1时间窗口、通道2时间窗口……通道m时间窗口;在通道1时间窗口,主控芯片首先通过C1LV1输出通道1的复位脉冲,然后主控芯片通过C1LV1、CXLV2~CXLVn共同输出通道1对应列的视频数据;在通道2时间窗口,主控芯片首先通过C2LV1输出通道2的复位脉冲,然后主控芯片通过C2LV1、CXLV2~CXLVn共同输出通道2对应列的视频数据;以此类推,在通道m时间窗口,主控芯片首先通过CmLV1输出通道m的复位脉冲,然后主控芯片通过CmLV1、CXLV2~CXLVn共同输出通道m对应列的视频数据。
CN201410272843.7A 2014-06-18 2014-06-18 一种Mini‑LVDS通道复用接口及其通道信号分时复用方法 Active CN104038718B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410272843.7A CN104038718B (zh) 2014-06-18 2014-06-18 一种Mini‑LVDS通道复用接口及其通道信号分时复用方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410272843.7A CN104038718B (zh) 2014-06-18 2014-06-18 一种Mini‑LVDS通道复用接口及其通道信号分时复用方法

Publications (2)

Publication Number Publication Date
CN104038718A CN104038718A (zh) 2014-09-10
CN104038718B true CN104038718B (zh) 2017-09-01

Family

ID=51469292

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410272843.7A Active CN104038718B (zh) 2014-06-18 2014-06-18 一种Mini‑LVDS通道复用接口及其通道信号分时复用方法

Country Status (1)

Country Link
CN (1) CN104038718B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107610658B (zh) * 2017-08-23 2020-06-26 惠科股份有限公司 显示装置的驱动装置及驱动方法
CN109147634B (zh) * 2018-10-22 2022-05-27 苏州华兴源创科技股份有限公司 一种显示屏检测信号的发生装置和方法
CN113834977A (zh) * 2020-06-23 2021-12-24 广州汽车集团股份有限公司 一种多路lvds信号测试验证系统及方法
TWI823735B (zh) * 2022-12-30 2023-11-21 大陸商北京歐錸德微電子技術有限公司 節省顯示驅動晶片功耗的方法、顯示驅動晶片及顯示裝置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6480180B1 (en) * 1998-11-07 2002-11-12 Samsung Electronics Co., Ltd. Flat panel display system and image signal interface method thereof
CN101039270A (zh) * 2007-03-12 2007-09-19 杭州华为三康技术有限公司 支持多通道数据传输的数据传输装置及方法
CN103402069A (zh) * 2013-07-15 2013-11-20 青岛海信电器股份有限公司 电子设备及其显示装置与信号处理装置
CN103544926A (zh) * 2013-10-18 2014-01-29 天津三星电子有限公司 一种液晶显示面板及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6480180B1 (en) * 1998-11-07 2002-11-12 Samsung Electronics Co., Ltd. Flat panel display system and image signal interface method thereof
CN101039270A (zh) * 2007-03-12 2007-09-19 杭州华为三康技术有限公司 支持多通道数据传输的数据传输装置及方法
CN103402069A (zh) * 2013-07-15 2013-11-20 青岛海信电器股份有限公司 电子设备及其显示装置与信号处理装置
CN103544926A (zh) * 2013-10-18 2014-01-29 天津三星电子有限公司 一种液晶显示面板及显示装置

Also Published As

Publication number Publication date
CN104038718A (zh) 2014-09-10

Similar Documents

Publication Publication Date Title
CN104038718B (zh) 一种Mini‑LVDS通道复用接口及其通道信号分时复用方法
CN105047146B (zh) 显示设备
CN103500566B (zh) 显示设备、显示亮度不均改善装置及改善方法
CN102542974A (zh) 用于在时序控制器与源极驱动器之间传送数据具有位误码率测试功能的方法及装置
CN105702222B (zh) 移位寄存器单元、栅极驱动装置、显示装置和驱动方法
CN106205511A (zh) 源极驱动装置及其操作方法
DE102012110068B4 (de) Flachbildschirmvorrichtung
CN103400559A (zh) 显示装置
CN107610658A (zh) 显示装置的驱动装置及驱动方法
CN105355180B (zh) 显示面板与控制电路
KR102611869B1 (ko) 디스플레이 인터페이스
CN109272943A (zh) 一种显示装置的背光控制系统
CN101303896A (zh) 可降低频率偶合效应的移位缓存器及移位缓存器单元
US20210295759A1 (en) Driving method of display panel, display panel, and display device
CN104777936A (zh) 触控驱动单元和电路、显示面板及显示装置
CN105427828A (zh) 显示面板驱动电路、显示面板驱动方法和显示装置
KR102098717B1 (ko) 표시 장치
CN103092175A (zh) I2c主设备与从设备之间串行时钟线scl控制的方法及装置
CN100334827C (zh) 信号传送方法、系统、逻辑电路及液晶驱动装置
CN104867468B (zh) 显示面板及显示装置
CN110232895A (zh) 扫描信号线驱动电路及驱动方法、具备其的显示装置
CN106023932A (zh) 逻辑运算电路、显示驱动电路及液晶显示器
CN104537999A (zh) 一种可依据系统复杂程度灵活配置的面板内部接口及其协议
TW200417872A (en) Bus interface technology
CN117037726A (zh) 一种发光基板及其驱动方法、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20170804

Address after: 511430 B1, building 25, North Central Road, East Village Industrial Zone, Dashi street, Guangzhou, Guangdong, Panyu District 201, China

Applicant after: Guangzhou crystal reach Electronic Technology Co., Ltd.

Address before: 511430, Guangdong, Guangzhou province Panyu District Dashi homes, Chongqing Tatsu ha 711

Applicant before: Liu Xingbin

GR01 Patent grant
GR01 Patent grant