CN104867468B - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN104867468B
CN104867468B CN201510304405.9A CN201510304405A CN104867468B CN 104867468 B CN104867468 B CN 104867468B CN 201510304405 A CN201510304405 A CN 201510304405A CN 104867468 B CN104867468 B CN 104867468B
Authority
CN
China
Prior art keywords
sub
pixel
output pin
subdata line
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510304405.9A
Other languages
English (en)
Other versions
CN104867468A (zh
Inventor
汪丽芳
王聪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201510304405.9A priority Critical patent/CN104867468B/zh
Priority to PCT/CN2015/083262 priority patent/WO2016192171A1/zh
Publication of CN104867468A publication Critical patent/CN104867468A/zh
Application granted granted Critical
Publication of CN104867468B publication Critical patent/CN104867468B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种显示面板及显示装置。显示面板包括显示区域和非显示区域,非显示区域设置源集成芯片和分线器,源集成芯片包括第一引脚及第二引脚,第一、第二引脚分别输出第一、第二极性信号,分线器包括第一、第二输入引脚、多个第一、第二输出引脚,第一、第二输入引脚分别接收第一、第二极性信号并其传输至第一、第二输出引脚,显示区域上设置第一、第二列像素、多个第一、第二数据线,第一、第二数据线分别驱动第一、第二列像素中不同列的子像素,至少一个但非全部第一数据线与第二输出引脚电连接,其余第一数据线与第一输出引脚电连接,至少一个但非全部第二数据线与第一输出引脚电连接,剩余第二数据线与第二输出引脚电连接。

Description

显示面板及显示装置
技术领域
本发明涉及平面显示领域,尤其涉及一种显示面板及显示装置。
背景技术
液晶显示装置(Liquid Crystal Display,LCD)作为一种常见的电子装置,由于其具有功耗低、体积小、质量轻等特点,而备受用户的青睐。液晶显示装置包括显示面板,在传统的RGBW像素结构的低温多晶硅制程中,为了减小源集成芯片(Source IC)的引脚数量,往往会设计分路器(DE-Mux)将扇出(Fanout)线处的一根走线分成多个数据线(Data Line),然后再通过分路器的时钟线的开启的时序,来控制显示面板的显示区域的像素的数据线(Pixel data line)。所谓RGBW像素结构是指一个像素包括红色(Red,R)子像素,绿色(Green,G)子像素,蓝色子像素(Blue,B)和白色子像素(White,W)。然而,这种设置方式会导致任何一根扇出线控制的多个数据线的极性完全相同,且由于一个扇出线对应的多个数据线连接同列像素的不同的子像素,因此,同列像素中不同的子像素加载的信号极性相同,这样会导致显示面板的画面闪烁较为严重,从而影响显示面板显示画面的性能。
发明内容
本发明提供一种显示面板,所述显示面板包括显示区域和围绕所述显示区域设置的非显示区域,所述非显示区域设置有源集成芯片和分线器,所述源集成芯片包括多个第一引脚及多个第二引脚,所述第一引脚及所述第二引脚相互间隔设置,所述第一引脚用于输出第一极性信号,所述第二引脚用于输出第二极性信号,所述分线器包括多个间隔设置的第一输入引脚、第二输入引脚、以及与每个第一输入引脚相对应的多个第一输出引脚、与每个第二输入引脚相对应的多个第二输出引脚,所述第一输入引脚用于接收所述第一极性信号并将所述第一极性信号传输至所述第一输出引脚,所述第二输入引脚用于接收所述第二极性信号并将所述第二极性信号输出至所述第二输出引脚,所述显示区域上设置间隔设置的第一列像素及第二列像素,所述显示区域上还设置多个第一数据线及多个第二数据线,所述第一数据线用于驱动所述第一列像素中不同列的子像素,所述第二数据线用于驱动所述第二列像素中不同列的子像素,所述第一数据线中的至少一个但非全部的第一数据线与所述第二输出引脚电连接,剩余的第一数据线与所述第一输出引脚相应一一电连接,所述第二数据线中的至少一个但非全部的第二数据线与所述第一输出引脚电连接,剩余的第二数据线与所述第二输出引脚相应一一电连接。
本发明还提供了一种显示装置,所述显示装置包括显示面板,所述显示面板包括显示区域和围绕所述显示区域设置的非显示区域,所述非显示区域设置有源集成芯片和分线器,所述源集成芯片包括多个第一引脚及第二引脚,所述第一引脚及第二引脚相互间隔设置,所述第一引脚用于输出第一极性信号,所述第二引脚用于输出第二极性信号,所述分线器包括多个间隔设置的第一输入引脚、第二输入引脚、以及与每个第一输入引脚相对应的多个第一输出引脚、与每个第二输入引脚相对应的多个第二输出引脚,所述第一输入引脚用于接收所述第一极性信号并将所述第一极性信号传输至所述第一输出引脚,所述第二输入引脚用于接收所述第二极性信号并将所述第二极性信号输出至所述第二输出引脚,所述显示区域上设置间隔设置的第一列像素及第二列像素,所述显示区域上还设置多个第一数据线及多个第二数据线,所述第一数据线用于驱动所述第一列像素中不同列的子像素,所述第二数据线用于驱动所述第二列像素中不同列的子像素,所述第一数据线中的至少一个但非全部的第一数据线与所述第二输出引脚电连接,剩余的第一数据线与所述第一输出引脚相应一一电连接,所述第二数据线中的至少一个但非全部的第二数据线与所述第一输出引脚电连接,剩余的第二数据线与所述第二输出引脚相应一一电连接。
相较于现有技术,本发明的显示面板中通过将第一数据线中的至少一个但非全部的第一数据线驱动所述第一列像素中的不同的子像素,所述第二数据线中的至少一个但非全部的第一数据线驱动所述第二列像素中的不同的子像素,且所述第一数据线及所述第二数据线分别加载第一极性信号及第二极性信号,因此,所述第一列像素中的子像素并不是加载同样极性的信号,所述第二列像素中的子像素也并不是加载同样极性的信号,因此,所述显示面板显示画面的时候不会出现闪烁。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明第一较佳实施方式的显示面板的结构示意图。
图2为图1中I处的放大示意图。
图3为图1中显示面板的显示区域的像素的极性示意图。
图4为本发明第二较佳实施方式的显示面板的结构示意图。
图5为图4中II处的放大示意图。
图6为图4中显示面板的显示区域的像素的极性示意图。
图7为本发明第三较佳实施方式的显示面板的结构示意图。
图8为图7中III处的放大示意图。
图9为本发明图7中显示面板的显示区域的像素的极性示意图。
图10为本发明第四较佳实施方式的显示面板的结构示意图。
图11为图10中IV处的放大示意图。
图12为本发明图10中显示面板的显示区域的像素的极性示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请一并参阅图1、图2和图3,图1为本发明第一较佳实施方式的显示面板的结构示意图;图2为图1中I处的放大示意图;图3为图1中显示面板的显示区域的像素的极性示意图。所述显示面板10包括显示区域200和围绕所述显示区域200设置的非显示区域100。所述非显示区域100设置源集成芯片(Source IC)110和分线器(DE-Mux)130。所述源集成芯片110包括多个第一引脚111和多个第二引脚112,所述第一引脚111和所述第二引脚112相互间隔设置,所述第一引脚111用于输出第一极性信号,所述第二引脚112用于输出第二极性信号。所述分线器130包括多个间隔设置的第一输入引脚131、第二输入引脚132、以及与每个第一输入引脚131相对应的多个第一输出引脚133、与每个第二输入引脚132相对应的多个第二输出引脚134。在图1中仅仅示意出一个第一引脚111、一个第二引脚112、一个第一输入引脚131及一个第二输入引脚132。所述第一输入引脚131用于接收所述第一极性信号并将所述第一极性信号传输至所有的第一输出引脚133,所述第二输入引脚132用于接收所述第二极性信号并将所述第二极性信号传输至所有的第二输出引脚134。所述显示区域200上设置间隔设置的第一列像素210及第二列像素220,所述显示区域200上还设置多个第一数据线230及多个第二数据线240。在图2中仅仅示意出一个第一数据线230及一个第二数据线240。所述第一数据线230用于驱动所述第一列像素210中不同列的子像素,所述第二数据线240用于驱动所述第二列像素220中的不同列的子像素。所述第一数据线230中的至少一个但非全部的第一数据线230与所述第二输出引脚134电连接,以加载第二极性信号;剩余的第一数据线230与所述第一输出引脚133相应一一电连接,以加载第一极性信号。所述第二数据线240中的至少一个但非全部的第二数据线240与所述第一输出引脚133电连接,以加载第一极性信号;剩余的第二数据线240与所述第二输出引脚134相应一一电连接,以加载第二极性信号。在本实施方式中,所述第一输入引脚131通过扇出线与所述第一引脚111电连接,所述第二输入引脚132通过扇出线与所述第二引脚112电连接。
下面以第一列像素210中包括四列子像素,所述第二列像素220中包括四列子像素为例进行介绍。此时,多个所述第一输出引脚133相应地为四个,依次命名为第一子输出引脚1331、第二子输出引脚1332、第三子输出引脚1333及第四子输出引脚1334。相应地,多个第二输出引脚134相应地为四个,依次命名为第五子输出引脚1341、第六子输出引脚1342、第七子输出引脚1343及第八子输出引脚1344。其中,所述第一子输出引脚1331与所述第五子输出引脚1341连接第一总线140,所述第二子输出引脚1332与所述第六子输出引脚1342连接第二总线150,所述第三子输出引脚1333与所述第七子输出引脚1343连接第三总线160,所述第四子输出引脚1334与所述第八子输出引脚1344连接第四总线170。所述第一列像素210包括依次排列的第一列子像素211、第二列子像素212、第三列子像素213及第四列子像素214,所述第二列子像素220包括依次排列的第五列子像素221、第六列子像素222、第七列子像素223及第八列子像素224,其中,所述第五列子像素221邻近所述第四列子像素214设置。相应地,所述第一数据线230的数目为四个,为了方便描述,分别命名为第一子数据线231、第二子数据线232、第三子数据线233及第四子数据线234,所述第一子数据线231、所述第二子数据线232、所述第三子数据线233及所述第四子数据线234依次排列。相应地,所述第二数据线240的数目为四个,为了方便描述,分别命名为第五子数据线241、第六子数据线242、第七子数据线243及第八子数据线244,所述第五子数据线241、所述第六子数据线242、所述第七子数据线243及所述第八子数据线244依次排列,且所述第五子数据线241邻近所述第四子数据线234设置。所述第一子数据线231用于驱动所述第一列子像素211,所述第二子数据线232用于驱动所述第二列子像素212,所述第三子数据线233用于驱动所述第三列子像素213,所述第四子数据线234用于驱动所述第四列子像素214。所述第五子数据线241用于驱动所述第五列子像素221,所述第六子数据线242用于驱动所述第六列子像素222,所述第七子数据线243用于驱动所述第七列子像素223,所述第八子数据线244用于驱动所述第八列子像素224。所述第二子数据线232与所述第六子输出引脚1342电连接,所述第一子数据线231与所述第一子输出引脚1331电连接,所述第三子数据线232与所述第三子输出引脚1333电连接,所述第四子数据线234与所述第四子输出引脚1334电连接。所述第六子数据线242与所述第二子输出引脚1332电连接,所述第五子数据线241与所述第五子输出引脚1341电连接,所述第七子数据线243与所述第七子输出引脚1343电连接,所述第八子数据线244与所述第八子输出引脚1344电连接。所述第一列子像素211与所述第五列子像素221的像素的颜色相同,所述第二列子像素212与所述第六列子像素222的像素的颜色相同,所述第三列子像素213与所述第七列子像素223的像素的颜色相同,所述第四列子像素214与所述第八列子像素224的像素的颜色相同。在本实施方式中,所述第一列子像素211、所述第二列子像素212、所述第三列子像素213及所述第四列子像素214分别为红色子像素(为了方便描述,在图中标记为R),绿色子像素(为了方便描述,在图中标记为G),蓝色子像素(为了方便描述,在图中标记为B)及白色子像素(为了方便描述,在图中标记为W)。所述第五列子像素221、第六列子像素222、第七列子像素223及第八列子像素224分别为红色子像素、绿色子像素、蓝色子像素及白色子像素。
优选地,在本实施方式中,所述第二子数据线232与所述第六子输出引脚1342电连接,所述第六子数据线242与所述第二子输出引脚1332电连接是通过将所述第二子数据线232和所述第六子数据线242之间绝缘跨线的方式实现的。即,存在两个子数据线交叉的地方是结缘的,在本实施方式中为所述第二子数据线232出现与其他子数据线交叉的地方进行绝缘处理,使得所述第二子数据线232与其他子数据线绝缘,所述第六子数据线242与其他子数据线交叉的地方进行绝缘处理,使得所述第六子数据线242与其他子数据线绝缘。
在本实施方式中,所述第一极性信号为极性为正的信号,所述第二极性信号为极性为负的信号。为了方便表示,在图中以“+”号表示极性为正的信号,以“-”号表示极性为负的信号。由于所述第一引脚111输出第一极性信号,所述第二引脚112输出第二极性信号,且所述第一输入引脚131接收第一极性信号并将所述第一极性信号传输至所述第一输出引脚133,因此,所述第一子输出引脚1331、所述第二子输出引脚1332、所述第三子输出引脚1333及所述第四子输出引脚1334输出第一极性信号。由于所述第二引脚112输出第二极性信号,且所述第二输入引脚132接收第二极性信号并将所述第二极性信号输出至所述第二输出引脚132,因此,所述第五子输出引脚1341、所述第六子输出引脚1342、所述第七子输出引脚1343及所述第八子输出引脚1344输出第二极性信号。因为所述第一子数据线231与所述第一子输出引脚1331电连接,所以,所述第一子数据线231加载第一极性信号,且由于所述第一子数据线231驱动所述第一列子像素211,因此,所述第一列子像素211加载第一极性信号。因为,所述第二子数据线232与所述第六子输出引脚1342电连接,所以所述第二子数据线232加载第二极性信号,且由于所述第二子数据线232驱动所述第二列子像素212,因此,所述第二列子像素212加载第二极性信号。因为所述第三子数据线233与所述第三子输出引脚1333电连接,所以所述第三子数据线233加载第一极性信号,且由于所述第三子数据线233驱动所述第三列子像素213,因此,所述第三列子像素233加载第一极性信号。因为,所述第四子数据线234与所述第四子输出引脚1334电连接,所述第四子数据线231加载第一极性信号,且由于所述第四子数据线234驱动所述第四列子像素214,因此,所述第四列子像素214加载第一极性信号。因为所述第五子数据线241与所述第五子输出引脚1341电连接,所以所述第五子数据线241加载第二极性信号,且由于所述第五子数据线241驱动所述第五列子像素221,因此,所述第五列子像素221加载第二极性信号。因为,所述第六子数据线242与所述第二子输出引脚1332电连接,且由于所述第六子数据线242驱动所述第六列子像素222,因此,所述第六列子像素222加载第一极性信号。因为,所述第七子数据线243与所述第七子输出引脚1333电连接,且由于所述第七子数据线243驱动所述第七列子像素223,因此,所述第七列子像素223加载第二极性信号。因为,所述第八子数据线244与所述第八子输出引脚1334电连接,且由于所述第八子数据线244驱动所述第八列子像素224,因此,所述第八列子像素224加载第二极性信号。由此,在图3中,所述第一列像素210中的第一列子像素211至第四列子像素214上加载的信号的极性分别为“+”、“-”、“+”、“+”,所述第二列子像素220中的第五列子像素221至第八列子像素224上加载的信号的极性分别为“-”“+”、“-”、“-”。由于所述第一列像素210中的所述第二列子像素212加载的信号的极性与所述第一列像素210中的第一列子像素211、第三列子像素213及第四列子像素214上加载的信号的极性不同,且所述第二列像素220中的第六列子像素222加载的信号的极性与所述第五列子像素221、第七列子像素223及第八列子像素224上加载的信号的极性不同,因此,在信号极性出现反转时,所述第一列像素210也不会出现闪烁现象。
相较于现有技术,本发明的显示面板10中通过将第一数据线230中的至少一个但非全部的第一数据线230驱动所述第一列像素210中的不同的子像素,所述第二数据线240中的至少一个但非全部的第一数据线230驱动所述第二列像素220中的不同的子像素,且所述第一数据线230及所述第二数据线240分别加载第一极性信号及第二极性信号,因此,所述第一列像素210中的子像素并不是加载同样极性的信号,所述第二列像素220中的子像素也并不是加载同样极性的信号,因此,所述显示面板10显示画面的时候不会出现闪烁。
请一并参阅图4至图6,图4为本发明第二较佳实施方式的显示面板的结构示意图;图5为图4中II处的放大示意图;图6为图4中显示面板的显示区域的像素的极性示意图。所述显示面板10包括显示区域200和围绕所述显示区域200设置的非显示区域100。所述非显示区域100设置源集成芯片110和分线器130。所述源集成芯片110包括多个第一引脚111和多个第二引脚112,所述第一引脚111和所述第二引脚112相互间隔设置,所述第一引脚111用于输出第一极性信号,所述第二引脚112用于输出第二极性信号。所述分线器130包括多个间隔设置的第一输入引脚131、第二输入引脚132、以及与每个第一输入引脚131相对应的多个第一输出引脚133、与每个第二输入引脚132相对应的多个第二输出引脚134。所述第一输入引脚131用于接收所述第一极性信号并将所述第一极性信号传输至所有第一输出引脚133,所述第二输入引脚132用于接收所述第二极性信号并将所述第二极性信号传输至所述第二输出引脚134。所述显示区域200上设置间隔设置的第一列像素210及第二列像素220,所述显示区域200上还设置多个第一数据线230及多个第二数据线240。所述第一数据线230用于驱动所述第一列像素210中不同列的子像素,所述第二数据线240用于驱动所述第二列像素220中的不同列的子像素。所述第一数据线230中的至少一个但非全部的第一数据线230与所述第二输出引脚电连接,以加载第二极性信号;剩余的第一数据线230与所述第一输出引脚133相应一一电连接,以加载第一极性信号。所述第二数据线240中的至少一个但非全部的第二数据线240与所述第一输出引脚131电连接,以加载第一极性信号;剩余的第二数据线240与所述第二输出引脚相应一一电连接,以加载第二极性信号。
下面以第一列像素210中包括四列子像素,所述第二列像素220中包括四列子像素为例进行介绍。此时,多个所述第一输出引脚133相应地为四个,依次命名为第一子输出引脚1331、第二子输出引脚1332、第三子输出引脚1333及第四子输出引脚1334。相应地,多个第二输出引脚134相应地为四个,依次命名为第五子输出引脚1341、第六子输出引脚1342、第七子输出引脚1343及第八子输出引脚1344。其中,所述第一子输出引脚1331与所述第五子输出引脚1341连接第一总线140,所述第二子输出引脚1332与所述第六子输出引脚1342连接第二总线150,所述第三子输出引脚1333与所述第七子输出引脚1343连接第三总线160,所述第四子输出引脚1334与所述第八子输出引脚1344连接第四总线170。所述第一列像素210包括依次排列的第一列子像素211、第二列子像素212、第三列子像素213及第四列子像素214,所述第二列子像素220包括依次排列的第五列子像素221、第六列子像素222、第七列子像素223及第八列子像素224,其中,所述第五列子像素221邻近所述第四列子像素214设置。相应地,所述第一数据线230的数目为四个,为了方便描述,分别命名为第一子数据线231、第二子数据线232、第三子数据线233及第四子数据线234,所述第一子数据线231、所述第二子数据线232、所述第三子数据线233及所述第四子数据线234依次排列。相应地,所述第二数据线240的数目为四个,为了方便描述,分别命名为第五子数据线241、第六子数据线242、第七子数据线243及第八子数据线244,所述第五子数据线241、所述第六子数据线242、所述第七子数据线243及所述第八子数据线244依次排列,且所述第五子数据线241邻近所述第四子数据线234设置。所述第一子数据线231用于驱动所述第一列子像素211,所述第二子数据线232用于驱动所述第二列子像素212,所述第三子数据线233用于驱动所述第三列子像素213,所述第四子数据线234用于驱动所述第四列子像素214。所述第五子数据线241用于驱动所述第五列子像素221,所述第六子数据线242用于驱动所述第六列子像素222,所述第七子数据线243用于驱动所述第七列子像素223,所述第八子数据线244用于驱动所述第八列子像素224。所述第一子数据线231与所述第一子输出引脚1331电连接,所述第二子数据线232与所述第六子输出引脚1342电连接,所述第三子数据线233与所述第七子输出引脚1343电连接,所述第四子数据线234与所述第四子输出引脚1334电连接,所述第五子数据线241与所述第五子输出引脚1341电连接,所述第六子数据线242与所述第二子输出引脚1332电连接,所述第七子数据线243与所述第三子输出引脚1333电连接,所述第八子数据线244与所述第八子输出引脚1344电连接。
优选地,在本实施方式中,所述第二子数据线232与所述第六子输出引脚1342电连接,所述第三子数据线233与所述第七子输出引脚1343电连接,所述第六子数据线242与所述第二子输出引脚1332电连接,以及所述第七子数据线243与所述第三子输出引脚1333电连接是通过绝缘跨线的方式实现的。
在本实施方式中,所述第一列像素210中的第一列子像素211至第四列子像素214上加载的信号的极性分别为“+”、“-”、“-”、“+”,所述第二列子像素220中的第五列子像素221至第八列子像素224上加载的信号的极性分别为“-”“+”、“+”、“-”,如图6所示。
请一并参与图7至图9,图7为本发明第三较佳实施方式的显示面板的结构示意图;图8为图7中III处的放大示意图;图9为本发明图7中显示面板的显示区域的像素的极性示意图。所述显示面板10包括显示区域200和围绕所述显示区域200设置的非显示区域100。所述非显示区域100设置源集成芯片110和分线器130。所述源集成芯片110包括多个第一引脚111和多个第二引脚112,所述第一引脚111和所述第二引脚112相互间隔设置,所述第一引脚111用于输出第一极性信号,所述第二引脚112用于输出第二极性信号。所述分线器130包括多个间隔设置的第一输入引脚131、第二输入引脚132、以及与每个第一输入引脚131相对应的多个第一输出引脚133、与每个第二输入引脚132相对应的多个第二输出引脚134。所述第一输入引脚131用于接收所述第一极性信号并将所述第一极性信号传输至所有第一输出引脚133,所述第二输入引脚132用于接收所述第二极性信号并将所述第二极性信号传输至所述第二输出引脚134。所述显示区域200上设置间隔设置的第一列像素210及第二列像素220,所述显示区域200上还设置多个第一数据线230及多个第二数据线240。所述第一数据线230用于驱动所述第一列像素210中不同列的子像素,所述第二数据线240用于驱动所述第二列像素220中的不同列的子像素。所述第一数据线230中的至少一个但非全部的第一数据线230与所述第二输出引脚电连接,以加载第二极性信号;剩余的第一数据线230与所述第一输出引脚133相应一一电连接,以加载第一极性信号。所述第二数据线240中的至少一个但非全部的第二数据线240与所述第一输出引脚131电连接,以加载第一极性信号;剩余的第二数据线240与所述第二输出引脚相应一一电连接,以加载第二极性信号。
下面以第一列像素210中包括四列子像素,所述第二列像素220中包括四列子像素为例进行介绍。此时,多个所述第一输出引脚133相应地为四个,依次命名为第一子输出引脚1331、第二子输出引脚1332、第三子输出引脚1333及第四子输出引脚1334。相应地,多个第二输出引脚134相应地为四个,依次命名为第五子输出引脚1341、第六子输出引脚1342、第七子输出引脚1343及第八子输出引脚1344。其中,所述第一子输出引脚1331与所述第五子输出引脚1341连接第一总线140,所述第二子输出引脚1332与所述第六子输出引脚1342连接第二总线150,所述第三子输出引脚1333与所述第七子输出引脚1343连接第三总线160,所述第四子输出引脚1334与所述第八子输出引脚1344连接第四总线170。所述第一列像素210包括依次排列的第一列子像素211、第二列子像素212、第三列子像素213及第四列子像素214,所述第二列子像素220包括依次排列的第五列子像素221、第六列子像素222、第七列子像素223及第八列子像素224,其中,所述第五列子像素221邻近所述第四列子像素214设置。相应地,所述第一数据线230的数目为四个,为了方便描述,分别命名为第一子数据线231、第二子数据线232、第三子数据线233及第四子数据线234,所述第一子数据线231、所述第二子数据线232、所述第三子数据线233及所述第四子数据线234依次排列。相应地,所述第二数据线240的数目为四个,为了方便描述,分别命名为第五子数据线241、第六子数据线242、第七子数据线243及第八子数据线244,所述第五子数据线241、所述第六子数据线242、所述第七子数据线243及所述第八子数据线244依次排列,且所述第五子数据线241邻近所述第四子数据线234设置。所述第一子数据线231用于驱动所述第一列子像素211,所述第二子数据线232用于驱动所述第二列子像素212,所述第三子数据线233用于驱动所述第三列子像素213,所述第四子数据线234用于驱动所述第四列子像素214。所述第五子数据线241用于驱动所述第五列子像素221,所述第六子数据线242用于驱动所述第六列子像素222,所述第七子数据线243用于驱动所述第七列子像素223,所述第八子数据线244用于驱动所述第八列子像素224。所述第一子数据线231与所述第一子输出引脚1331电连接,所述第二子数据线232与所述第六子输出引脚1342电连接,所述第三子数据线233与所述第三子输出引脚1333电连接,所述第四子数据线234与所述第八子输出引脚1344电连接,所述第五子数据线241与所述第五子输出引脚1341电连接,所述第六子数据线242与所述第二子输出引脚1332电连接,所述第七子数据线243与所述第七子输出引脚1343电连接,所述第八子数据线244与所述第四子输出引脚1334电连接。
优选地,在本实施方式中,所述第二子数据线232与所述第六子输出引脚1342,所述第四子数据线234与所述第八子输出引脚1344电连接,所述第六子数据线242与所述第二子输出引脚1332电连接,以及所述第八子数据线244与所述第四子输出引脚1334电连接是通过绝缘跨线的方式实现的。
在本实施方式中,所述第一列像素210中的第一列子像素211至第四列子像素214上加载的信号的极性分别为“+”、“-”、“+”、“-”,所述第二列子像素220中的第五列子像素221至第八列子像素224上加载的信号的极性分别为“-”“+”、“-”、“+”,如图9所示。
请一并参阅图10至图12,图10为本发明第四较佳实施方式的显示面板的结构示意图;图11为图10中IV处的放大示意图;图12为本发明图10中显示面板的显示区域的像素的极性示意图。所述显示面板10包括显示区域200和围绕所述显示区域200设置的非显示区域100。所述非显示区域100设置源集成芯片110和分线器130。所述源集成芯片110包括多个第一引脚111和多个第二引脚112,所述第一引脚111和所述第二引脚112相互间隔设置,所述第一引脚111用于输出第一极性信号,所述第二引脚112用于输出第二极性信号。所述分线器130包括多个间隔设置的第一输入引脚131、第二输入引脚132、以及与每个第一输入引脚131相对应的多个第一输出引脚133、与每个第二输入引脚132相对应的多个第二输出引脚134。所述第一输入引脚131用于接收所述第一极性信号并将所述第一极性信号传输至所有第一输出引脚133,所述第二输入引脚132用于接收所述第二极性信号并将所述第二极性信号传输至所述第二输出引脚134。所述显示区域200上设置间隔设置的第一列像素210及第二列像素220,所述显示区域200上还设置多个第一数据线230及多个第二数据线240。所述第一数据线230用于驱动所述第一列像素210中不同列的子像素,所述第二数据线240用于驱动所述第二列像素220中的不同列的子像素。所述第一数据线230中的至少一个但非全部的第一数据线230与所述第二输出引脚电连接,以加载第二极性信号;剩余的第一数据线230与所述第一输出引脚133相应一一电连接,以加载第一极性信号。所述第二数据线240中的至少一个但非全部的第二数据线240与所述第一输出引脚131电连接,以加载第一极性信号;剩余的第二数据线240与所述第二输出引脚相应一一电连接,以加载第二极性信号。
下面以第一列像素210中包括四列子像素,所述第二列像素220中包括四列子像素为例进行介绍。此时,多个所述第一输出引脚133相应地为四个,依次命名为第一子输出引脚1331、第二子输出引脚1332、第三子输出引脚1333及第四子输出引脚1334。相应地,多个第二输出引脚134相应地为四个,依次命名为第五子输出引脚1341、第六子输出引脚1342、第七子输出引脚1343及第八子输出引脚1344。其中,所述第一子输出引脚1331与所述第五子输出引脚1341连接第一总线140,所述第二子输出引脚1332与所述第六子输出引脚1342连接第二总线150,所述第三子输出引脚1333与所述第七子输出引脚1343连接第三总线160,所述第四子输出引脚1334与所述第八子输出引脚1344连接第四总线170。所述第一列像素210包括依次排列的第一列子像素211、第二列子像素212、第三列子像素213及第四列子像素214,所述第二列子像素220包括依次排列的第五列子像素221、第六列子像素222、第七列子像素223及第八列子像素224,其中,所述第五列子像素221邻近所述第四列子像素214设置。相应地,所述第一数据线230的数目为四个,为了方便描述,分别命名为第一子数据线231、第二子数据线232、第三子数据线233及第四子数据线234,所述第一子数据线231、所述第二子数据线232、所述第三子数据线233及所述第四子数据线234依次排列。相应地,所述第二数据线240的数目为四个,为了方便描述,分别命名为第五子数据线241、第六子数据线242、第七子数据线243及第八子数据线244,所述第五子数据线241、所述第六子数据线242、所述第七子数据线243及所述第八子数据线244依次排列,且所述第五子数据线241邻近所述第四子数据线234设置。所述第一子数据线231用于驱动所述第一列子像素211,所述第二子数据线232用于驱动所述第二列子像素212,所述第三子数据线233用于驱动所述第三列子像素213,所述第四子数据线234用于驱动所述第四列子像素214。所述第五子数据线241用于驱动所述第五列子像素221,所述第六子数据线242用于驱动所述第六列子像素222,所述第七子数据线243用于驱动所述第七列子像素223,所述第八子数据线244用于驱动所述第八列子像素224。所述第一子数据线231与所述第一子输出引脚1331电连接,所述第二子数据线232与所述第二子输出引脚1332电连接,所述第三子数据线233与所述第七子输出引脚1343电连接,所述第四子数据线234与所述第八子输出引脚1344电连接,所述第五子数据线241与所述第五子输出引脚1341电连接,所述第六子数据线242与所述第六子输出引脚1342电连接,所述第七子数据线243与所述第三子输出引脚1333电连接,所述第八子数据线244与所述第四子输出引脚1334电连接。
优选地,在本实施方式中,所述第三子数据线233与所述第七子输出引脚133电连接,所述第四子数据线234与所述第八子输出引脚1344电连接,所述第七子数据线243与所述第三子输出引脚1333电连接,所述第八子数据线244与所述第四子输出引脚1334电连接是通过绝缘跨线的方式形成的。即,存在两个子数据线交叉的地方是绝缘的。
在本实施方式中,所述第一列像素210中的第一列子像素211至第四列子像素214上加载的信号的极性分别为“+”、“+”、“-”“、”“-”,所述第二列子像素220中的第五列子像素221至第八列子像素224上加载的信号的极性分别为“-”、“-”、“+”、“+”,如图12所示。
以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本发明权利要求所作的等同变化,仍属于发明所涵盖的范围。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板包括显示区域和围绕所述显示区域设置的非显示区域,所述非显示区域设置有源集成芯片和分线器,所述源集成芯片包括多个第一引脚及多个第二引脚,所述第一引脚及所述第二引脚相互间隔设置,所述第一引脚用于输出第一极性信号,所述第二引脚用于输出第二极性信号,所述分线器包括多个间隔设置的第一输入引脚、第二输入引脚、以及与每个第一输入引脚相对应的多个第一输出引脚、与每个第二输入引脚相对应的多个第二输出引脚,所述第一输入引脚用于接收所述第一极性信号并将所述第一极性信号传输至所述第一输出引脚,所述第二输入引脚用于接收所述第二极性信号并将所述第二极性信号输出至所述第二输出引脚,所述显示区域上设置间隔设置的第一列像素及第二列像素,所述显示区域上还设置多个第一数据线及多个第二数据线,所述第一数据线用于驱动所述第一列像素中不同列的子像素,所述第二数据线用于驱动所述第二列像素中不同列的子像素,所述第一数据线中的至少一个但非全部的第一数据线与所述第二输出引脚电连接,剩余的第一数据线与所述第一输出引脚相应一一电连接,所述第二数据线中的至少一个但非全部的第二数据线与所述第一输出引脚电连接,剩余的第二数据线与所述第二输出引脚相应一一电连接。
2.如权利要求1所述的显示面板,其特征在于,多个所述第一输出引脚依次为第一子输出引脚、第二子输出引脚、第三子输出引脚及第四子输出引脚,多个所述第二输出引脚依次为第五子输出引脚、第六子输出引脚、第七子输出引脚及第八子输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第二子数据线与所述第六子输出引脚电连接,所述第一子数据线与所述第一子输出引脚电连接,所述第三子数据线与所述第三子输出引脚电连接,所述第四子数据线与所述第四子输出引脚电连接,所述第六子数据线与所述第二子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第七子数据线与所述第七子输出引脚电连接,所述第八子数据线与所述第八子输出引脚电连接。
3.如权利要求1所述的显示面板,其特征在于,多个所述第一输出引脚依次为第一输出引脚、第二输出引脚、第三输出引脚及第四输出引脚,多个所述第二输出引脚依次为第五输出引脚,第六输出引脚、第七输出引脚及第八输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第一子数据线与所述第一子输出引脚电连接,所述第二子数据线与所述第六子输出引脚电连接,所述第三子数据线与所述第七子输出引脚电连接,所述第四子数据线与所述第四子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第六子数据线与所述第二子输出引脚电连接,所述第七子数据线与所述第三子输出引脚电连接,所述第八子数据线与所述第八子输出引脚电连接。
4.如权利要求1所述的显示面板,其特征在于,多个所述第一输出引脚依次为第一子输出引脚、第二子输出引脚、第三子输出引脚及第四子输出引脚,多个所述第二输出引脚依次为第五子输出引脚、第六子输出引脚、第七子输出引脚及第八子输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第一子数据线与所述第一子输出引脚电连接,所述第二子数据线与所述第六子输出引脚电连接,所述第三子数据线与所述第三子输出引脚电连接,所述第四子数据线与所述第八子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第六子数据线与所述第二子输出引脚电连接,所述第七子数据线与所述第七子输出引脚电连接,所述第八子数据线与所述第四子输出引脚电连接。
5.如权利要求1所述的显示面板,其特征在于,多个所述第一输出引脚依次为第一子输出引脚、第二子输出引脚、第三子输出引脚及第四子输出引脚,多个所述第二输出引脚依次为第五子输出引脚、第六子输出引脚、第七子输出引脚及第八子输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第一子数据线与所述第一子输出引脚电连接,所述第二子数据线与所述第二子输出引脚电连接,所述第三子数据线与所述第七子输出引脚电连接,所述第四子数据线与所述第八子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第六子数据线与所述第六子输出引脚电连接,所述第七子数据线与所述第三子输出引脚电连接,所述第八子数据线与所述第四子输出引脚电连接。
6.一种显示装置,其特征在于,所述显示装置包括显示面板,所述显示面板包括显示区域和围绕所述显示区域设置的非显示区域,所述非显示区域设置有源集成芯片和分线器,所述源集成芯片包括多个第一引脚及第二引脚,所述第一引脚及第二引脚相互间隔设置,所述第一引脚用于输出第一极性信号,所述第二引脚用于输出第二极性信号,所述分线器包括多个间隔设置的第一输入引脚、第二输入引脚、以及与每个第一输入引脚相对应的多个第一输出引脚、与每个第二输入引脚相对应的多个第二输出引脚,所述第一输入引脚用于接收所述第一极性信号并将所述第一极性信号传输至所述第一输出引脚,所述第二输入引脚用于接收所述第二极性信号并将所述第二极性信号输出至所述第二输出引脚,所述显示区域上设置间隔设置的第一列像素及第二列像素,所述显示区域上还设置多个第一数据线及多个第二数据线,所述第一数据线用于驱动所述第一列像素中不同列的子像素,所述第二数据线用于驱动所述第二列像素中不同列的子像素,所述第一数据线中的至少一个但非全部的第一数据线与所述第二输出引脚电连接,剩余的第一数据线与所述第一输出引脚相应一一电连接,所述第二数据线中的至少一个但非全部的第二数据线与所述第一输出引脚电连接,剩余的第二数据线与所述第二输出引脚相应一一电连接。
7.如权利要求6所述的显示装置,其特征在于,多个所述第一输出引脚依次为第一子输出引脚、第二子输出引脚、第三子输出引脚及第四子输出引脚,多个所述第二输出引脚依次为第五子输出引脚、第六子输出引脚、第七子输出引脚及第八子输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第二子数据线与所述第六子输出引脚电连接,所述第一子数据线与所述第一子输出引脚电连接,所述第三子数据线与所述第三子输出引脚电连接,所述第四子数据线与所述第四子输出引脚电连接,所述第六子数据线与所述第二子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第七子数据线与所述第七子输出引脚电连接,所述第八子数据线与所述第八子输出引脚电连接。
8.如权利要求6所述的显示装置,其特征在于,多个所述第一输出引脚依次为第一输出引脚、第二输出引脚、第三输出引脚及第四输出引脚,多个所述第二输出引脚依次为第五输出引脚,第六输出引脚、第七输出引脚及第八输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第一子数据线与所述第一子输出引脚电连接,所述第二子数据线与所述第六子输出引脚电连接,所述第三子数据线与所述第七子输出引脚电连接,所述第四子数据线与所述第四子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第六子数据线与所述第二子输出引脚电连接,所述第七子数据线与所述第三子输出引脚电连接,所述第八子数据线与所述第八子输出引脚电连接。
9.如权利要求6所述的显示装置,多个所述第一输出引脚依次为第一子输出引脚、第二子输出引脚、第三子输出引脚及第四子输出引脚,多个所述第二输出引脚依次为第五子输出引脚、第六子输出引脚、第七子输出引脚及第八子输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第一子数据线与所述第一子输出引脚电连接,所述第二子数据线与所述第六子输出引脚电连接,所述第三子数据线与所述第三子输出引脚电连接,所述第四子数据线与所述第八子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第六子数据线与所述第二子输出引脚电连接,所述第七子数据线与所述第七子输出引脚电连接,所述第八子数据线与所述第四子输出引脚电连接。
10.如权利要求6所述的显示装置,其特征在于,多个所述第一输出引脚依次为第一子输出引脚、第二子输出引脚、第三子输出引脚及第四子输出引脚,多个所述第二输出引脚依次为第五子输出引脚、第六子输出引脚、第七子输出引脚及第八子输出引脚,其中,所述第一子输出引脚与所述第五子输出引脚连接第一总线,所述第二子输出引脚与所述第六子输出引脚连接第二总线,所述第三子输出引脚与所述第七子输出引脚连接第三总线,所述第四子输出引脚与所述第八子输出引脚连接第四总线,所述第一列像素包括依次排列的第一列子像素、第二列子像素、第三列子像素及第四列子像素,所述第二列像素包括依次排列的第五列子像素、第六列子像素、第七列子像素及第八列子像素,其中,所述第五列子像素邻近所述第四列子像素设置,多个第一数据线分别为第一子数据线、第二子数据线、第三子数据线及第四子数据线,多个第二数据线分别为第五子数据线、第六子数据线、第七子数据线及第八子数据线,所述第一子数据线驱动所述第一列子像素,所述第二子数据线驱动所述第二列子像素,所述第三子数据线驱动所述第三列子像素,所述第四子数据线驱动所述第四列子像素,所述第五子数据线驱动所述第五列子像素,所述第六子数据线驱动所述第六列子像素,所述第七子数据线驱动所述第七列子像素,所述第八子数据线驱动所述第八列子像素,所述第一子数据线与所述第一子输出引脚电连接,所述第二子数据线与所述第二子输出引脚电连接,所述第三子数据线与所述第七子输出引脚电连接,所述第四子数据线与所述第八子输出引脚电连接,所述第五子数据线与所述第五子输出引脚电连接,所述第六子数据线与所述第六子输出引脚电连接,所述第七子数据线与所述第三子输出引脚电连接,所述第八子数据线与所述第四子输出引脚电连接。
CN201510304405.9A 2015-06-04 2015-06-04 显示面板及显示装置 Active CN104867468B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510304405.9A CN104867468B (zh) 2015-06-04 2015-06-04 显示面板及显示装置
PCT/CN2015/083262 WO2016192171A1 (zh) 2015-06-04 2015-07-03 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510304405.9A CN104867468B (zh) 2015-06-04 2015-06-04 显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN104867468A CN104867468A (zh) 2015-08-26
CN104867468B true CN104867468B (zh) 2017-05-03

Family

ID=53913262

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510304405.9A Active CN104867468B (zh) 2015-06-04 2015-06-04 显示面板及显示装置

Country Status (2)

Country Link
CN (1) CN104867468B (zh)
WO (1) WO2016192171A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105096897B (zh) * 2015-09-22 2018-10-30 武汉华星光电技术有限公司 液晶显示器及其驱动方法
CN105390114B (zh) * 2015-12-15 2017-12-22 武汉华星光电技术有限公司 液晶显示装置
CN105575354B (zh) * 2016-03-09 2018-08-14 武汉华星光电技术有限公司 用于显示面板的驱动电路
CN106710502A (zh) * 2016-12-26 2017-05-24 武汉华星光电技术有限公司 一种显示面板及用于驱动显示面板的多路复用驱动电路
CN110600496A (zh) * 2019-09-20 2019-12-20 上海显耀显示科技有限公司 一种Micro-LED芯片封装结构
CN114882825A (zh) * 2022-05-25 2022-08-09 京东方科技集团股份有限公司 显示面板、驱动方法和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1379385A (zh) * 2001-03-30 2002-11-13 富士通株式会社 液晶显示装置及其驱动电路
CN102136261A (zh) * 2010-11-11 2011-07-27 友达光电股份有限公司 液晶面板
CN103592800A (zh) * 2012-08-16 2014-02-19 上海天马微电子有限公司 液晶显示面板和液晶显示装置
CN103869565A (zh) * 2014-01-27 2014-06-18 友达光电股份有限公司 显示面板及其驱动方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7006072B2 (en) * 2001-11-10 2006-02-28 Lg.Philips Lcd Co., Ltd. Apparatus and method for data-driving liquid crystal display
JP4154911B2 (ja) * 2002-03-29 2008-09-24 松下電器産業株式会社 液晶表示装置の駆動方法と液晶表示装置
KR20050102385A (ko) * 2004-04-22 2005-10-26 엘지.필립스 엘시디 주식회사 일렉트로-루미네센스 표시장치
KR101429905B1 (ko) * 2006-09-29 2014-08-14 엘지디스플레이 주식회사 액정표시장치
KR102063346B1 (ko) * 2013-03-06 2020-01-07 엘지디스플레이 주식회사 액정표시장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1379385A (zh) * 2001-03-30 2002-11-13 富士通株式会社 液晶显示装置及其驱动电路
CN102136261A (zh) * 2010-11-11 2011-07-27 友达光电股份有限公司 液晶面板
CN103592800A (zh) * 2012-08-16 2014-02-19 上海天马微电子有限公司 液晶显示面板和液晶显示装置
CN103869565A (zh) * 2014-01-27 2014-06-18 友达光电股份有限公司 显示面板及其驱动方法

Also Published As

Publication number Publication date
WO2016192171A1 (zh) 2016-12-08
CN104867468A (zh) 2015-08-26

Similar Documents

Publication Publication Date Title
CN104867468B (zh) 显示面板及显示装置
CN105469765B (zh) 多路复用型显示驱动电路
KR102057823B1 (ko) 광시야각 패널 및 디스플레이 장치
CN105957484B (zh) 一种基于液晶面板的驱动电路及液晶面板
CN105789220B (zh) 一种双栅线阵列基板、测试方法、显示面板和显示装置
CN107680550B (zh) 一种阵列基板、显示面板及其驱动方法
WO2016188257A1 (zh) 阵列基板、显示面板和显示装置
CN106448519A (zh) 显示器装置
CN106502019B (zh) 阵列基板、显示装置及其驱动方法
CN105390114B (zh) 液晶显示装置
CN104090440A (zh) 一种像素结构、液晶显示阵列基板及液晶显示面板
CN104536224B (zh) 薄膜晶体管阵列基板及显示面板
CN106165005A (zh) 有源矩阵基板和显示装置
CN105759521B (zh) 用于具有半源极驱动像素阵列的液晶显示面板的测试线路
CN111025710B (zh) 显示面板和显示装置
CN107886896B (zh) 三色和四色像素显示面板兼容系统和方法
JP2018531429A6 (ja) 広視野角パネル及び表示装置
CN110333632B (zh) 一种阵列基板、显示面板及显示装置
CN107121853A (zh) 一种液晶显示面板和液晶显示装置
CN108803174A (zh) 一种阵列基板、显示面板及其驱动方法、显示装置
CN106782407A (zh) 一种显示面板的驱动方法及显示面板
CN104966483B (zh) 像素结构及其驱动方法、显示面板以及显示装置
CN105974702A (zh) 阵列基板及显示装置
CN105785610B (zh) 液晶显示面板测试线路
CN205334925U (zh) 显示面板、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant