CN104024978A - 用于数字电路的稳压电源电压 - Google Patents
用于数字电路的稳压电源电压 Download PDFInfo
- Publication number
- CN104024978A CN104024978A CN201280053447.4A CN201280053447A CN104024978A CN 104024978 A CN104024978 A CN 104024978A CN 201280053447 A CN201280053447 A CN 201280053447A CN 104024978 A CN104024978 A CN 104024978A
- Authority
- CN
- China
- Prior art keywords
- transducing signal
- circuit
- integrated circuit
- digital
- digital circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
一种集成电路(IC)包括输出传感信号的传感电路。外部电源可以接收所述传感信号并且调整到所述IC的电源电压。所述传感电路可以包括输出时变信号的振荡电路。所述传感信号基于所述时变信号。
Description
相关申请的交叉引用
本公开要求于2011年11月2日提交的美国临时申请第61/554,913号的优先权,其内容通过引用整体并入于此以用于所有目的。
背景技术
除非在此另有指示,否则该部分中描述的这些方法并不是本申请权利要求的现有技术,并且包括在该部分中并非承认是现有技术。
互补金属氧化物半导体(CMOS)数字电路的开关速度由于这些芯片制造中的制程变异、环境工作温度和电源变异可以变化将近2×倍。通常,用户设定这些电路的电源电压的值,以便这些芯片在全部允许温度上工作。此外,通常会增加数字电源电压以确保数字电源电压在所有条件下的变异(电流流经电阻所引起的电压降、不准确性和电压源)并不降落到这些器件工作所要求的最小极限。因此,惯例是将数字电源电压设定到大于需要的电平(这被称为“净空”)。这导致不必要的功率损耗。
发明内容
本公开的各方面提供一种集成电路。所述集成电路包括:用于从电源输入电源电压的电源电压输入引脚,包括数字电路的多个数字电路,连接到所述数字电路并且可操作以生成表示所述数字电路的工作特性的传感信号的传感信号生成器,以及用于将所述传感信号输出到所述电源的传感信号输出引脚。根据所述传感信号控制所述电源以基于所述传感信号调整所述电源电压的电平。
在实施例中,所述数字电路的所述工作特性是工作频率,并且所述传感信号是基于所述数字电路的所述工作频率与参考频率之间的关系来确定的。在示例中,所述数字电路的所述工作特性随环境温度而变化。所述参考频率是在片外提供的。
根据本公开的一个方面,所述数字电路包括振荡电路,并且所述传感信号基于所述振荡电路的频率。在示例中,所述振荡电路是环形振荡器或压控振荡器(VCO)。
进一步,在实施例中,所述集成电路包括电平移位器,所述电平移位器与所述传感信号生成器一起将所述传感信号的电平移位预定量。所移位的传感信号被提供到所述传感信号输出引脚。所述电平移位器包括乘法电路或加法电路。所述传感信号生成器生成用于生成所述传感信号的中间传感信号,并且所述电平移位器可操作以移位所述中间传感信号。
另外,在实施例中,所述数字电路是第一数字电路。所述数字电路进一步包括第二数字电路。所述传感信号生成器进一步可操作以连接到所述第一数字电路或所述第二数字电路。所述传感信号表示所述第一数字电路或所述第二数字电路的工作特性。进一步,在示例中,所述集成电路包括锁相环(PLL)电路。所述数字电路是所述PLL的VCO部件,并且所述传感信号生成器是所述PLL的相位检测器部件。
本公开的各方面提供另一种集成电路。所述集成电路包括用于输入电源电压的电压输入引脚,至少由所述电源电压供电的多个数字电路,以及至少一个传感电路。所述传感电路包括可操作以产生时变信号的传感器,连接到所述传感器并且可操作以生成基于所述时变信号的频率的传感信号的传感信号生成器,以及将所述传感信号输出到所述电源电压的源的传感信号输出引脚。所述电源电压的电平由所述传感信号调整。
进一步,在实施例中,所述集成电路包括多个传感电路以及连接到所述多个传感电路的选择器。所述选择器可操作以将来自所述传感电路之一的传感信号提供到所述传感信号输出引脚。在示例中,所述传感信号进一步基于所述传感器的所述时变信号的频率与参考频率之间的关系。例如,所述传感器是环形振荡器或VCO。
本公开的各方面提供一种用于集成电路的方法。所述方法包括将电源的电源电压提供到来自多个数字电路的数字电路,生成表示所述数字电路的工作特性的信号以及将所生成的信号提供到所述电源以基于所生成的信号改变所述电源电压的电平。
附图说明
将参照下列各图详细描述作为示例提出的本公开的各实施例,其中同样的数字指代同样的元件,并且其中:
图1示出根据本公开的集成电路配置的高层框图。
图2和2A示出传感电路的说明性实施例。
图3A和3B示出振荡电路的示例。
图4是解释根据本公开的集成电路的操作的流程图。
图5A-5D示出用于提供裕量的实施例。
图6和6A示出传感电路的其它实施例。
图7示出传感电路的分布式配置。
图8示出片外控制器。
图9和10示出用于分布传感电路的可替代配置。
具体实施方式
虽然本公开的各方面已经连同其作为示例提出的具体实施例进行了描述,但是可以进行替代、修改和变更。因此,这里阐述的各实施例旨在说明而不是限制。有可以进行而不背离下面提出的各权利要求的范围的改变。
在下面的描述中,为了解释,阐述了数种示例和具体细节以便提供对本公开的充分理解。然而,对于本领域技术人员来说显而易见的是,这些权利要求所定义的本公开可以单独包括这些示例中的一些或全部特征或者与下面描述的其它特征组合地包括这些示例中的一些或全部特征,并且可以进一步包括这里描述的这些特征和概念的修改和等同物。
图1示出根据本公开的各实施例的集成电路(IC)器件102。集成电路器件102可以包括用于电源电势、数据输入和输出、用于控制信号输入和输出该器件等的若干引脚。根据一些实施例,图1示出三个引脚,包括电源引脚112、传感电压引脚114和参考频率引脚116。这里使用的术语“引脚”可以指代衬垫、焊盘、导线、引线框等,这取决于集成电路器件102如何封装。
可以在引脚112和引脚114处将稳压源104连接到集成电路器件102。稳压源104可以经由引脚112将电源电压(例如,VDD)提供到集成电路器件102。如下面将解释的,稳压源104可以由引脚114处的传感电压Vsense控制。图1中的插图示出可以用作稳压源104的低压降电压源示例。当然,将理解的是,可以使用任何其它可控电压源;例如,开关电源。在一些实施例中,如图1中所示,稳压源104将随着Vsense增加而增加电源电压VDD的电平,反之亦然。下面,将更详细地讨论本公开的这一方面。
可以在引脚116处将参考频率源106连接到集成电路器件102,以将参考频率(Fref)提供到该集成电路器件。根据本公开,参考频率源106提供基本上恒定的参考频率供集成电路器件102使用。参考频率源106在图1中示出为“片外”电路,因为该参考频率源并未形成在集成电路器件102中,而是作为独立器件提供。然而,将理解的是,在一些实施例(未示出)中,参考频率源106可以在片上。
在一些实施例中,集成电路器件102可以包括数字电路。该数字电路可以例如按功能被组织为数字电路122的几部分。例如,微处理器芯片可以具有指令管道部分、中央处理单元部分、高速缓冲存储部分等。尽管图1中所示的实施例示出该数字电路划分为数部分的数字电路,但是注意,在其它实施例中,包括集成电路器件102的该数字电路可以以其它适当的结构配置。
根据本公开的原理,集成电路器件102可以包括速度传感电路132。速度传感电路132可以从引脚116接收参考频率Fref。速度传感电路132可以产生可以经由引脚114输出的输出Vsense。将如下面更详细地解释,速度传感电路132可以用于提供形成在速度传感电路132的附近142处的电路122a(例如,逻辑门)的实际速度或电路延迟的指示。
在一些实施例中,如图2中所示,速度传感电路132包括传感器电路202,传感器电路202输出根据该传感器电路的设计确定的一些频率Fout处的时变信号232,诸如方波。在一些实施例中,传感器电路202可以包括数字振荡器电路222。参照图3A,例如,传感器电路202可以包括传统的环形振荡器,其包括一系列级联连接的反相器。在其它实施例中,传感器电路202可以包括使用诸如图3B中所示的组合逻辑代替如图3A中所示级联的反相器来实施的环形振荡器电路。在另外一些实施例中,传感器电路202可以包括其它已知的振荡电路。
继续参照图2,速度传感电路132进一步包括接收传感器电路202的输出的传感信号生成器204,并且产生传感信号Vsense。例如,在图2中所示的实施例中,该输出是由传感信号生成器204接收的、由振荡器222生成的时变信号232。在一些实施例中,传感信号生成器204可以包括频率计数器242、递增/递减计数器244和数模转换器(DAC)246。
频率计数器242接收参考频率Fref,并且将时变信号232的频率Fout与参考频率Fref相比较。在一些实施例中,频率计数器242可以被配置为生成当Fout<Fref时具有逻辑高并且当Fout>Fref时具有逻辑低的输出234a。输出234b可以是当Fout≠Fref时为逻辑低并且当Fout=Fref时为逻辑高。
频率计数器242的输出234a和234b被连接到递增/递减计数器244。递增/递减计数器244可以被配置为当输出234a为逻辑高并且输出234b为逻辑低时递增,而当输出234a为逻辑低并且输出234b为逻辑低时递减。递增/递减计数器244可以被配置为当来自频率计数器242的输出234b为逻辑高时停止计数并且在输出236处输出它的当前计数值。递增/递减计数器244的计数速度可以由参考频率Fref设定。递增/递减计数器244的输出236是由DAC246接收的数字计数值。DAC246转换递增/递减计数器244的输出236以产生传感信号Vsense。在一具体实施例中,递增/递减计数器244可以是10比特计数器(即,输出236为10比特值)并且DAC246是10比特DAC。当然,也可能是其它比特的分辨率。
现在参照图4,在402处,在集成电路器件102的工作期间,如果在速度传感电路132的附近142(例如,热点)环境温度发生变化,则传感器电路202的工作特性会变化。例如,包括振荡器222的这些器件的时变特性(例如,门速度、寄生电容、电阻)会随着温度变化而变化。当然,将理解的是,其它条件也会影响这些器件的时变特性,例如,局部机械应力。结果,由振荡器222生成的输出信号232的频率Fout可以向上或向下变化。根据本公开,输出信号232的频率Fout由例如频率计数器242感测(方框404)。
在406处,当输出信号232的频率Fout降至参考频率Fref之下时,频率计数器242将在它的输出234a处输出逻辑高而在它的输出234b处输出逻辑低。递增/递减计数器244将在它于234a处接收到逻辑高时向上计数(即,递增数字输出236)。反之,当输出信号232的频率Fout升至参考频率Fref之上时,频率计数器242将在它的输出234a处输出逻辑低(输出234b保持低)。递增/递减计数器244将在它于234a处接收到逻辑低时向下计数(即,递减数字输出236)。当Fout变得等于Fref时,那么输出234b将变为逻辑高并且递增/递减计数器244将停止计数并将它的输出236保持在当前计数值。
递增/递减计数器244的数字输出236由DAC246转换为模拟信号,其构成被连接到引脚114的传感信号Vsense。随着递增/递减计数器244向上或向下计数,数字输出236将变化,并且因此传感信号Vsense的电压电平将同样变化。因此,传感信号Vsense将追踪输出信号232的频率Fout的变化,并且因而可以用于表示振荡器222的工作特性。在一些实施例中,如上所述,传感信号Vsense可以与频率Fout成正比地变化;即,Vsense将随着Fout增加而增加,反之,Vsense将随着Fout减少而减少。在其它实施例中,传感信号Vsense可以与频率Fout成反比地变化;即,Vsense将随着Fout增加而减少,反之,Vsense将随着Fout减少而增加。例如,这可以通过在输出234a处将递增/递减计数器244的响应反相为逻辑高和逻辑低来实现。
在408处,可以将传感信号Vsense经由引脚114提供到稳压源104(图1)。如上面所解释的,稳压源104将随着传感信号Vsense增加而增加电源电压电平VDD,反之亦然。因此,如果工作条件变化以致减少了振荡器222的速度,所引起的Fout的减少会导致对应的Vsense的增加(如果Fout<Fref),其反过来将控制稳压源104以增加电源电压电平。所引起的供应到集成电路器件102的电源电压VDD的增加将增加包括该集成电路器件的这些开关器件的工作速度。反之,如果工作条件变化以致增加了振荡器222的速度,所引起的Fout的增加将导致对应的传感信号Vsense的电平减少(如果Fout>Fref),从而使该稳压源降低VDD。所引起的电源电压VDD的减少将减少包括该集成电路器件的这些开关器件的工作速度。通过调整电源电压VDD所提供的反馈将使Fout变得等于Fref,并且当其发生时,Vsense保持恒定,从而维持电源电压VDD的恒定电平。因此,可以设定参考频率Fref以建立集成电路器件102中这些器件的期望工作速度。
参照图1,通过将速度传感电路132物理上定位于集成电路器件102的电路部分(例如,部分122a)的附近142,该速度传感电路会在电源轨和接地轨上经历与那个电路部分相同的电压降。更一般地,速度传感电路132会经历与电路部分122a类似的工作环境。例如,包括速度传感电路132的各器件和包括电路部分122a的这些器件,由于它们彼此邻近将在集成电路器件102的制造期间经历很类似的制程。另外,可以设计速度传感电路132的金属布线以便寄生金属电容、电阻、RC时间常数等表示用于电路部分122a的数字门的金属布线。因此,任何对电路部分122a的开关速度的影响,由于工作条件也将由速度传感电路132经历。并且当速度传感电路132使电源电压VDD被调整以便基于参考频率Fref恢复它的器件的开关速度时,也可以类似地恢复包括电路部分122a的这些器件的开关速度。
如果电路部分122a包含临界时间路径,根据本公开的各实施例会是有利的。速度传感电路132可以用于调整电源电压VDD以便维持基本上恒定的电源电压电平而不管工作条件(注入环境温度)的变化,并且因此维持基本上恒定的电路部分122a中临界时间路径的工作速度。
另一优点涉及VDD净空。传统上,以一定净空量选择电源电压VDD以允许该器件在工作条件范围内工作。典型地,VDD净空可以为>1伏特的量级。然而,当不需要额外的净空时,该功率被浪费并且作为热损耗掉。根据本公开的各实施例可以允许集成电路器件102以更低的电源电压VDD工作,并且因此可以显著地减少净空。随着工作条件变化,速度传感电路132可以调整稳压源104以将更多(或更少)的功率供应给集成电路器件102。稳压源104随着条件变化来调整以将刚好足够的功率提供给集成电路器件102,从而减少(如果不消除的话)浪费掉的功率。
再次参照图2,输出信号232的频率Fout可以比参考频率Fref高得多。例如,设计由于集成电路器件102的性质以高频工作的振荡器222会更方便;然而,参考频率源106设计为以低得多的频率工作会更方便。大的Fout与Fref之间的最大差异会要求大的计数值以足够追踪该差异,这将影响频率计数器242、递增/递减计数器244和DAC246的尺寸。因此,在诸如图2A中所示的一些实施例中,速度传感电路132可以包括包含分频器248的传感信号生成器204′。分频器248可以包括指定如图2A中所示的标量值M的输入。通过细分Fout,可以减少Fout与Fref之间的最大差异。
现在参照图5A-5D,在一些实施例中,速度传感电路132可以包括传感信号Vsense的裕量。典型地,包括集成电路器件102的这些器件在它们的工作特性方面将不相同。例如,制程变异会导致器件具有变化的最小电源电压要求(例如,数十毫伏特的量级)。因此,被供应给器件102的电源电压VDD可以具有裕量。例如,如果VDD的常规值为1伏特,那么可以加上50mV的裕量。根据本公开,可以调整传感信号Vsense以包括该电源电压中的裕量。
图5A-5C示出可以在传感信号Vsense中包含裕量的根据本公开的几个说明性实施例。在一些实施例中,如图5A所示,速度传感电路132可以包括定标(scaling)元件506。在该图中所示的具体实施例中,定标元件506是乘法电路,其被连接到图2中所示的DAC246的输出。更具体地,定标元件506可以是模拟乘法器。可以提供常量k来以因子k移位DAC246的模拟输出的电平(VDAc),即Vsense=VDAc×k。如图5B所示,在其它实施例中,定标元件506可以是模拟加法电路,其以偏移量Voffset移位VDAC,即Vsense=VDAC+Voffset。
图5C示出可以通过乘法和偏移的组合来移位VDAc的电平。该图示出速度传感电路132可以包括乘法器506a,其串联有加法器506b。如图所示,传感信号Vsense=VDAc×k+Voffset。在一些实施例中,可以反置该乘法器和加法器以产生Vsense(VDAC+Voffset)×k。
参照图5D,在一些实施例中,速度传感电路132可以包括传感信号生成器204",其通过移位递增/递减计数器244的输出来移位传感信号Vsense的电平。传感信号生成器204"包括定标元件548。定标元件548被布置在递增/递减计数器244的输出236处。类似于图5A-5C中的配置,在一些实施例中,定标元件548可以是数字乘法电路以乘以递增/递减计数器244的数字输出。在其它实施例中,定标元件548可以是数字加法器,并且在另外一些实施例中,定标元件548可以是乘法器和加法器的组合。定标元件548是数字的,因为递增/递减计数器244的输出是数字量。
现在参照图6,在一些实施例中,速度传感电路132可以包括锁相环(PLL)电路,其包括相位检测器、压控振荡器(VCO)和环路滤波器。速度传感电路132的传感器电路部件202(图2)的作用由该VCO执行。传感信号生成器部件204的作用由该相位检测器和该环路滤波器执行。可以从该环路滤波器的输出获得传感信号Vsense。该图示出包括乘法电路(因子k1)和加法电路(偏移量k2)中的一个或两者的定标元件,以在传感信号Vsense中包括裕量。在一些实施例中,可以省略该定标元件。
工作时,该PLL工作以将该VCO的输出信号的频率锁定到参考频率Fref。此后,该VCO的输出的频率会随着集成电路器件102的工作条件而变化。该相位检测器将检测该VCO的输出与参考频率Fref之间的差异并且输出误差信号。该误差信号由该环路滤波器滤波,并且该环路滤波器的输出反馈来控制该VCO锁定到参考频率Fref。因此,该环路滤波器的输出表示该VCO的工作特性(即它的输出频率)并且可以用作传感信号Vsense。
图6A示出速度传感电路132的实施例,其包括在反馈环路中具有除法电路(除以N)的PLL。如果该VCO输出的频率比参考频率Fref大得多,则可以使用该除法电路以分割该VCO输出的频率。图6A另外示出,在一些实施例中,可以从该相位检测器的输出(即该误差信号)获取传感信号Vsense,而不是从该环路滤波器。同样,可以提供该乘法电路和加法电路中的一个或两者。在一些实施例中,可以省略该定标电路。
回想在图2中,速度传感电路132包括传感器电路202和传感信号生成器204。现在参照图7,在一些实施例中,根据本公开的集成电路器件700可以包括包含几个传感器电路702的速度传感电路和将这几个传感器电路702的输出连接到其的中央传感信号生成器704。根据本公开的该方面的各实施例可以用于覆盖其处多个不同热点或可以影响器件开关速度的其它条件会上升的大面积数字电路。
在一些实施例中,例如,传感器电路702可以包括环形振荡器,诸如图3A和3B中所示。图7中的插图示出传感信号生成器704的一些细节。每个传感器电路702的输出连接到选择器712,其可操作以将它的多个输入之一提供至它的输出。选择器712的输出连接到信号生成器714。信号生成器714可以包括图2中所示的电路204。信号生成器714的输出连接到选择器716,其可操作以将它的输入提供到它的两个输出之一。选择器716的输出之一承载传感信号Vsense并且被连接到引脚114。选择器716的其它输出馈入控制器718中。控制器718输出控制信号722以控制选择器712和716。选择器712可以是数字多路复用器,因为选择器712的这些输入是数字的。选择器716可以是适当的模拟选择器电路,因为选择器716的输入是模拟信号。在一些实施例中,传感信号生成器714可以包含图5A-5D中所示的这些定标元件。
工作时,控制器718可以初始设定选择器716以将该选择器的输入提供到控制器718。控制器718可以控制选择器712以将来自这些传感器电路702之一的输出提供到信号生成器714。候选传感信号可以由信号生成器714生成,其接着经由选择器716提供到控制器718。这可以重复用于每个传感器电路702的输出。控制器718可以包括决定逻辑以选择这些候选传感信号之一作为传感信号Vsense。例如,Vsense可以是全部候选传感信号中最大的。作为另一示例,控制器718可以被连接到其它控制逻辑,在片上或片外,其告知该控制器选择这些传感器电路702中的特定一个作为用于生成Vsense的源。这在临界时间路径在不同的时间变化到集成电路器件700的不同区域时会很有用。当集成电路器件700的特定区域变成临界时间时,可以指示控制器718选择附近的传感器电路702作为用于生成Vsense的源。
在其它实施例中,可以使用图6和6A中所示的速度传感电路132。例如,每个传感器电路702可以包括VCO。中央传感信号生成器704可以包括该相位检测器和环路滤波器,连同这些可选的定标元件。
在一些实施例中,图7中的控制器718可以在片外提供,而不是如该图中所示的在片上。这在控制器718中需要更大复杂度时会更适合。现在参照图8,集成电路器件800可以包括几个传感器电路702。这些传感器电路702的输出可以连接到传感信号生成器804。传感信号生成器804将基于所选择的传感器电路702之一的传感信号输出作为Vsense。片外控制器812经由引脚816提供控制信号以控制哪个传感器电路702被传感信号生成器804选择。将所选择的传感信号于片外控制器812的输出814处提供到稳压源104。在一些实施例中,传感信号生成器804和片外控制器812可以包括图7中所示的沿该图中所示分隔线分隔的传感信号生成器704。
参照图9,在一些实施例中,集成电路器件900可以包括放置在该集成电路器件中不同区域的数个速度传感电路132。由每个速度传感电路132产生的传感信号馈入选择器902。控制器904可以从到来的传感信号中选择适当的传感信号并且输出所选择的传感信号作为引脚114上的Vsense。控制器904可以包括诸如上面解释的决定逻辑以通过速度传感电路决定用于输出传感信号Vsense。在一些实施例中,控制器904可以是片外控制器。
参照图10,在一些实施例中,集成电路器件1000可以包括放置在该集成电路器件中不同区域的数个速度传感电路132。可以将每个速度传感电路132所产生的传感信号输出到各自的输出引脚114a、114b、114c。可以将每个传感信号Vsense1、Vsense2、Vsense3同时提供到片外选择器1002。接着,可以在片外选择器1002的输出1004上提供所选择的传感信号。
如这里的描述中和各权利要求中所使用,除非上下文中明确指示,否则“a(一个)”、“an(一个)”和“该”包括复数个指代。同样,如这里的描述中和各权利要求中所使用,除非上下文中明确指示,否则“中”的含义包括“内”和“上”。
上面的描述示出本公开的各种实施例、以及可以如何实施它们的各方面的各示例。上面的示例和实施例不应当被认为是仅有的实施例,并且被介绍来说明如下面的权利要求所定义的本公开的灵活性和优点。基于上面的公开内容和下面的权利要求,其它配置、实施例、实施方式和等同物对于本领域技术人员来说将是显而易见的并且可以被采用而不会背离这些权利要求的精神和范围。
Claims (20)
1.一种集成电路,包括:
电源电压输入引脚,用于从电源输入电源电压;
多个数字电路,包括数字电路;
传感信号生成器,被连接到所述数字电路并且可操作以生成表示所述数字电路的工作特性的传感信号;以及
传感信号输出引脚,用于将所述传感信号输出到所述电源,由此根据所述传感信号控制所述电源以基于所述传感信号调整所述电源电压的电平。
2.根据权利要求1所述的集成电路,其中所述数字电路的所述工作特性是工作频率,并且所述传感信号是基于所述数字电路的所述工作频率与参考频率之间的关系来确定的。
3.根据权利要求2所述的集成电路,其中所述数字电路的所述工作特性随环境温度而变化。
4.根据权利要求2所述的集成电路,其中所述参考频率是从位于片外的电路提供的。
5.根据权利要求1所述的集成电路,其中所述数字电路包括振荡电路,并且所述传感信号基于所述振荡电路的频率。
6.根据权利要求5所述的集成电路,其中所述振荡电路是环形振荡器或压控振荡器(VCO)。
7.根据权利要求1所述的集成电路,进一步包括电平移位器,所述电平移位器与所述传感信号生成器一起操作用于将所述传感信号的电平移位预定量,经移位的传感信号被提供到所述传感信号输出引脚。
8.根据权利要求7所述的集成电路,其中所述电平移位器包括乘法器电路或加法电路。
9.根据权利要求7所述的集成电路,其中所述传感信号生成器生成用于生成所述传感信号的中间传感信号,其中所述电平移位器可操作以移位所述中间传感信号。
10.根据权利要求1所述的集成电路,其中所述数字电路是第一数字电路,其中所述数字电路进一步包括第二数字电路,其中所述传感信号生成器进一步可操作以连接到所述数字电路或所述第二数字电路,其中所述传感信号表示所述数字电路或所述第二数字电路的工作特性。
11.根据权利要求1所述的集成电路,进一步包括锁相环(PLL)电路,其中所述数字电路是所述PLL的VCO部件,并且所述传感信号生成器是所述PLL的相位检测器部件。
12.一种集成电路,包括:
电压输入引脚,用于输入电源电压;
至少由所述电源电压供电的多个数字电路;
至少一个传感电路,包括:
传感器,可操作以产生时变信号;
传感信号生成器,连接到所述传感器并且可操作以生成基于所述时变信号的频率的传感信号;以及
传感信号输出引脚,将所述传感信号输出到所述电源电压的源,其中所述电源电压的电平是由所述传感信号调整的。
13.根据权利要求12所述的集成电路,进一步包括多个传感电路以及连接到所述多个传感电路的选择器,所述选择器可操作以将来自所述传感电路之一的传感信号提供到所述传感信号输出引脚。
14.根据权利要求12所述的集成电路,其中所述传感信号进一步基于所述传感器的所述时变信号的所述频率与参考频率之间的关系。
15.根据权利要求12所述的集成电路,其中所述传感器是环形振荡器或VCO。
16.根据权利要求12所述的集成电路,进一步包括电平移位器,所述电平移位器与所述传感信号生成器一起操作用于将所述传感信号移位预定量,经移位的传感信号被提供到所述传感信号输出引脚。
17.一种用于集成电路的方法,包括:
将电源的电源电压提供到来自多个数字电路的数字电路;
生成表示所述数字电路的工作特性的信号;以及
将所生成的信号提供到所述电源以基于所生成的信号改变所述电源电压的电平。
18.根据权利要求17所述的方法,其中所述数字电路的所述工作特性随所述集成电路的环境温度而变化,从而所述电源电压电平随所述环境温度而变化。
19.根据权利要求17所述的方法,其中所述数字电路是振荡电路,并且所生成的信号随所述振荡电路的频率而变化。
20.根据权利要求17所述的方法,其中所述数字电路是环形振荡器或VCO。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161554913P | 2011-11-02 | 2011-11-02 | |
US61/554,913 | 2011-11-02 | ||
PCT/US2012/062151 WO2013066754A1 (en) | 2011-11-02 | 2012-10-26 | Regulated power supply voltage for digital circuits |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104024978A true CN104024978A (zh) | 2014-09-03 |
Family
ID=47258077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201280053447.4A Pending CN104024978A (zh) | 2011-11-02 | 2012-10-26 | 用于数字电路的稳压电源电压 |
Country Status (6)
Country | Link |
---|---|
US (1) | US20130106484A1 (zh) |
EP (1) | EP2774018A1 (zh) |
KR (1) | KR20140094588A (zh) |
CN (1) | CN104024978A (zh) |
TW (1) | TWI560986B (zh) |
WO (1) | WO2013066754A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109004846A (zh) * | 2018-09-06 | 2018-12-14 | 深圳市依崇微电子科技有限公司 | 低待机功耗的数字调频电路 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9857409B2 (en) * | 2013-08-27 | 2018-01-02 | Synopsys, Inc. | Negative bias thermal instability stress testing of transistors |
CN105745593A (zh) * | 2013-12-23 | 2016-07-06 | 马维尔以色列(M.I.S.L.)有限公司 | 用于对供电电压的变化作出反应的装置和方法 |
US9236871B1 (en) * | 2014-08-15 | 2016-01-12 | Integrated Device Technology, Inc. | Digital filter for phase-locked loop integrated circuits |
US10498219B2 (en) | 2015-10-20 | 2019-12-03 | Qualcomm Incorporated | Adjusting source voltage based on operating voltage response |
TWI637269B (zh) * | 2017-12-26 | 2018-10-01 | 奇景光電股份有限公司 | 電子裝置及其操作方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101802749A (zh) * | 2007-06-04 | 2010-08-11 | Nxp股份有限公司 | 电源管理集成电路 |
US20110068855A1 (en) * | 2009-09-18 | 2011-03-24 | Renesas Electronics Corporation | Semiconductor integrated circuit device and method for controlling power supply voltage |
US20110074497A1 (en) * | 2008-04-17 | 2011-03-31 | Advantest Corporation | Power supply stabilizing circuit, electronic device and test apparatus |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2408356B (en) * | 2003-11-18 | 2005-12-28 | Motorola Inc | Method and device for regulating a voltage supply to a semiconductor device |
US20090015232A1 (en) * | 2003-11-18 | 2009-01-15 | Anton Rozen | Method and device for regulating a voltage supply to a semiconductor device |
US7577859B2 (en) * | 2004-02-20 | 2009-08-18 | International Business Machines Corporation | System and method of controlling power consumption in an electronic system by applying a uniquely determined minimum operating voltage to an integrated circuit rather than a predetermined nominal voltage selected for a family of integrated circuits |
US7129763B1 (en) * | 2004-11-08 | 2006-10-31 | Western Digital Technologies, Inc. | Adjusting power consumption of digital circuitry by generating frequency error representing error in propagation delay |
US7739531B1 (en) * | 2005-03-04 | 2010-06-15 | Nvidia Corporation | Dynamic voltage scaling |
US7652494B2 (en) * | 2005-07-01 | 2010-01-26 | Apple Inc. | Operating an integrated circuit at a minimum supply voltage |
US7449942B2 (en) * | 2006-02-28 | 2008-11-11 | International Business Machines Corporation | Intrinsic RC power distribution for noise filtering of analog supplies |
US7501867B2 (en) * | 2006-09-14 | 2009-03-10 | Rambus, Inc. | Power supply noise rejection in PLL or DLL circuits |
TW200844704A (en) * | 2007-01-02 | 2008-11-16 | Exar Corp | Apparatus and method for controlling the propagation delay of a circuit by controlling the voltage applied to the circuit |
US7973612B2 (en) * | 2009-04-26 | 2011-07-05 | Qualcomm Incorporated | Supply-regulated phase-locked loop (PLL) and method of using |
JP2011066317A (ja) * | 2009-09-18 | 2011-03-31 | Sony Corp | 半導体装置 |
JP2011159873A (ja) * | 2010-02-02 | 2011-08-18 | Renesas Electronics Corp | 半導体集積回路及びそれを備えた電圧制御装置 |
US8390367B1 (en) * | 2011-02-15 | 2013-03-05 | Western Digital Technologies, Inc. | Ensuring minimum gate speed during startup of gate speed regulator |
US8362848B2 (en) * | 2011-04-07 | 2013-01-29 | Qualcomm Incorporated | Supply-regulated VCO architecture |
-
2012
- 2012-10-26 CN CN201280053447.4A patent/CN104024978A/zh active Pending
- 2012-10-26 EP EP12791890.2A patent/EP2774018A1/en not_active Withdrawn
- 2012-10-26 KR KR1020147014838A patent/KR20140094588A/ko not_active Application Discontinuation
- 2012-10-26 US US13/661,946 patent/US20130106484A1/en not_active Abandoned
- 2012-10-26 WO PCT/US2012/062151 patent/WO2013066754A1/en active Application Filing
- 2012-11-02 TW TW101140714A patent/TWI560986B/zh not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101802749A (zh) * | 2007-06-04 | 2010-08-11 | Nxp股份有限公司 | 电源管理集成电路 |
US20110074497A1 (en) * | 2008-04-17 | 2011-03-31 | Advantest Corporation | Power supply stabilizing circuit, electronic device and test apparatus |
US20110068855A1 (en) * | 2009-09-18 | 2011-03-24 | Renesas Electronics Corporation | Semiconductor integrated circuit device and method for controlling power supply voltage |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109004846A (zh) * | 2018-09-06 | 2018-12-14 | 深圳市依崇微电子科技有限公司 | 低待机功耗的数字调频电路 |
CN109004846B (zh) * | 2018-09-06 | 2020-08-21 | 深圳市依崇微电子科技有限公司 | 低待机功耗的数字调频电路 |
Also Published As
Publication number | Publication date |
---|---|
KR20140094588A (ko) | 2014-07-30 |
US20130106484A1 (en) | 2013-05-02 |
TW201334386A (zh) | 2013-08-16 |
TWI560986B (en) | 2016-12-01 |
WO2013066754A1 (en) | 2013-05-10 |
EP2774018A1 (en) | 2014-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104024978A (zh) | 用于数字电路的稳压电源电压 | |
CN101711457B (zh) | 用于高频dc-dc转换器的通用和容错多相数字pwm控制器 | |
CN107534444B (zh) | 为锁相环生成可重构的小数分频频率 | |
WO1995016307A1 (en) | Clock phase shifting method and apparatus | |
CN102971967B (zh) | 数字锁频环 | |
US11962313B2 (en) | Adaptive DCO VF curve slope control | |
CN101944911B (zh) | 锁相环电路 | |
US10469090B1 (en) | Inverter-based filter biasing with ring oscillator-based supply regulation | |
CN107017880A (zh) | 频率锁定电压调节回路 | |
US6489817B1 (en) | Clock divider using positive and negative edge triggered state machines | |
US9146568B2 (en) | Power supply voltage regulating apparatus, integrated circuit, and electronic apparatus | |
JP6872852B2 (ja) | Pll回路および電子回路 | |
CN105187052B (zh) | 一种可编程小数分频电路 | |
Albea et al. | Architecture and robust control of a digital frequency-locked loop for fine-grain dynamic voltage and frequency scaling in globally asynchronous locally synchronous structures | |
Huang et al. | Cell-based delay locked loop compiler | |
JP4645734B2 (ja) | パルス遅延回路およびa/d変換回路 | |
US8610511B1 (en) | High-frequency digitally controlled oscillator | |
Panda et al. | Design of a novel current starved VCO via constrained geometric programming | |
CN101111812A (zh) | 分数与整数纯数字可编程时钟发生器 | |
CN100379150C (zh) | 电压控制振荡器及使用其的电子系统 | |
CN107425849A (zh) | 一种可锁相恒定频率的多相操作电路 | |
CN103746691B (zh) | 一种时钟信号控制系统及方法 | |
EP3675361A1 (en) | Phase difference generator error compensation method of digital frequency generator | |
US20080180182A1 (en) | Delay unit | |
Tsimpos et al. | A low-power frequency multiplier for multi-GHz applications |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140903 |