CN103853686A - 服务器 - Google Patents

服务器 Download PDF

Info

Publication number
CN103853686A
CN103853686A CN201210501412.4A CN201210501412A CN103853686A CN 103853686 A CN103853686 A CN 103853686A CN 201210501412 A CN201210501412 A CN 201210501412A CN 103853686 A CN103853686 A CN 103853686A
Authority
CN
China
Prior art keywords
motherboard
connector
central processing
processing unit
express passway
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201210501412.4A
Other languages
English (en)
Inventor
孙彦龙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Pudong Technology Corp
Inventec Corp
Original Assignee
Inventec Pudong Technology Corp
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Pudong Technology Corp, Inventec Corp filed Critical Inventec Pudong Technology Corp
Priority to CN201210501412.4A priority Critical patent/CN103853686A/zh
Priority to US13/775,551 priority patent/US9189245B2/en
Publication of CN103853686A publication Critical patent/CN103853686A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • G06F1/184Mounting of motherboards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4405Initialisation of multiprocessor systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Power Sources (AREA)
  • Stored Programmes (AREA)

Abstract

本发明揭露一种服务器,具有一第一主机板模块,而第一主机板模块还包括一第一主机板、一第一中央处理器、一第一内存模块、一芯片组、多个输入输出单元、一基本输入输出系统单元以及一第一快速通道互联(QPI)连接器。第一中央处理器位于第一主机板上。第一内存模块与第一中央处理器电性连接。芯片组电性连接至第一中央处理器。多个输入输出单元电性连接至芯片组。基本输入输出系统单元,电性连接至芯片组。第一快速通道互联连接器电性连接至第一中央处理器,并用于连接一第二主机板模块。

Description

服务器
技术领域
本发明是有关于一种服务器,且特别是有关于一种使用于服务器系统的主机板,其中此主机板是由多个主机板模块所构成。
背景技术
在计算机的普及再加上网络技术的迅速发展下,网络以成为快速获取数据的重要媒介,并可以提供多样化的信息服务。于是,目前网络的大量的使用,使得网络相关业者必须添购许多的服务器以充分的提供使用者的需求。
传统服务器主机板的设计,有仅设置单颗中央处理器的,亦有设置多颗中央处理器的。其中,设置有多颗中央处理器的主机板,虽可同时进行多样的处理程序,但成本高。因此在成本的考虑下,多数业者在网络建制初期,一般仅先购买单颗中央处理器的主机板,直至需求增加,主机板处理速度不符需求时,再进行换购为多颗中央处理器的主机板。由于主机板间的不相容性,因此原本仅具单颗中央处理器的主机板仅能以丢弃处理,造成无形的浪费。
发明内容
因此,本发明的一目的即是在提供一种服务器,尤其是用于一服务器的模块化主机板,其中每一主机板模块均具有至少一中央处理器。各主机板模块可耦接在一起,来扩增中央处理器数目。
本发明的一方面是在提供一种服务器,具有一第一主机板模块以及一第二主机板模块。第一主机板模块还具有一第一主机板、一第一中央处理器、一第一内存模块、一芯片组、多个输入输出单元、一基本输入输出系统单元以及一第一快速通道互联(QPI)连接器。其中,第一中央处理器位于第一主机板上。第一内存模块与第一中央处理器电性连接。芯片组电性连接至第一中央处理器。多个输入输出单元电性连接至芯片组。基本输入输出系统单元电性连接至芯片组。而第一快速通道互联连接器则是通过一快速通道互连总线电性连接至第一中央处理器。而第二主机板模块还具有一第二主机板、一第二中央处理器、至少一第二内存模块以及一第二快速通道互联(QPI)连接器。其中,第二中央处理器位于此第二主机板上。第二内存模块与第二中央处理器电性连接。第二快速通道互联连接器则是通过一快速通道互连总线电性连接至第二中央处理器。其中,通过第一快速通道互连连接器与第二快速通道互连连接器的电性连接,第二主机板可拆卸地连接于第一主机板上。
在一实施例中,若第二主机板未连接于第一主机板上,当服务器开机时,基本输出输入单元初始化第一中央处理器、第一内存模块与输入输出单元,并将服务器设于第一模式。当服务器运作于该第一模式时,第一中央处理器处理输入输出单元通过输入输出单元发送的数据处理请求任务。
在一实施例中,若第二主机板连接于第一主机板上,当服务器开机时,基本输出输入单元检测到第二中央处理器的存在,会初始化第一中央处理器、第一内存模块、第二中央处理器、第二内存模块与输入输出单元,并将服务器设于第二模式。当服务器运作于第二模式时,第一中央处理器接受这些输入输出单元通过输入输出单元发送的数据处理请求任务,并通过快速通道互联总线分配一部分数据处理请求任务至第二中央处理器,第二中央处理器处理完此一部分数据处理请求任务后,将结果数据通过第一中央处理器发送至对应的输入输出单元。
在一实施例中,第二主机板模块还包括一电性连接至第二中央处理器的快捷外设互联标准单元(PCIE),服务器运作于第二模式时,第一中央处理器通过快速通道互联总线分配另一部分数据处理请求任务至第二中央处理器,第二中央处理器处理完此部分数据处理请求任务后,将结果数据发送至该快捷外设互联标准单元。
在一实施例中,第一主机板模块还包括一电源输出连接器,第二主机板模块包括一对应的电源输入连接器,当第二主机板连接于第一主机板上时,电源输出连接器与电源输入连接器电性连接,第二主机板模块内的第二中央处理器与第二内存模块通过电源输入连接器获得电能。
在一实施例中,第二主机板模块还包括一传感器元件与一第二传感信号连接器,而第一主机板模块还包括一对应的第一传感信号连接器,当第二主机板连接于第一主机板上时,第一传感信号连接器与第二传感信号连接器电性连接。当服务器开机时,基本输出输入单元通过第一传感信号连接器、第二传感信号连接器初始化传感器元件,并于服务器运行过程中收集传感器元件信息。
在一实施例中,第二主机板模块还包括一传感器元件与一第二传感信号连接器,第一主机板模块还包括一基本管理控制器(ILO)和一对应的第一传感信号连接器。当第二主机板连接于第一主机板上时,第一传感信号连接器与第二传感信号连接器电性连接,基本管理控制器检测到传感器元件的存在,并使传感器元件开始工作,基本管理控制器通过第一传感信号连接器与第二传感信号连接器收集传感器元件信息。
在一实施例中,第二中央处理器与第二内存模块位于第二主机板的第一面,第二快速通道互联连接器位于第二主机板相对于该第一面的第二面。第一中央处理器、第一内存模块与第一快速通道互联连接器位于第一主机板的同一面。当第一快速通道互联连接器与第二快速通道互联连接器相互连接后,第二主机板平行地设置于第一主机板上方。
在一实施例中,第二主机板的第二面还设置有多个支撑柱,此些支撑柱被固定于第一主机板而使第二主机板架设于第一主机板上。此些支撑柱中至少一为中空,当中空支撑柱被固定于第一主机板时,第一快速通道互联连接器与第二快速通道互联连接器在支撑柱内相互连接。
本发明的另一方面是在提供一种服务器,具有一第一主机板模块。第一主机板模块还具有一第一主机板、一第一中央处理器、一第一内存模块、一芯片组、多个输入输出单元、一基本输入输出系统单元以及一第一快速通道互联(QPI)连接器。其中,第一中央处理器位于第一主机板上。第一内存模块与第一中央处理器电性连接。芯片组电性连接至第一中央处理器。多个输入输出单元电性连接至芯片组。基本输入输出系统单元电性连接至芯片组。而第一快速通道互联连接器则是通过一快速通道互连总线电性连接至第一中央处理器,并用于连接一第二主机板模块。当服务器运行时,第一中央处理器接受这些输入输出单元通过输入输出单元发送的数据处理请求任务,并通过快速通道互联总线分配一部分数据处理请求任务至第二主机板模块,第二主机板模块处理完一部分数据处理请求任务后,将结果数据通过第一中央处理器发送至对应的输入输出单元。
由上述本发明实施方式可知,应用本发明具有下列优点。在一服务器中,若主机板处理速度不符需求时,可通过额外耦接一主机板模块,来扩增中央处理器数目。此外,若其中一个中央处理器损坏时,可通过抽换主机板模块来进行修复,而不需将主机板整个丢弃,可大幅降低成本。
附图说明
为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:
图1绘示依照本发明一实施方式的服务器方块图;
图2A所示为根据一实施例第一主机板模块与第二主机板模块组立完成后的概略侧视图;
图2B所示为根据另一实施例第一主机板模块与第二主机板模块组立完成后的概略侧视图。
【主要元件符号说明】
10 服务器
100 第一主机板模块
101 第一主机板
102 第一中央处理器
103 第一内存模块
104 芯片组
105 输入输出单元
106 基本输入输出系统单元
107 第一快速通道互联连接器
108 电源输出连接器
109 第一传感信号连接器
110 基本管理控制器
111 快速通道互连总线
200 第二主机板模块
201 第二主机板
202 第二中央处理器
203 第二内存模块
204 第二快速通道互联连接器
205 快捷外设互联标准单元
206 电源输入连接器
207 传感器元件
208 第二传感信号连接器
209 快速通道互连总线
300和301 支撑柱
1011和2011 第一面
1012和2012 第二面
具体实施方式
以下为本发明较佳具体实施例以所附附图加以详细说明,下列的说明及附图使用相同的参考数字以表示相同或类似元件,并且在重复描述相同或类似元件时则予省略。
请参照图1,其绘示依照本发明一实施方式的服务器方块图。其中,服务器10具有一第一主机板模块100以及一第二主机板模块200。然,值得注意的是,本实施例是以两主机板模块为例来说明本发明的应用,但在其他实施例中,服务器10所具有的主机板模块不以两个为限。
第一主机板模块100,还包括有一第一主机板101、一第一中央处理器102、至少一第一内存模块103、一芯片组104、多个输入输出单元105、一基本输入输出系统(Basic Input/Output System,BIOS)单元106以及一第一快速通道互联(Quick Path Interconnect,QPI)连接器107。其中,第一中央处理器102位于第一主机板101上。第一内存模块103与第一中央处理器102电性连接,在本实施例中,第一内存模块103为一记忆体,用以储存第一中央处理器102执行时所需要的参数。芯片组104电性连接至第一中央处理器102。而多个输入输出单元105电性连接至芯片组104。在本实施例中,芯片组104,例如为一南/北桥晶片组,作为此多个输入输出单元105与第一中央处理器102间的信号转换之用。一基本输入输出系统(BIOS)单元电性连接至该芯片组104,当在系统电源开启时,用以将系统初始化。而第一快速通道互联连接器107则是通过一快速通道互连总线111电性连接至第一中央处理器102。
而第二主机板模块200还具有一第二主机板201、一第二中央处理器202、至少一第二内存模块203以及一第二快速通道互联(Quick Path Interconnect,QPI)连接器204。其中,第二中央处理器202位于此第二主机板201上。第二内存模块203与第二中央处理器202电性连接,在本实施例中,第二内存模块203为一记忆体,用以储存第二中央处理器202执行时所需要的参数。第二快速通道互联连接器204则是通过一快速通道互连总线209电性连接至第二中央处理器202。其中,通过第一快速通道互连连接器107与第二快速通道互连连接器204的电性连接,第二主机板201可拆卸地连接于第一主机板101上,也就是说,第一主机板模块100与电性连接的第二主机板模块200,共同作为服务器10的主机板。因此,在此架构下,服务器10的主机板将具有两中央处理器,第一中央处理器102和第二中央处理器202。反之,若第二主机板201未连接于第一主机板101上,则仅由第一主机板模块100作为服务器10的主机板。因此,在此架构下,服务器10的主机板将仅具有一中央处理器,第一中央处理器102。换言之,在本发明的架构下,可通过电性连接更多的主机板模块来扩增服务器10主机板上的中央处理器数目,亦或是将原本连接在一起的部分主机板模块拆卸,来减少服务器10主机板上的中央处理器数目。依此,可更弹性的配合使用上需求来安排中央处理器数目,避免不必要的浪费。
在一实施例中,当第二主机板202未连接于第一主机板102上时,服务器10的主机板为仅具有第一中央处理器102的第一主机板模块100。因此,当服务器10开机时,基本输入输出系统单元106将仅对第一中央处理器102、第一内存模块103与此多个输入输出单元105进行初始化,并将服务器10的运算模式设在第一模式。而当服务器10运作于此第一模式下时,各输入输出单元可通过对应的输入输出单元105发出数据处理的请求任务信号,并由芯片组104将此请求任务信号进行信号转换后传送给第一中央处理器102进行处理。
而在另一实施例中,当第二主机板201电性连接于第一主机板101上共同作为服务器10的主机板时,服务器10的主机板为具有两中央处理器,第一中央处理器102和第二中央处理器202,的第一主机板模块100和第二主机板模块200。因此,当服务器10开机时,基本输入输出系统单元106将检测到第二中央处理器202的存在,因此将不仅对第一中央处理器102、第一内存模块103与此多个输入输出单元105进行初始化,更将对第二中央处理器202和第二内存模块203进行初始化,同时将服务器10的运算模式设在第二模式。而当服务器10运作于此第二模式下时,输入输出单元可通过对应的输入输出单元105发出数据处理的请求任务信号,而由芯片组104将此请求任务信号进行信号转换后传送给第一中央处理器102进行处理。在此架构下,由于具有第二中央处理器202,因此第一中央处理器102可通过快速通道互连总线111、第一快速通道互联连接器107、第二快速通道互联连接器204和快速通道互连总线209,将一部分的数据处理请求任务分配至第二中央处理器202,并在第二中央处理器202处理完此部分的数据处理请求任务后,将处理完后的结果数据再次通过快速通道互连总线209、第二快速通道互联连接器204和第一快速通道互联连接器107以及快速通道互连总线111回传给第一中央处理器102,由第一中央处理器102将此处理完后的结果数据发送至提出请求的输入输出单元。
此外,在另一实施例中,第二主机板模块200还包括有一电性连接至第二中央处理器202的快捷外设互联标准(Peripheral Component InterconnectExpress,PCIE)单元205,用以外接一周边设备。而当服务器10运作于第二模式,且第一中央处理器102通过快速通道互连总线111、第一快速通道互联连接器107、第二快速通道互联连接器204和快速通道互连总线209,将一部分的数据处理请求任务分配至第二中央处理器202后。在第二中央处理器202处理完此部分的数据处理请求任务后,第二中央处理器202可将处理完后所产生的结果数据,直接发送至快捷外设互联标准单元205来传给对应的周边设备。
此外,在第一主机板模块100上会设置一电源输出连接器108,而第二主机板模块200会设置一对应的电源输入连接器206,借以提供第二主机板模块200所需的电源。也就是说,当第二主机板201连接于第一主机板101上时,电源输出连接器108与电源输入连接器206电性连接,使得第二主机板模块200内的第二中央处理器202与第二内存模块203可通过电源输入连接器206从第一主机板模块100处获得电源。
在再一实施例中,第二主机板模块200还可设置至少一传感器元件207来感知外界的信息,同时设置一第二传感信号连接器208,来将感知的外界信息传送到第一主机板模块100。其中,传感器元件207,例如为一温度或一湿度传感器元件。而第一主机板模块100为接收传感器元件207所感知的外界信息,于第一主机板模块100上会设置一对应的第一传感信号连接器109,来与第二传感信号连接器208进行电性连接。在一实施例中,当第二主机板201电性连接于第一主机板101上时,第一传感信号连接器109与第二传感信号连接器208电性连接。且当服务器10开机时,基本输入输出系统单元106检测到传感器元件207的存在,会通过第一传感信号连接器109和第二传感信号连接器208来初始化传感器元件207,使得传感器元件207可于服务器10运行过程中感测外界信息,并由服务器10进行对应处理。在另一实施例中,第一主机板模块100中还可设置一基本管理控制器(Integrated Lights-Out,ILO)110,在此架构下,当第二主机板201电性连接于第一主机板101上时,第一传感信号连接器109与第二传感信号连接器208电性连接,基本管理控制器110检测到传感器元件207的存在,会控制此传感器元件207开始工作,来感知外界的信息,并通过第一传感信号连接器109和第二传感信号连接器208,将传感器元件207工作过程中收集到的外界信息,送回基本管理控制器110进行对应处理。其中,设置于第一主机板模块100上的电源输出连接器108,以及第一快速通道互连连接器107可设置于同一连接器内。而设置于第二主机板模块200上的电源输入连接器206,以及第二快速通道互连连接器204可设置于同一连接器内。
参阅图2A所示为根据一实施例第一主机板模块与第二主机板模块组立完成后的概略侧视图。其中为说明方便,主机板上仅绘出部分必要元件,然,一熟悉此项技术者,当可根据本发明的说明,将其他的元件安置于主机板上。根据本实施例,第二主机板201具有一第一面2011和相对于此第一面2011的一第二面2012。其中,第二中央处理器202与第二内存模块203位于第二主机板201的第一面2011上,第二快速通道互连连接器204和电源输入连接器206位于第二主机板201的第二面2012上。第一主机板101亦具有一第一面1011和相对于此第一面1011的一第二面1012,其中第一主机板101的第一面1011面对第二主机板201的第二面2012。第一中央处理器102、第一内存模块103、电源输出连接器108与第一快速通道互连连接器107位于第一主机板101的第一面1011上。且第二快速通道互连连接器204和第一快速通道互连连接器107是面对面设置,使得当第一快速通道互连连接器106与第二快速通道互连连接器204相互连接后,第二主机板201会平行地设置于第一主机板101的上方。
参阅图2B所示为根据另一实施例第一主机板模块与第二主机板模块组立完成后的概略侧视图。在此实施例中,第二主机板201的第二面2012上还可设置有多个支撑柱300和301。当第一主机板模块101和第二主机板模块201进行电性连接时,支撑柱300和301被固定于第一主机板101的第一面1011上而使得第二主机板201架设于第一主机板101上。其中,支撑柱300可为一中空结构,第二快速通道互连连接器204设置于此中空结构中,当支撑柱300被固定于第一主机板101的第一面1011时,第二快速通道互连连接器204和第一快速通道互连连接器107在此支撑柱300内相互连接。在另一实施例中,支撑柱301亦可为一中空结构,电源输入连接器206设置于此中空结构中,当支撑柱301被固定于第一主机板101的第一面1011时,电源输入连接器206和电源输出连接器108在此支撑柱301内相互连接。
由上述本发明实施方式可知,应用本发明具有下列优点。在一服务器中,若主机板处理速度不符需求时,可通过额外耦接一主机板模块,来扩增中央处理器数目。此外,若其中一个中央处理器损坏时,可通过抽换主机板模块来进行修复,而不需将主机板整个丢弃,可大幅降低成本。
虽然本发明已以实施方式揭露如上,然其并非用以限定本发明,任何熟悉此技艺者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视所附的权利要求书所界定的范围为准。

Claims (19)

1.一种服务器,其特征在于,包括:
一第一主机板模块,包括:
一第一主机板,以及位于该第一主机板上的一第一中央处理器;
至少一第一内存模块,与该第一中央处理器电性连接;
一芯片组,电性连接至该第一中央处理器;
多个输入输出单元,电性连接至该芯片组;
一基本输入输出系统单元,电性连接至该芯片组;
一第一快速通道互联连接器,通过一快速通道互联总线电性连接至该第一中央处理器;
一第二主机板模块,包括:
一第二主机板,以及位于该第二主机板上的一第二中央处理器;
至少一第二内存模块,与该第一中央处理器电性连接;
一第二快速通道互联连接器,通过一快速通道互联总线电性连接至该第二中央处理器;
其中,通过该第一快速通道互联连接器与该第二快速通道互联连接器的连接,该第二主机板可拆卸地连接于该第一主机板上;
其中若该第二主机板未连接于该第一主机板上时,
该服务器开机时,该基本输出输入单元初始化该第一中央处理器、该第一内存模块与所述多个输入输出单元,并将该服务器设于第一模式;
该服务器运作于该第一模式时,该第一中央处理器处理所述多个输入输出单元通过该输入输出单元发送的数据处理请求任务;
若该第二主机板连接于该第一主机板上时,
该服务器开机时,该基本输出输入单元检测到该第二中央处理器的存在,初始化该第一中央处理器、该第一内存模块、该第二中央处理器、该第二内存模块与所述多个输入输出单元,并将该服务器设于第二模式;
该服务器运作于该第二模式时,该第一中央处理器接受所述多个输入输出单元通过该输入输出单元发送的数据处理请求任务,并通过快速通道互联总线分配一部分数据处理请求任务至该第二中央处理器,该第二中央处理器处理完该一部分数据处理请求任务后,将结果数据通过该第一中央处理器发送至对应的输入输出单元。
2.根据权利要求1所述的服务器,其特征在于,该第二主机板模块还包括一电性连接至该第二中央处理器的快捷外设互联标准单元,该服务器运作于该第二模式时,该第一中央处理器通过快速通道互联总线分配另一部分数据处理请求任务至该第二中央处理器,该第二中央处理器处理完该另一部分数据处理请求任务后,将结果数据发送至该快捷外设互联标准单元。
3.根据权利要求1所述的服务器,其特征在于,该第一主机板模块还包括一电源输出连接器,该第二主机板模块包括一对应的电源输入连接器,当第二主机板连接于该第一主机板上时,该电源输出连接器与该电源输入连接器电性连接,该第二主机板模块内的第二中央处理器与该至少一第二内存模块通过该电源输入连接器获得电能。
4.根据权利要求3所述的服务器,其特征在于,该第二主机板模块还包括:
至少一传感器元件与一第二传感信号连接器,该第一主机板模块还包括一对应的第一传感信号连接器,当第二主机板连接于该第一主机板上时,该第一传感信号连接器与该第二传感信号连接器电性连接;
该服务器开机时,该基本输出输入单元通过该第一传感信号连接器、该第二传感信号连接器初始化该传感器元件,并于服务器运行过程中采集该传感器元件信息。
5.根据权利要求3所述的服务器,其特征在于,该第二主机板模块还包括:
至少一传感器元件与一第二传感信号连接器,该第一主机板模块还包括一基板管理控制器,一对应的第一传感信号连接器;
当该第二主机板连接于该第一主机板上时,该第一传感信号连接器与该第二传感信号连接器电性连接,该基本管理控制器检测到该传感器元件的存在,并使该传感器元件开始工作,该基本管理控制器通过该第一传感信号连接器与该第二传感信号连接器采集该传感器元件信息。
6.根据权利要求5所述的服务器,其特征在于,该电源输出连接器与该第一快速通道互联连接器、该电源输入连接器与该第二快速通道互联连接器分别设置于同一连接器内。
7.根据权利要求3所述的服务器,其特征在于:
该第二中央处理器与该至少一第二内存模块位于该第二主机板的第一面,该第二快速通道互联连接器位于该第二主机板相对于该第一面的第二面;
该第一中央处理器、该至少一第一内存模块与该第一快速通道互联连接器位于该第一主机板的同一面;
当该第一快速通道互联连接器与该第二快速通道互联连接器相互连接后,该第二主机板平行地设置于该第一主机板上方。
8.根据权利要求7所述的服务器,其特征在于,该电源输入连接器也位于该第二主机板的第二面,该电源输出连接器与该第一快速通道互联连接器位于该第一主机板的同一面。
9.根据权利要求8所述的服务器,其特征在于,该第二主机板的第二面设置有多个支撑柱,所述多个支撑柱被固定于该第一主机板而使该第二主机板架设与该第一主机板上;
所述多个支撑柱至少之一为中空,当该中空支撑柱被固定于该第一主机板时,该第一快速通道互联连接器与该第二快速通道互联连接器在该支撑柱内相互连接。
10.一种服务器,其特征在于,包括:
一第一主机板模块,包括:
一第一主机板,以及位于该第一主机板上的一第一中央处理器;
至少一第一内存模块,与该第一中央处理器电性连接;
一芯片组,电性连接至该第一中央处理器;
多个输入输出单元,电性连接至该芯片组;
一基本输入输出系统单元,电性连接至该芯片组;
一第一快速通道互联连接器,通过一快速通道互联总线电性连接至该第一中央处理器,用于连接一第二主机板模块,当该服务器运行时,该第一中央处理器接受所述多个输入输出单元通过该输入输出单元发送的数据处理请求任务,并通过快速通道互联总线分配一部分数据处理请求任务至该第二主机板模块,该第二主机板模块处理完该一部分数据处理请求任务后,将结果数据通过该第一中央处理器发送至对应的输入输出单元。
11.根据权利要求10所述的服务器,其特征在于,第二主机板模块包括:
一第二主机板,以及位于该第二主机板上的一第二中央处理器;
至少一第二内存模块,与该第一中央处理器电性连接;
一第二快速通道互联连接器,通过一快速通道互联总线电性连接至该第二中央处理器;
其中,通过该第一快速通道互联连接器与该第二快速通道互联连接器的连接,该第二主机板可拆卸地连接于该第一主机板上;
若该第二主机板未连接于该第一主机板上:
该服务器开机时,该基本输出输入单元初始化该第一中央处理器、该第一内存模块与所述多个输入输出单元,并将该服务器设于第一模式;
该服务器运作于该第一模式时,该第一中央处理器处理所述多个输入输出单元通过该输入输出单元发送的数据处理请求任务;
若该第二主机板连接于该第一主机板上:
该服务器开机时,该基本输出输入单元检测到该第二中央处理器的存在,初始化该第一中央处理器、该第一内存模块、该第二中央处理器、该第二内存模块与所述多个输入输出单元,并将该服务器设于第二模式;
该服务器运作于该第二模式时,该第一中央处理器接受所述多个输入输出单元通过该输入输出单元发送的数据处理请求任务,并通过快速通道互联总线分配一部分数据处理请求任务至该第二中央处理器,该第二中央处理器处理完该一部分数据处理请求任务后,将结果数据通过该第一中央处理器发送至对应的输入输出单元。
12.根据权利要求11所述的服务器,其特征在于,该第二主机板模块还包括一电性连接至该第二中央处理器的快捷外设互联标准单元,该服务器运作于该第二模式时,该第一中央处理器通过快速通道互联总线分配另一部分数据处理请求任务至该第二中央处理器,该第二中央处理器处理完该另一部分数据处理请求任务后,将结果数据发送至该快捷外设互联标准单元。
13.根据权利要求11所述的服务器,其特征在于,该第一主机板模块还包括一电源输出连接器,该第二主机板模块包括一对应的电源输入连接器,当第二主机板连接于该第一主机板上时,该电源输出连接器与该电源输入连接器电性连接,该第二主机板模块内的第二中央处理器与该至少一第二内存模块通过该电源输入连接器获得电能。
14.根据权利要求13所述的服务器,其特征在于,
该第二主机板模块还包括至少一传感器元件与一第二传感信号连接器,该第一主机板模块还包括一对应的第一传感信号连接器,当第二主机板连接于该第一主机板上时,该第一传感信号连接器与该第二传感信号连接器电性连接;
该服务器开机时,该基本输出输入单元通过该第一传感信号连接器、该第二传感信号连接器初始化该传感器元件,并于服务器运行过程中采集该传感器元件信息。
15.根据权利要求13所述的服务器,其特征在于,
该第二主机板模块还包括至少一传感器元件与一第二传感信号连接器,该第一主机板模块还包括一基本管理控制器,一对应的第一传感信号连接器;
当第二主机板连接于该第一主机板上时,该第一传感信号连接器与该第二传感信号连接器电性连接,该基本管理控制器检测到该传感器元件的存在,并使该传感器元件开始工作,该基本管理控制器通过该第一传感信号连接器与该第二传感信号连接器采集该传感器元件信息。
16.根据权利要求15所述的服务器,其特征在于,该电源输出连接器与该第一快速通道互联连接器、该电源输入连接器与该第二快速通道互联连接器分别设置于同一连接器内。
17.根据权利要求13所述的服务器,其特征在于,
该第二中央处理器与该至少一第二内存模块位于该第二主机板的第一面,该第二快速通道互联连接器位于该第二主机板相对于该第一面的第二面;
该第一中央处理器、该至少一第一内存模块与该第一快速通道互联连接器位于该第一主机板的同一面;
当该第一快速通道互联连接器与该第二快速通道互联连接器相互连接后,该第二主机板平行地设置于该第一主机板上方。
18.根据权利要求17所述的服务器,其特征在于,该电源输入连接器也位于该第二主机板的第二面,该电源输出连接器与该第一快速通道互联连接器位于该第一主机板的同一面。
19.根据权利要求18所述的服务器,其特征在于,该第二主机板的第二面设置有多个支撑柱,所述多个支撑柱被固定于该第一主机板而使该第二主机板架设与该第一主机板上;
所述多个支撑柱至少之一为中空,当该中空支撑柱被固定于该第一主机板时,该第一快速通道互联连接器与该第二快速通道互联连接器在该支撑柱内相互连接。
CN201210501412.4A 2012-11-30 2012-11-30 服务器 Pending CN103853686A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201210501412.4A CN103853686A (zh) 2012-11-30 2012-11-30 服务器
US13/775,551 US9189245B2 (en) 2012-11-30 2013-02-25 Motherboard in a server

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210501412.4A CN103853686A (zh) 2012-11-30 2012-11-30 服务器

Publications (1)

Publication Number Publication Date
CN103853686A true CN103853686A (zh) 2014-06-11

Family

ID=50826699

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210501412.4A Pending CN103853686A (zh) 2012-11-30 2012-11-30 服务器

Country Status (2)

Country Link
US (1) US9189245B2 (zh)
CN (1) CN103853686A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108984452A (zh) * 2018-07-06 2018-12-11 郑州云海信息技术有限公司 一种gpu服务器及其扩展系统
CN109726159A (zh) * 2017-10-30 2019-05-07 纬创资通股份有限公司 连接模块
CN109739797A (zh) * 2018-12-28 2019-05-10 联想(北京)有限公司 一种电子设备
WO2022262488A1 (zh) * 2021-06-18 2022-12-22 华为技术有限公司 层叠互连架构和电子设备

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9173304B2 (en) * 2013-07-18 2015-10-27 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Vertical blindmate scaling of identical system boards
TWI644214B (zh) * 2017-05-12 2018-12-11 神雲科技股份有限公司 快速週邊組件互連介面卡的初始化方法
CN110763359A (zh) * 2019-10-29 2020-02-07 英业达科技有限公司 温度感测装置及服务器
CN113806147B (zh) * 2020-06-15 2023-07-14 英业达科技有限公司 背板测试系统及其方法
CN114661109B (zh) * 2022-03-25 2023-04-28 苏州浪潮智能科技有限公司 一种多路跨节点信号互联结构

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040024893A1 (en) * 2002-07-31 2004-02-05 International Business Machines Corporation Distributed protocol processing in a data processing system
CN200993781Y (zh) * 2006-04-29 2007-12-19 华为技术有限公司 一种多处理器互连的计算机
CN101324874A (zh) * 2007-06-15 2008-12-17 华硕电脑股份有限公司 具有处理器扩展装置的计算机系统
CN102301363A (zh) * 2011-06-30 2011-12-28 华为技术有限公司 数据处理节点、系统及方法
US20120030457A1 (en) * 2005-06-30 2012-02-02 Intel Corporation Offloading the processing of a network protocol stack
CN102520768A (zh) * 2011-12-29 2012-06-27 曙光信息产业股份有限公司 一种刀片服务器主板及系统

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6185652B1 (en) * 1998-11-03 2001-02-06 International Business Machin Es Corporation Interrupt mechanism on NorthBay
TW201117094A (en) 2009-11-06 2011-05-16 Inventec Corp Basic input/output system capable of supporting multi-platforms and constructing method thereof
CN101872213A (zh) 2010-04-19 2010-10-27 浪潮电子信息产业股份有限公司 一种基于qpi链接架构的组合式服务器主板设计方法
TW201218931A (en) 2010-10-25 2012-05-01 Hon Hai Prec Ind Co Ltd Mainboard and electronic device employ the sam

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040024893A1 (en) * 2002-07-31 2004-02-05 International Business Machines Corporation Distributed protocol processing in a data processing system
US20120030457A1 (en) * 2005-06-30 2012-02-02 Intel Corporation Offloading the processing of a network protocol stack
CN200993781Y (zh) * 2006-04-29 2007-12-19 华为技术有限公司 一种多处理器互连的计算机
CN101324874A (zh) * 2007-06-15 2008-12-17 华硕电脑股份有限公司 具有处理器扩展装置的计算机系统
CN102301363A (zh) * 2011-06-30 2011-12-28 华为技术有限公司 数据处理节点、系统及方法
CN102520768A (zh) * 2011-12-29 2012-06-27 曙光信息产业股份有限公司 一种刀片服务器主板及系统

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109726159A (zh) * 2017-10-30 2019-05-07 纬创资通股份有限公司 连接模块
CN109726159B (zh) * 2017-10-30 2020-12-04 纬创资通股份有限公司 连接模块
CN108984452A (zh) * 2018-07-06 2018-12-11 郑州云海信息技术有限公司 一种gpu服务器及其扩展系统
CN109739797A (zh) * 2018-12-28 2019-05-10 联想(北京)有限公司 一种电子设备
WO2022262488A1 (zh) * 2021-06-18 2022-12-22 华为技术有限公司 层叠互连架构和电子设备

Also Published As

Publication number Publication date
US9189245B2 (en) 2015-11-17
US20140156986A1 (en) 2014-06-05

Similar Documents

Publication Publication Date Title
CN103853686A (zh) 服务器
CN200983158Y (zh) 一种计算机刀片服务器用刀片管理卡
US11775464B2 (en) Computer system and a computer device
CN104516434B (zh) 服务器系统
CN102724093A (zh) 一种atca机框及其ipmb连接方法
CN113872796A (zh) 服务器及其节点设备信息获取方法、装置、设备、介质
CN104049692B (zh) 一种刀片服务器
CN110362511B (zh) 一种pcie设备
CN106528469A (zh) 一种主板
CN109033009A (zh) 一种支持通用和机柜型服务器的电路板及系统
CN106371876B (zh) 产品外部程序升级的方法及系统
CN108959158A (zh) 一种基于Whitley平台的处理器板
CN104866460A (zh) 一种基于SoC的容错自适应可重构系统与方法
CN205910643U (zh) 主板和服务器
CN201805437U (zh) 基板管理控制器检测装置
CN102073607A (zh) 服务器管理系统
CN100447714C (zh) 多任务式计算机周边装置联机切换接口
CN112615739B (zh) 一种多主机应用环境下ocp3.0网卡的适配方法及系统
CN104123257A (zh) 通用串行总线装置、通信方法及计算机可读存储介质
CN209911966U (zh) 接口板装置
CN204189089U (zh) 一种服务器
CN106503369A (zh) 一种实现多种高速总线pcb链路共用的装置及其设计方法
CN203133839U (zh) 多总线嵌入式处理装置
CN102012721A (zh) 一种基于COM-Express嵌入式标准的工业计算机载板
CN201142073Y (zh) 主板电路与扩充卡

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20140611