CN103731241A - 提高通信系统频谱效率的编码系统及方法 - Google Patents

提高通信系统频谱效率的编码系统及方法 Download PDF

Info

Publication number
CN103731241A
CN103731241A CN201410030097.0A CN201410030097A CN103731241A CN 103731241 A CN103731241 A CN 103731241A CN 201410030097 A CN201410030097 A CN 201410030097A CN 103731241 A CN103731241 A CN 103731241A
Authority
CN
China
Prior art keywords
coding
data
module
output codons
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410030097.0A
Other languages
English (en)
Other versions
CN103731241B (zh
Inventor
夏文龙
周渊平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan University
Original Assignee
Sichuan University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan University filed Critical Sichuan University
Priority to CN201410030097.0A priority Critical patent/CN103731241B/zh
Publication of CN103731241A publication Critical patent/CN103731241A/zh
Application granted granted Critical
Publication of CN103731241B publication Critical patent/CN103731241B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

本发明涉及通信技术。本发明解决了现有通信系统对传输的数据速率要求高而传输带宽有限的问题,提供了一种提高通信系统频谱效率的编码系统及方法,其技术方案可概括为:提高通信系统频谱效率的编码系统,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,所述数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接。本发明的有益效果是,提高频谱效率,适用于编码系统。

Description

提高通信系统频谱效率的编码系统及方法
技术领域
本发明涉及通信技术,特别涉及通信系统编解码技术。
背景技术
随着通信技术的发展,通信系统对传输的数据速率要求也越来越高。数据高速传输的同时,占用的频道带宽也相应的增加,如何在有限的带宽内传输尽可能多的信息量是通信技术研究的关键技术之一。
为了解决传输速率和传输带宽之间的矛盾,其中的一个方法就是采用数据压缩技术降低在信道中传输的码率,从另一个角度说,在保持传输码率不变的前提下会传输更多的信息量,从而提高系统的频谱效率。压缩方法分为无损压缩和有损压缩两类,无损压缩的常用方法有哈夫曼编码、游程长度编码等;有损压缩方法在音频领域有G722、G729、AMR等压缩标准,在视频领域有MPEG4、H263、H264等压缩标准。这些方法极大的压缩了数据量,减少了信道中传输的信息,从而减小了系统传输带宽,但这些压缩标准要取得高的压缩率,算法的复杂度往往也比较高,需要消耗更多的处理时间和存储空间。
解决传输速率和传输带宽之间的矛盾的第二种有效方法是多输入多输出(MIMO)系统,这种系统通过采用多根发射天线和多根接收天线,在不增加传输频带的前提下,可以大幅提高信息传输的速率。但是多输入多输出系统在提高传输速率的同时,每根天线都需要有独立的AD和DA,因此硬件的复杂度和成本也相应增加。
发明内容
本发明的目的是要克服目前通信系统对传输的数据速率要求高而传输带宽有限的缺点,提供一种提高通信系统频谱效率的编码系统及方法。
本发明解决其技术问题,采用的技术方案是,提高通信系统频谱效率的编码系统,其特征在于,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,所述数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接;
所述数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块;
所述串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给电平位置联合编码模块;
所述电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块;
所述成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
具体的,还包括单双极性变换模块,所述串并变换模块连接通过单双极性变换模块与电平位置联合编码模块连接,所述串并变换模块输出的变换后的数据传输给单双极性变换模块进行单双极性变换,将单极性码变换为双极性码,变换完成后再传输给电平位置联合编码模块。
进一步的,所述电平位置联合编码器中,具体编码为:设输入码字为(b1,b0),编码输出码字为C0,则当b1或b0为高或低,且输出码字位置为奇位或偶位时,或当b1或b0为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字C0都为b0或b1,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字C0输出为b0或b1。
具体的,所述成型滤波模块为时域加窗滤波器,其所加窗函数为平方根升余弦窗(Square-root raised cosine)或凯撒窗(Kaiser)或海宁窗(Hanning)或汉明窗(Hamming)以及其它可以限制频谱的窗函数。
提高通信系统频谱效率的编码方法,其特征在于,包括如下步骤:
步骤1、将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码;
步骤2、将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换;
步骤3、将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码;
步骤4、对所得到的编码数据进行成型滤波后再进行发送。
具体的,步骤2与步骤3之间还包括以下步骤:
步骤5、对串行到并行变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后得到双极性数据。
进一步的,步骤3包括以下步骤:
步骤31、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤32、读入输入码字(b1,b0),判断输入码字b1为高电平还是低电平,若为高电平则进入步骤33,若为低电平则进入步骤35;
步骤33、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b0,进入步骤36,若不是则进入步骤34;
步骤34、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b0,进入步骤36;
步骤35、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b0,进入步骤36,若不是则进入步骤34;
步骤36、判断该数据段编码是否完成,若是则进入步骤37,若不是则回到步骤32;
步骤37、对编码后的数据进行插值处理;
步骤38、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
具体的,步骤3包括以下步骤:
步骤301、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤302、读入输入码字(b1,b0),判断输入码字b1为高电平还是低电平,若为高电平则进入步骤305,若为低电平则进入步骤303;
步骤303、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b0,进入步骤306,若不是则进入步骤304;
步骤304、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b0,进入步骤306;
步骤305、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b0,进入步骤306,若不是则进入步骤304;
步骤306、判断该数据段编码是否完成,若是则进入步骤307,若不是则回到步骤302;
步骤307、对编码后的数据进行插值处理;
步骤308、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
再进一步的,步骤3包括以下步骤:
步骤3A、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤3B、读入输入码字(b1,b0),判断输入码字b0为高电平还是低电平,若为高电平则进入步骤3C,若为低电平则进入步骤3E;
步骤3C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b1,进入步骤3F,若不是则进入步骤3D;
步骤3D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b1,进入步骤3F;
步骤3E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b1,进入步骤3F,若不是则进入步骤3D;
步骤3F、判断该数据段编码是否完成,若是则进入步骤3G,若不是则回到步骤3B;
步骤3G、对编码后的数据进行插值处理;
步骤3H、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
具体的,步骤3包括以下步骤:
步骤30A、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤30B、读入输入码字(b1,b0),判断输入码字b0为高电平还是低电平,若为高电平则进入步骤30E,若为低电平则进入步骤30C;
步骤30C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b1,进入步骤30F,若不是则进入步骤30D;
步骤30D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b1,进入步骤30F;
步骤30E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b1,进入步骤30F,若不是则进入步骤30D;
步骤30F、判断该数据段编码是否完成,若是则进入步骤30G,若不是则回到步骤30B;
步骤30G、对编码后的数据进行插值处理;
步骤30H、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
具体的,步骤37或步骤307或步骤3G或步骤30G中,所述插值处理中,插值的速率为大于1的整数。
本发明的有益效果是,在本发明方案中,通过上述提高通信系统频谱效率的编码系统及方法,由于编码的数据使用了自身的奇偶位置作为传输信息的一部分,从而减少编码后的数据传输位数,进而提高频谱效率。
附图说明
图1为本发明实施例中提高通信系统频谱效率的编码系统的系统框图;
图2为本发明实施例中输入数据段中二进制对应的双极性数据序列为[1,1,1,-1,1,-1,-1,-1,-1,1],分段长度M为10时,输入序列的双极性码对应的波形图;
图3为本发明是实例中输入数据段中二进制对应的双极性数据序列为[1,1,1,-1,1,-1,-1,-1,-1,1],分段长度M为10时,电平位置联合编码后的一种输出波形图;
图4为本发明是实例中输入数据段中二进制对应的双极性数据序列为[1,1,1,-1,1,-1,-1,-1,-1,1],分段长度M为10时,电平位置联合编码后的另一种输出波形图。
具体实施方式
下面结合实施例及附图,详细描述本发明的技术方案。
本发明的提高通信系统频谱效率的编码系统,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,其中,数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接;这里,数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块;串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给电平位置联合编码模块;电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块;成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
本发明的提高通信系统频谱效率的编码方法中,首先将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码,然后将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,然后将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,最后对所得到的数据进行成型滤波后再进行发送。
实施例
本发明实施例的提高通信系统频谱效率的编码系统的系统框图如图1。提高通信系统频谱效率的编码系统,包括数据输入模块、数据分段模块、串并变换模块、单双极性变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,,其中,数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,单双极性变换模块与串并变换模块连接,电平位置联合编码模块与单双极性变换模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接;其中,数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块;串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给单双极性变换模块;单双极性变换模块用于对变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后传输给电平位置联合编码模块;电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,即让编码输出数据对应的位置来携带部分信息,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块;成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
该电平位置联合编码器中,具体编码可以为:设输入码字为(b1,b0),编码输出码字为C0,则当b1或b0为高或低,且输出码字位置为奇位或偶位时,或当b1或b0为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字C0都为b0或b1,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字C0输出为b0或b1。成型滤波模块为时域加窗滤波器,其所加窗函数可以为平方根升余弦窗(Square-root raisedcosine)或凯撒窗(Kaiser)或海宁窗(Hanning)或汉明窗(Hamming)以及其它可以限制频谱的窗函数。
使用时,首先将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码,然后将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,此时可以再对串行到并行变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后得到双极性数据,然后将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,即让编码输出数据对应的位置来携带部分信息,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,最后对所得到的数据进行成型滤波后再进行发送。
这里,由于具体编码可以为:设输入码字为(b1,b0),编码输出码字为C0,则当b1或b0为高或低,且输出码字位置为奇位或偶位时,或当b1或b0为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字C0都为b0或b1,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字C0输出为b0或b1。
则电平位置联合编码的具体方法具有如下四种:
方式一,其具体步骤如下:
步骤31、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤32、读入输入码字(b1,b0),判断输入码字b1为高电平还是低电平,若为高电平则进入步骤33,若为低电平则进入步骤35;
步骤33、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b0,进入步骤36,若不是则进入步骤34;
步骤34、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b0,进入步骤36;
步骤35、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b0,进入步骤36,若不是则进入步骤34;
步骤36、判断该数据段编码是否完成,若是则进入步骤37,若不是则回到步骤32;
步骤37、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于1的整数;
步骤38、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
方式二,其具体步骤如下:
步骤301、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤302、读入输入码字(b1,b0),判断输入码字b1为高电平还是低电平,若为高电平则进入步骤305,若为低电平则进入步骤303;
步骤303、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b0,进入步骤306,若不是则进入步骤304;
步骤304、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b0,进入步骤306;
步骤305、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b0,进入步骤306,若不是则进入步骤304;
步骤306、判断该数据段编码是否完成,若是则进入步骤307,若不是则回到步骤302;
步骤307、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于1的整数;
步骤308、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
方式三,其具体步骤如下:
步骤3A、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤3B、读入输入码字(b1,b0),判断输入码字b0为高电平还是低电平,若为高电平则进入步骤3C,若为低电平则进入步骤3E;
步骤3C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b1,进入步骤3F,若不是则进入步骤3D;
步骤3D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b1,进入步骤3F;
步骤3E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b1,进入步骤3F,若不是则进入步骤3D;
步骤3F、判断该数据段编码是否完成,若是则进入步骤3G,若不是则回到步骤3B;
步骤3G、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于1的整数;
步骤3H、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
方式四,其具体步骤如下:
步骤30A、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤30B、读入输入码字(b1,b0),判断输入码字b0为高电平还是低电平,若为高电平则进入步骤30E,若为低电平则进入步骤30C;
步骤30C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b1,进入步骤30F,若不是则进入步骤30D;
步骤30D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b1,进入步骤30F;
步骤30E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b1,进入步骤30F,若不是则进入步骤30D;
步骤30F、判断该数据段编码是否完成,若是则进入步骤30G,若不是则回到步骤30B;
步骤30G、对编码后的数据进行插值处理,本步骤的插值处理中,插值的速率为大于1的整数;
步骤30H、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
具体举例说明如下:设输入数据段中二进制对应的双极性数据序列为[1,1,1,-1,1,-1,-1,-1,-1,1],分段长度M为10,进行电平位置联合编码后的输出波形参见图3及图4,图2为输入序列的双极性码对应的波形,图3为电平位置联合编码后的一种输出波形,其插入标记“0”替换为一个中间有跳变的脉冲,编码后的数据长度为8,较输入数据减少了两位;图4为电平位置联合编码后的另一种输出波形,插入标记“0”替换为0电平。

Claims (10)

1.提高通信系统频谱效率的编码系统,其特征在于,包括数据输入模块、数据分段模块、串并变换模块、电平位置联合编码模块、成型滤波模块及数据输出模块,所述数据输入模块与数据分段模块连接,数据分段模块与串并变换模块连接,串并变换模块与电平位置联合编码模块连接,成型滤波模块与电平位置联合编码模块连接,数据输出模块与成型滤波模块连接;
所述数据分段模块用于对数据输入模块输入的原始数据按照每M个比特为一组进行分段,所述M为大于2的整数,且为偶数,并将分段后的数据段传输给串并变换模块;
所述串并变换模块用于将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换,变换完成后传输给电平位置联合编码模块;
所述电平位置联合编码模块用于将两位高低电平表示的输入二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码,并将编码完成后的数据传输给成型滤波模块;
所述成型滤波模块用于对编码完成后的数据进行码元成型滤波,使输出波形的带宽限定在有限的范围内,并将成型滤波完成后的数据通过数据输出模块进行输出。
2.如权利要求1所述的提高通信系统频谱效率的编码系统,其特征在于,还包括单双极性变换模块,所述串并变换模块连接通过单双极性变换模块与电平位置联合编码模块连接,所述串并变换模块输出的变换后的数据传输给单双极性变换模块进行单双极性变换,将单极性码变换为双极性码,变换完成后再传输给电平位置联合编码模块。
3.如权利要求1所述的提高通信系统频谱效率的编码系统,其特征在于,所述电平位置联合编码器中,具体编码为:设输入码字为(b1,b0),编码输出码字为C0,则当b1或b0为高或低,且输出码字位置为奇位或偶位时,或当b1或b0为低或高,且输出码字位置为偶位或奇位时,该输出码字位置的编码输出码字C0都为b0或b1,反之,则在该输出码字位置插入标记,并将下一个输出码字位置的编码输出码字C0输出为b0或b1。
4.如权利要求1或2或3所述的提高通信系统频谱效率的编码系统,其特征在于,所述成型滤波模块为时域加窗滤波器,其所加窗函数为平方根升余弦窗或凯撒窗或海宁窗或汉明窗以及其它可以限制频谱的窗函数。
5.提高通信系统频谱效率的编码方法,其特征在于,包括如下步骤:
步骤1、将原始数据按照每M个比特为一组进行分段,得到数据段,所述M为大于2的整数,且为偶数,以数据段进行编码;
步骤2、将每一个数据段中的数据,以每两个比特为一组,进行串行到并行的数据流变换;
步骤3、将所得数据中两位高低电平表示的二进制数据编码为预设位置输出的一位二进制数据,让其中的一个比特位控制输出电平,另外一个比特位控制输出的位置,若当前输出位置不是预设位置,则在当前位置插入一个标记符号,在下一个预设位置输出一位编码,完成编码;
步骤4、对所得到的编码数据进行成型滤波后再进行发送。
6.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤2与步骤3之间还包括以下步骤:
步骤5、对串行到并行变换后的数据进行单双极性变换,将单极性码变换为双极性码,变换完成后得到双极性数据。
7.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤:
步骤31、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤32、读入输入码字(b1,b0),判断输入码字b1为高电平还是低电平,若为高电平则进入步骤33,若为低电平则进入步骤35;
步骤33、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b0,进入步骤36,若不是则进入步骤34;
步骤34、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b0,进入步骤36;
步骤35、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b0,进入步骤36,若不是则进入步骤34;
步骤36、判断该数据段编码是否完成,若是则进入步骤37,若不是则回到步骤32;
步骤37、对编码后的数据进行插值处理;
步骤38、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
8.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤:
步骤301、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤302、读入输入码字(b1,b0),判断输入码字b1为高电平还是低电平,若为高电平则进入步骤305,若为低电平则进入步骤303;
步骤303、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b0,进入步骤306,若不是则进入步骤304;
步骤304、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b0,进入步骤306;
步骤305、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b0,进入步骤306,若不是则进入步骤304;
步骤306、判断该数据段编码是否完成,若是则进入步骤307,若不是则回到步骤302;
步骤307、对编码后的数据进行插值处理;
步骤308、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
9.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤:
步骤3A、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤3B、读入输入码字(b1,b0),判断输入码字b0为高电平还是低电平,若为高电平则进入步骤3C,若为低电平则进入步骤3E;
步骤3C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b1,进入步骤3F,若不是则进入步骤3D;
步骤3D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b1,进入步骤3F;
步骤3E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b1,进入步骤3F,若不是则进入步骤3D;
步骤3F、判断该数据段编码是否完成,若是则进入步骤3G,若不是则回到步骤3B;
步骤3G、对编码后的数据进行插值处理;
步骤3H、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
10.如权利要求5所述的提高通信系统频谱效率的编码方法,其特征在于,步骤3包括以下步骤:
步骤30A、对编码输出位置计数器初始化,设输入码字为(b1,b0),编码输出码字为C0;
步骤30B、读入输入码字(b1,b0),判断输入码字b0为高电平还是低电平,若为高电平则进入步骤30E,若为低电平则进入步骤30C;
步骤30C、判断当前输出码字位置是否为奇位,若是则当前输出码字位置的输出码字C0为b1,进入步骤30F,若不是则进入步骤30D;
步骤30D、在当前输出码字位置插入标记为0,输出位置计数器加1,将下一个输出码字位置的编码输出码字C0输出为b1,进入步骤30F;
步骤30E、判断当前输出码字位置是否为偶位,若是则当前输出码字位置的输出码字C0为b1,进入步骤30F,若不是则进入步骤30D;
步骤30F、判断该数据段编码是否完成,若是则进入步骤30G,若不是则回到步骤30B;
步骤30G、对编码后的数据进行插值处理;
步骤30H、对插入标记0进行替换,替换波形为中间时刻跳变的脉冲或无跳变的0电平。
CN201410030097.0A 2014-01-22 2014-01-22 提高通信系统频谱效率的编码系统及方法 Expired - Fee Related CN103731241B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410030097.0A CN103731241B (zh) 2014-01-22 2014-01-22 提高通信系统频谱效率的编码系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410030097.0A CN103731241B (zh) 2014-01-22 2014-01-22 提高通信系统频谱效率的编码系统及方法

Publications (2)

Publication Number Publication Date
CN103731241A true CN103731241A (zh) 2014-04-16
CN103731241B CN103731241B (zh) 2017-02-08

Family

ID=50455181

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410030097.0A Expired - Fee Related CN103731241B (zh) 2014-01-22 2014-01-22 提高通信系统频谱效率的编码系统及方法

Country Status (1)

Country Link
CN (1) CN103731241B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104639489A (zh) * 2015-01-08 2015-05-20 桂林电子科技大学 基于双极性编码与加窗的联合旁瓣抑制方法与装置
CN108667558A (zh) * 2017-03-31 2018-10-16 圣邦微电子(北京)股份有限公司 一种适合传送简短内容的编码方法
WO2021254396A1 (zh) * 2020-06-17 2021-12-23 京东方科技集团股份有限公司 数据流的传输方法、设备及系统
CN115622660A (zh) * 2021-07-12 2023-01-17 四川大学 一种基于极化码的多信源分布式信源信道联合编码方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1518261A (zh) * 2003-01-24 2004-08-04 ���Ӳ�Ʒ�о�Ժ 恒幅编码双正交调制与解调装置
CN1599260A (zh) * 2004-07-23 2005-03-23 西安电子科技大学 基于奇偶校验码的空时编码方法
CN101345607A (zh) * 2008-08-14 2009-01-14 西安电子科技大学 多维交叉并行级联单奇偶校验码的编、译码方法
CN102780495A (zh) * 2012-08-23 2012-11-14 苏州大学 一种数据编码及解码方法
US20130070866A1 (en) * 2011-09-16 2013-03-21 Jian Wu Multi-carrier Optical Communication Method and System Based on DAPSK

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1518261A (zh) * 2003-01-24 2004-08-04 ���Ӳ�Ʒ�о�Ժ 恒幅编码双正交调制与解调装置
CN1599260A (zh) * 2004-07-23 2005-03-23 西安电子科技大学 基于奇偶校验码的空时编码方法
CN101345607A (zh) * 2008-08-14 2009-01-14 西安电子科技大学 多维交叉并行级联单奇偶校验码的编、译码方法
US20130070866A1 (en) * 2011-09-16 2013-03-21 Jian Wu Multi-carrier Optical Communication Method and System Based on DAPSK
CN102780495A (zh) * 2012-08-23 2012-11-14 苏州大学 一种数据编码及解码方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
高精: "LTE系统中编码调制技术的FPGA设计与实现", 《中国优秀硕士学位论文全文数据库(电子期刊)》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104639489A (zh) * 2015-01-08 2015-05-20 桂林电子科技大学 基于双极性编码与加窗的联合旁瓣抑制方法与装置
CN108667558A (zh) * 2017-03-31 2018-10-16 圣邦微电子(北京)股份有限公司 一种适合传送简短内容的编码方法
CN108667558B (zh) * 2017-03-31 2020-11-27 圣邦微电子(北京)股份有限公司 一种适合传送简短内容的编码方法
WO2021254396A1 (zh) * 2020-06-17 2021-12-23 京东方科技集团股份有限公司 数据流的传输方法、设备及系统
CN115622660A (zh) * 2021-07-12 2023-01-17 四川大学 一种基于极化码的多信源分布式信源信道联合编码方法
CN115622660B (zh) * 2021-07-12 2024-03-26 四川大学 一种基于极化码的多信源分布式信源信道联合编码方法

Also Published As

Publication number Publication date
CN103731241B (zh) 2017-02-08

Similar Documents

Publication Publication Date Title
US8781022B1 (en) Methods for multi-level data transmission
CN103141066B (zh) 发送电路、接收电路、发送方法、接收方法、通信系统及其通信方法
US10003356B2 (en) Devices and methods of source-encoding and decoding of data
CN106027071A (zh) 用以产生可变码长的极化码的方法及装置
CN103731241A (zh) 提高通信系统频谱效率的编码系统及方法
CN103873877A (zh) 远程桌面的图像传输方法及装置
EP3065324A1 (en) Method and device for processing signal sampling-point data
CN101795407A (zh) 用于对比特序列进行编码的方法和设备
CN106170934A (zh) 无线前传无源光网络pon系统、光网络设备及方法
CN105306062B (zh) 一种红外数据的编码存储方法、装置和解码方法
CN102438145A (zh) 一种基于Huffman编码的图片无损压缩方法
WO2014053982A3 (en) Video compression method
CN108737021A (zh) Polar码传输方法及装置
WO2009072751A3 (en) Method of data block transmitting
CN108809486A (zh) Polar码编译码方法及装置
KR102223031B1 (ko) 향상된 브레이드 클락 시그널링을 이용한 차동 신호 처리장치
CN103365814B (zh) 一种串行数据传输方法及其系统
CN105472509A (zh) 音频信号发送、接收方法及装置
CN102420675B (zh) 数据报文缓冲存储的使用状态信息的收发方法及装置
CN100525262C (zh) 一种信源信道联合编解码器及编解码方法
CN104113394B (zh) 通信调制信号的压缩及解压方法
CN101980464A (zh) 数据编码方法、解码方法、编码器和解码器
CN106155982A (zh) 幅度/频率/时间编码和短时傅里叶变换解码方法和装置
CN102388538A (zh) 编码输入位序列的方法和设备以及相应解码方法和设备
CN104639287A (zh) 一种超声波通讯编码方法及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170208

Termination date: 20210122