CN102420675B - 数据报文缓冲存储的使用状态信息的收发方法及装置 - Google Patents
数据报文缓冲存储的使用状态信息的收发方法及装置 Download PDFInfo
- Publication number
- CN102420675B CN102420675B CN201110378054.8A CN201110378054A CN102420675B CN 102420675 B CN102420675 B CN 102420675B CN 201110378054 A CN201110378054 A CN 201110378054A CN 102420675 B CN102420675 B CN 102420675B
- Authority
- CN
- China
- Prior art keywords
- flow control
- buffer
- state
- serial flow
- control message
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Information Transfer Systems (AREA)
- Communication Control (AREA)
Abstract
本发明公开数据报文缓冲存储使用状态信息的发送方法,在接口板侧执行步骤:对数据报文缓冲存储Buffer输出的状态值进行编码;构建包含时钟同步域、校验信息域、及与每个物理接口对应的状态域的串行流控报文格式;检测每一物理接口对应的Buffer使用状态,获得所有Buffer使用状态的已编码状态值;将所述已编码状态值填入对应物理接口的状态域;将时钟同步信息填入时钟同步域,将校验信息填入校验信息域,形成i个串行流控报文;当时钟周期信号有效且时钟同步信号有效时,将i个串行流控报文通过i条带外数据通道同步传输至处理板。本发明公开数据报文缓冲存储的使用状态信息的收发方法及装置。本发明可提高报文流控信息的传递效率,减少报文时延,降低Buffer的容量。
Description
技术领域
本发明涉及电子行业的数据通信传输领域,尤其涉及数据报文缓冲存储的使用状态信息的收发方法及装置。
背景技术
目前,在中/高端数据通信设备设计中,为了提高线卡的用户网络接口种类灵活性,一般依据线卡需承担处理功能,把线卡从物理形态上划分处理板(或母板)和接口板(或卡),它们之间通过最常用的高速数据总线和管理总线互连,以便仅通过更换接口板就可以向用户提供多种类型的数据网络接口,方便用户选择使用。在实际设备上,线卡的处理板(或母板)一般为处理能力很高的通用模块,如10G处理板,其L2-L7数据报文处理能力将达10Gbps双向(收/发)线速,但用户使用中选配的接口板(或卡)的端口接入能力有可能远低于处理板(或母板),如用户选择配置4CE1(4路通道化E1)卡,这样将使处理板(或母板)和接口板(或卡)通道间存在巨大速率差异,为解决这种巨大速率差异可能引起的数据报文溢出现象,目前产品中普遍使用接口板(或卡)上数据报文缓冲存储外加背压流控方式来解决上述问题。
所述数据报文缓冲存储方式为,如图5所示,由于接口板(或卡)的端口接入能力有可能远低于处理板(或母板),为预防数据报文溢出现象,一般需要在接口板(或卡)上使用较大的数据报文缓冲存储单元,这样会造成较高的材料损失。
所述背压流控方式为,如图5所示,接口板将各物理接口的流控信息通过数据通道RXD传送给处理板,处理板根据接收到的流控信息对数据传输进行控制。
其中,任一物理接口的流控信息即为与该物理接口对应的数据报文缓冲存储的使用状态信息,接口板(卡)上每个物理接口对应的数据报文缓冲存储均定义了2个门限,如图6所示,高门限为:数据报文缓冲存储占用超过此门限时,表示数据报文缓冲存储将满,应停止继续发送;低门限为:数据报文缓冲存储占用低于此门限时,表示数据报文缓冲存储空间足够多,可继续发送。
任一物理接口的流控信息生成过程为:接口板上的现场可编程门阵列FPGA实时检测每一物理接口对应的数据报文缓冲存储的使用状况,当检测到任一物理接口对应的数据报文缓冲存储处于高门限时,输出“1”,当检测到任一物理接口对应的数据报文缓冲存储处于低门限时,输出“0”。
通过带内传输0、1的流控信息至处理板的复杂可编程逻辑器件CPLD,CPLD检测接收到的任一物理接口的流控信息与前一次相比是否有变化,若有变化,则当CPLD收到的流控信息为1时,表示需要流控,即需要暂时关闭与所述流控信息对应的物理接口的数据发送,当CPLD收到的流控信息为0时,表示流控撤销,即需打开与所述流控信息对应的物理接口的数据发送。
上述流控信息是通过带内传输的,占用正常数据通道业务带宽,传递效率较低,同时带来较大的数据报文时延,对语音等类业务产生不好影响。
综上,现有技术在采用数据报文缓冲存储外加背压流控方式来解决数据报文溢出现象时,存在流控信息的传递效率较低、数据报文的时延较大、因采用较大的数据报文缓冲存储单元而造成较高的材料损失等问题。
发明内容
有鉴于此,本发明提出一种数据报文缓冲存储的使用状态信息的发送方法,可提高数据报文流控信息的传递效率,减少数据报文的时延,并且降低数据报文缓冲存储单元的容量。
本发明的另一目的是提出一种数据报文缓冲存储的使用状态信息的接收方法,可提高数据报文流控信息的传递效率,减少数据报文的时延,并且降低数据报文缓冲存储单元的容量。
本发明同时提出一种数据报文缓冲存储的使用状态信息的发送装置,可提高数据报文流控信息的传递效率,减少数据报文的时延,并且降低数据报文缓冲存储单元的容量。
本发明还提出一种数据报文缓冲存储的使用状态信息的接收装置,可提高数据报文流控信息的传递效率,减少数据报文的时延,并且降低数据报文缓冲存储单元的容量。
为达到上述目的,本发明实施例的技术方案是这样实现的:
一种数据报文缓冲存储的使用状态信息的发送方法,在接口板侧执行以下步骤:
对数据报文缓冲存储Buffer使用状态达到门限时输出的状态值进行n位的编码,n为大于1的自然数;
构建至少包含有时钟同步域、校验信息域、以及与每个物理接口一一对应的状态域的串行流控报文格式;
检测接口板中每一物理接口对应的Buffer使用状态,获得Buffer使用状态达到门限的物理接口所对应的已编码状态值;
将所述已编码状态值中的m位信息填入所述串行流控报文格式中对应物理接口的状态域,其中,m为小于n的自然数;将时钟同步信息填入所述串行流控报文格式中的时钟同步域,将校验信息填入所述串行流控报文格式中的校验信息域,形成第一串行流控报文;
基于第一串行流控报文,将所述已编码状态值中未曾填入的m位信息填入所述串行流控报文格式中对应物理接口的状态域,形成第二串行流控报文;如此反复,直至已编码状态值都填入所述串行流控报文格式中对应物理接口的状态域,生成第i串行流控报文为止,其中,如果未曾填入的信息小于m位,则将所述少于m位的信息填入所述串行流控报文格式中对应物理接口的状态域;所述i满足:
当n为m的整数倍时,i=n/m;
当n不为m的整数倍时,i=[n/m]+1,符号[ ]表示取整;
当时钟周期信号有效,且时钟同步信号有效时,将所形成的i个串行流控报文通过i条带外数据通道同步传输至处理板。
一种数据报文缓冲存储的使用状态信息的接收方法,在线卡的处理板侧执行以下步骤:
对接收到的串行流控报文进行校验,当校验正确时,将每一个串行流控报文转换为并行数据,将所有并行数据中相同状态域的已编码状态值整合在一起;
所述串行流控报文至少填充有时钟同步信息的时钟同步域、填充有校验信息的校验信息域、以及与每个物理接口一一对应的状态域,其中,状态域填充有Buffer使用状态达到门限的物理接口所对应的已编码状态值;
并行对各个状态域的所有已编码状态值进行解码,得到所有状态域对应物理接口的Buffer使用状态解码值,输出至处理板的数据报文处理单元。
一种数据报文缓冲存储的使用状态信息的发送装置,所述装置包括:现场可编程门阵列FPGA、一条时钟信号线和至少一条数据通道线,其中:
所述FPGA,用于检测接口板中每一物理接口对应的Buffer使用状态,对数据报文缓冲存储Buffer使用状态达到门限时输出的状态值进行n位的编码,n为大于1的自然数;获得Buffer使用状态达到门限的物理接口所对应的已编码状态值;
构建至少包含有时钟同步域、校验信息域、以及与每个物理接口一一对应的状态域的串行流控报文格式;
将所述已编码状态值中的m位信息填入所述串行流控报文格式中对应物理接口的状态域,其中,m为小于n的自然数;将时钟同步信息填入所述串行流控报文格式中的时钟同步域,将校验信息填入所述串行流控报文格式中的校验信息域,形成第一串行流控报文;
基于第一串行流控报文,将所述已编码状态值中未曾填入的m位信息填入所述串行流控报文格式中对应物理接口的状态域,形成第二串行流控报文;如此反复,直至已编码状态值都填入所述串行流控报文格式中对应物理接口的状态域,生成第i串行流控报文为止,其中,如果未曾填入的信息小于m位,则将所述少于m位的信息填入所述串行流控报文格式中对应物理接口的状态域;所述i满足:
当n为m的整数倍时,i=n/m;
当n不为m的整数倍时,i=[n/m]+1,符号[ ]表示取整;
所述至少一条数据通道线为i条数据通道线,用于将FPGA所形成的i个串行流控报文通过i条数据通道线同步传输至处理板;
所述时钟信号线,用于按照预设的时钟周期,驱动所述串行流控报文的传输。
一种数据报文缓冲存储的使用状态信息的接收装置,所述装置包括:
复杂可编程逻辑器件CPLD,用于对接收到的串行流控报文进行校验,当校验正确时,将每一个串行流控报文转换为并行数据,将所有并行数据中相同状态域的已编码状态值整合在一起;
所述串行流控报文至少填充有时钟同步信息的时钟同步域、填充有校验信息的校验信息域、以及与每个物理接口一一对应的状态域,其中,状态域填充有Buffer使用状态达到门限的物理接口所对应的已编码状态值;
并行对各个状态域的所有已编码状态值进行解码,得到所有状态域对应物理接口的Buffer使用状态解码值,输出至处理板的数据报文处理单元。
本发明的有益效果为,通过对数据报文的缓冲存储Buffer使用状态信息进行编码,得到串行流控报文,使用带外专用信号通道传输所述串行流控报文,再对接收到的串行流控报文进行解码、校验,实现对数据传输的控制,可提高数据报文流控信息的传递效率,减少数据报文的时延,并且降低数据报文缓冲存储单元的容量。
附图说明
图1为本发明的数据报文缓冲存储使用状态信息的发送方法流程图;
图2为本发明的数据报文缓冲存储使用状态信息的接收方法流程图;
图3为本发明的串行流控报文的格式示意图;
图4为本发明的信号逻辑示意图;
图5为现有技术的数据报文缓冲存储使用状态信息的收发装置结构图;
图6为现有技术的数据报文缓冲存储Buffer示意图;
图7为本发明的数据报文缓冲存储使用状态信息的收发装置结构图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下通过具体实施例并参见附图,对本发明进行详细说明。
本发明通过对数据报文的缓冲存储Buffer使用状态信息进行特殊编码,形成串行流控报文,使用带外专用信号通道传输所述串行流控报文,再对接收到的串行流控报文进行校验、解码,实现对数据传输的控制。
本发明充分利用了线卡上处理板(或母板)和接口板(或卡)间属于物理上紧密连接的特点,它们之间通过连接器连接方便,多支持几个电信号的成本很低,且容易实现高速率传递,使用带外专用信号编码方式上传接口板上每个物理接口通道(端口)相关数据报文的缓冲存储Buffer使用状态信息,不占用正常数据通道业务带宽,可有效提高Buffer使用状态信息传递效率,以尽可能降低接口板(或卡)上数据报文缓冲存储单元的容量,节省材料。
本发明实施例中,数据报文缓冲存储的使用状态信息的发送方法流程如图1所示,在线卡的接口板侧执行以下步骤:
步骤101:对数据报文缓冲存储Buffer使用状态达到门限时输出的状态值进行n位的编码,n为大于1的自然数;构建至少包含有时钟同步域、校验信息域、以及与每个物理接口一一对应的状态域的串行流控报文格式。
任一物理接口对应的Buffer使用状态为高门限时,表示数据报文缓冲存储Buffer将满,该物理接口应停止继续发送数据报文,此时,输出1表示高门限;任一物理接口对应的Buffer使用状态为低门限时,表示数据报文缓冲存储Buffer空间足够多,该物理接口可继续发送数据报文,此时,输出0表示低门限。
所述对Buffer使用状态达到门限时输出的状态值进行n位的编码,是为了提高数据传输的可靠性。
本发明对输出的Buffer使用状态值1和0可自定义编码。编码时,无论将1和0映射为多少位的编码,无论按什么映射关系进行编码,只要解码是编码的可逆过程,可以将已编码状态值还原为Buffer使用状态值1和0即可,也就是说,此处编码的映射关系不重要,编码为多少位、以及如何编码,完全可根据用户对数据传输可靠性的要求、以及对数据通道的个数要求而定,只要解码是编码的可逆过程即可。
一般来说,对可靠性的要求越高,编码的位数就越多,编码规则越复杂,有可能导致需要的数据通道就越多,而数据通道越少,越节省材料,需要在数据传输可靠性与节省数据通道之间寻找平衡点。
因此,编码的映射关系可参考以下因素进行自定义:数据传输的可靠性,和/或数据通道的数量。
若是既想保证数据传输有一定的可靠性,又想节省数据通道线,则对Buffer使用状态达到门限时输出的状态值进行2位的编码可以兼顾这两方面的要求。
以n=2为例,当Buffer使用状态为高门限时,输出的状态值为1,编码为10,当Buffer使用状态为低门限时,输出的状态值为0,编码为00,相应地,解码过程为:将编码值00解码为0,将编码值10解码为1。
假如物理接口的数量为8个,则所述串行流控报文的格式如图3所示,串行流控报文的首位是时钟同步域SYN,表示时钟的同步信息,接着C0~C7分别表示8个物理接口的状态域、与8个物理接口一一对应,需填入8个物理接口通道对应的Buffer使用状态的编码值,报文的最后是校验信息域,需填入校验编码,比如,CRC校验码。
使用串行的流控报文,是为了节省数据通道。
步骤102:检测接口板中每一物理接口对应的Buffer使用状态,获得Buffer使用状态达到门限的物理接口所对应的已编码状态值;
检测接口板中每一物理接口对应的Buffer使用状态时,若检测到所述Buffer使用状态处于高门限状态,输出的状态值为1,若检测到所述Buffer使用状态处于低门限状态,输出的状态值为0,若检测到所述Buffer使用状态处于高、低门限之外的状态,输出的状态值与前一次输出的状态值一样,保持不变。
然后,再对上述输出的状态值进行编码。
步骤103:将所述已编码状态值中的m位信息填入所述串行流控报文格式中对应物理接口的状态域,其中,m为小于n的自然数;将时钟同步信息填入所述串行流控报文格式中的时钟同步域,将校验信息填入所述串行流控报文格式中的校验信息域,形成第一串行流控报文;
步骤104:基于第一串行流控报文,将所述已编码状态值中未曾填入的m位信息填入所述串行流控报文格式中对应物理接口的状态域,形成第二串行流控报文;如此反复,直至已编码状态值都填入所述串行流控报文格式中对应物理接口的状态域,生成第i串行流控报文为止,其中,如果未曾填入的信息小于m位,则将所述少于m位的信息填入所述串行流控报文格式中对应物理接口的状态域;所述i满足:
当n为m的整数倍时,i=n/m;
当n不为m的整数倍时,i=[n/m]+1,符号[ ]表示取整;
如图3所示,若对Buffer使用状态达到门限时输出的状态值进行n=5位的编码,对于物理接口1,其对应的状态域为C0,比如,自定义对输出的状态值1编码为01000,m=2时,则可将01000中的01填入C0,将时钟同步信息1填入时钟同步域SYN,将根据串行流控报文生成的校验信息填入校验信息域,同理,对于物理接口2~8,进行类似的数据填入,形成第一串行流控报文;
然后,将01000中01后的两位00填入第二串行流控报文的C0,将01000中的最后一位0填入第三串行流控报文的C0,如此,一共形成3个串行流控报文。
若上述例子中,m=1,则一个串行流控报文只填入5位编码中的1位,如此,可形成5个串行流控报文。
步骤105:当时钟周期信号有效,且时钟同步信号有效时,将所形成的i个串行流控报文通过i条带外数据通道同步传输至处理板。
使用带外的方式传输,避免占用带内的正常数据通道业务带宽,可以提高数据报文流控信息的传递效率,减少数据报文的时延,并且降低数据报文缓冲存储单元的容量。
时钟信号CLK、流控信号STA0,STA1信号逻辑如图4所示,时钟信号CLK由外部晶振提供,用来驱动串行流控报文的传输,可以控制串行流控报文的传输速度。时钟周期可根据实际需要设置,若物理接口通道较多,使得传输的数据量也较多,此时,若想提高传输效率,可调整时钟频率,以提高传输效率。两路STA信号对应的数据流依次为:同步位、各通道的流控报文数据、校验位。
传送STA的每一位数据都有一个时钟脉冲相对应(或同步控制),即在CLK参考时钟的配合下,在STA上逐位地串行传送每一位数据。
所述时钟同步信息在每一个串行流控报文用比特位1表示。
所述时钟同步信号有效,包括:
线卡的处理板侧同时接收到来自所有带外数据通道的时钟同步信息均为1,数据同步传输开始。以保证各个数据通道的串行流控报文可以同时传输至处理板。
以2个数据通道为例,时钟的同步信息SYN使用两个比特位来表示,一个数据通道中包含一个SYN比特位,当线卡的处理板侧接收到两个数据通道的SYN=11时,表示TCP连接建立完成,数据同步起始。此处采用单通方式,无需ACK响应。
本发明实施例中,数据报文缓冲存储的使用状态信息的接收方法流程如图2所示,在线卡的处理板侧执行以下步骤:
步骤201:对接收到的串行流控报文进行校验,当校验正确时,将每一个串行流控报文转换为并行数据,将所有并行数据中相同状态域的已编码状态值整合在一起;所述串行流控报文至少填充有时钟同步信息的时钟同步域、填充有校验信息的校验信息域、以及与每个物理接口一一对应的状态域,其中,状态域填充有Buffer使用状态达到门限的物理接口所对应的已编码状态值。
只有将串行数据转换为并行数据,才能为处理板所处理,转换为并行数据后,与每个状态域对应的已编码状态值可能多个,分别来自不同的数据通道。将每个状态域的多个已编码状态值整合在一起,便于步骤202中的解码,解码是编码的可逆过程。
所述串行流控报文即为本发明实施例的步骤101中的串行流控报文。
步骤202:并行对各个状态域的所有已编码状态值进行解码,得到所有状态域对应物理接口的Buffer使用状态解码值,输出至处理板的数据报文处理单元。
本步骤中的解码过程与本发明的步骤101的编码过程是相对应的,只有解码后,才能得到每个物理接口对应的Buffer使用状态信息,即每个物理接口的流控信息。
较佳地,当所述物理接口大于8个时,所述得到所有物理接口对应的Buffer使用状态解码值之后进一步包括:
将所有物理接口对应的Buffer使用状态解码值转换为寄存器比特值。
当物理接口少于8个时,数据通道少,数据量少,处理板读取接收到的数据时,不需要专门处理;
当物理接口多于8个时,数据通道多,数据量大,需要先将所有物理接口对应的Buffer使用状态解码值转换为寄存器比特值,方便数据报文处理单元快速读取。
解码后,若所述Buffer使用状态解码值与前一次不同,则
所述Buffer使用状态解码值为1时,表示物理接口处于高门限状态,需要进行流控,即需要暂时关闭该物理接口通道的数据传输;
所述Buffer使用状态解码值为0时,表示物理接口处于低门限状态,需要撤销流控,即需要打开该物理接口通道的数据传输。
本发明实施例中,数据报文缓冲存储的使用状态信息的发送装置结构如图7所示,所述装置包括:现场可编程门阵列FPGA、一条时钟信号线和至少一条数据通道线,其中:
FPGA,用于检测接口板中每一物理接口对应的Buffer使用状态,对数据报文缓冲存储Buffer使用状态达到门限时输出的状态值进行n位的编码,n为大于1的自然数;获得Buffer使用状态达到门限的物理接口所对应的已编码状态值;
构建至少包含有时钟同步域、校验信息域、以及与每个物理接口一一对应的状态域的串行流控报文格式;
将所述已编码状态值中的m位信息填入所述串行流控报文格式中对应物理接口的状态域,其中,m为小于n的自然数;将时钟同步信息填入所述串行流控报文格式中的时钟同步域,将校验信息填入所述串行流控报文格式中的校验信息域,形成第一串行流控报文;
基于第一串行流控报文,将所述已编码状态值中未曾填入的m位信息填入所述串行流控报文格式中对应物理接口的状态域,形成第二串行流控报文;如此反复,直至已编码状态值都填入所述串行流控报文格式中对应物理接口的状态域,生成第i串行流控报文为止,其中,如果未曾填入的信息小于m位,则将所述少于m位的信息填入所述串行流控报文格式中对应物理接口的状态域;所述i满足:
当n为m的整数倍时,i=n/m;
当n不为m的整数倍时,i=[n/m]+1,符号[ ]表示取整;
所述至少一条数据通道线为i条数据通道线,用于将FPGA所形成的i个串行流控报文通过i条数据通道线同步传输至处理板;
所述时钟信号线,用于按照预设的时钟周期,驱动所述串行流控报文的传输。
本发明实施例中,数据报文缓冲存储的使用状态信息的接收装置结构如图7所示,所述装置包括:
复杂可编程逻辑器件CPLD,用于对接收到的串行流控报文进行校验,当校验正确时,将每一个串行流控报文转换为并行数据,将所有并行数据中相同状态域的已编码状态值整合在一起;
所述串行流控报文至少填充有时钟同步信息的时钟同步域、填充有校验信息的校验信息域、以及与每个物理接口一一对应的状态域,其中,状态域填充有Buffer使用状态达到门限的物理接口所对应的已编码状态值;
并行对各个状态域的所有已编码状态值进行解码,得到所有状态域对应物理接口的Buffer使用状态解码值,输出至处理板的数据报文处理单元。
较佳地,当所述物理接口大于8个时,所述CPLD进一步用于,在得到所有状态域对应物理接口的Buffer使用状态解码值之后包括:
将所有物理接口对应的Buffer使用状态解码值转换为寄存器比特值。
如果接口板(卡)的物理接口通道数量≤8个,传输的数据量不多,CPLD将每一物理接口对应的报文缓冲Buffer使用状况解码值直接通过通用输入/输出GPIO引脚输入给数据报文处理单元,供数据报文处理单元上的相应软件模块调度使用。
如果接口板(卡)的物理接口通道数量>8个,传输的数据量较多,为方便数据报文处理单元处理,CPLD将每一物理接口对应的报文缓冲Buffer使用状况解码值转换成对应的寄存器比特值,供数据报文处理单元上的相应软件模块通过自定义总线Local_Bus读取和使用。
本发明采用带外信号传送数据报文Buffer使用状态信息,不占用业务通道带宽;支持对多个端口进行信息串行传输,信号线的数量少,基本不需要多增加硬件成本;Buffer使用状态信息回送效率非常高且可靠,CPU响应及时,可充分节省接口板上缓冲存储器材料。
本发明设计简单,易于操作,硬件实现成本低,设计灵活,对于接口板(卡)通道数可以自行增加或者删减,适用于需要进行接口数据流控的各种设备,具有广泛的应用空间。通过此设计,可以保证业务的正常高效无阻塞工作,达到自动控制的目的,具有极强的市场价值。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
Claims (10)
1.一种数据报文缓冲存储的使用状态信息的发送方法,其特征在于,在接口板侧执行以下步骤:
对数据报文缓冲存储Buffer使用状态达到门限时输出的状态值进行n位的编码,n为大于1的自然数;
构建至少包含有时钟同步域、校验信息域、以及与每个物理接口一一对应的状态域的串行流控报文格式;
检测接口板中每一物理接口对应的Buffer使用状态,获得Buffer使用状态达到门限的物理接口所对应的已编码状态值;
将所述已编码状态值中的m位信息填入所述串行流控报文格式中对应物理接口的状态域,其中,m为小于n的自然数;将时钟同步信息填入所述串行流控报文格式中的时钟同步域,将校验信息填入所述串行流控报文格式中的校验信息域,形成第一串行流控报文;
基于第一串行流控报文,将所述已编码状态值中未曾填入的m位信息填入所述串行流控报文格式中对应物理接口的状态域,形成第二串行流控报文;如此反复,直至已编码状态值都填入所述串行流控报文格式中对应物理接口的状态域,生成第i串行流控报文为止,其中,如果未曾填入的信息小于m位,则将少于m位的信息填入所述串行流控报文格式中对应物理接口的状态域;所述i满足:
当n为m的整数倍时,i=n/m;
当n不为m的整数倍时,i=[n/m]+1,符号[]表示取整;
当时钟周期信号有效,且时钟同步信号有效时,将所形成的i个串行流控报文通过i条带外数据通道同步传输至处理板。
2.根据权利要求1所述的方法,其特征在于,所述数据报文缓冲存储Buffer使用状态达到门限时输出的状态值包括:
当Buffer使用状态为高门限时,输出的状态值为1;当Buffer使用状态为低门限时,输出的状态值为0;当Buffer使用状态为高门限与低门限之外的状态,输出的状态值与前一次的状态值相同。
3.根据权利要求1所述的方法,其特征在于,所述编码的映射关系可参考以下因素进行自定义:
数据传输的可靠性,和/或数据通道的数量。
4.根据权利要求1所述的方法,其特征在于,所述时钟同步信息在每一个串行流控报文用比特位1表示。
5.根据权利要求1所述的方法,其特征在于,所述时钟同步信号有效,包括:
线卡的处理板侧同时接收到来自所有带外数据通道的时钟同步信息均为1。
6.一种数据报文缓冲存储的使用状态信息的接收方法,其特征在于,在线卡的处理板侧执行以下步骤:
对接收到的串行流控报文进行校验,当校验正确时,将每一个串行流控报文转换为并行数据,将所有并行数据中相同状态域的已编码状态值整合在一起;
所述串行流控报文至少填充有时钟同步信息的时钟同步域、填充有校验信息的校验信息域、以及与每个物理接口一一对应的状态域,其中,状态域填充有Buffer使用状态达到门限的物理接口所对应的已编码状态值;
并行对各个状态域的所有已编码状态值进行解码,得到所有状态域对应物理接口的Buffer使用状态解码值,输出至处理板的数据报文处理单元。
7.根据权利要求6所述的方法,其特征在于,当所述物理接口大于8个时,所述得到所有状态域对应物理接口的Buffer使用状态解码值之后进一步包括:
将所有物理接口对应的Buffer使用状态解码值转换为寄存器比特值。
8.一种数据报文缓冲存储的使用状态信息的发送装置,其特征在于,所述装置包括:现场可编程门阵列FPGA、一条时钟信号线和至少一条数据通道线,其中:
所述FPGA,用于检测接口板中每一物理接口对应的Buffer使用状态,对数据报文缓冲存储Buffer使用状态达到门限时输出的状态值进行n位的编码,n为大于1的自然数;获得Buffer使用状态达到门限的物理接口所对应的已编码状态值;
构建至少包含有时钟同步域、校验信息域、以及与每个物理接口一一对应的状态域的串行流控报文格式;
将所述已编码状态值中的m位信息填入所述串行流控报文格式中对应物理接口的状态域,其中,m为小于n的自然数;将时钟同步信息填入所述串行流控报文格式中的时钟同步域,将校验信息填入所述串行流控报文格式中的校验信息域,形成第一串行流控报文;
基于第一串行流控报文,将所述已编码状态值中未曾填入的m位信息填入所述串行流控报文格式中对应物理接口的状态域,形成第二串行流控报文;如此反复,直至已编码状态值都填入所述串行流控报文格式中对应物理接口的状态域,生成第i串行流控报文为止,其中,如果未曾填入的信息小于m位,则将少于m位的信息填入所述串行流控报文格式中对应物理接口的状态域;所述i满足:
当n为m的整数倍时,i=n/m;
当n不为m的整数倍时,i=[n/m]+1,符号[]表示取整;
所述至少一条数据通道线为i条数据通道线,用于将FPGA所形成的i个串行流控报文通过i条数据通道线同步传输至处理板;
所述时钟信号线,用于按照预设的时钟周期,驱动所述串行流控报文的传输。
9.一种数据报文缓冲存储的使用状态信息的接收装置,其特征在于,所述装置包括:
复杂可编程逻辑器件CPLD,用于对接收到的串行流控报文进行校验,当校验正确时,将每一个串行流控报文转换为并行数据,将所有并行数据中相同状态域的已编码状态值整合在一起;
所述串行流控报文至少填充有时钟同步信息的时钟同步域、填充有校验信息的校验信息域、以及与每个物理接口一一对应的状态域,其中,状态域填充有Buffer使用状态达到门限的物理接口所对应的已编码状态值;
并行对各个状态域的所有已编码状态值进行解码,得到所有状态域对应物理接口的Buffer使用状态解码值,输出至处理板的数据报文处理单元。
10.根据权利要求9所述的装置,其特征在于,当所述物理接口大于8个时,所述CPLD进一步用于,在得到所有状态域对应物理接口的Buffer使用状态解码值之后包括:
将所有物理接口对应的Buffer使用状态解码值转换为寄存器比特值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110378054.8A CN102420675B (zh) | 2011-11-24 | 2011-11-24 | 数据报文缓冲存储的使用状态信息的收发方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110378054.8A CN102420675B (zh) | 2011-11-24 | 2011-11-24 | 数据报文缓冲存储的使用状态信息的收发方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102420675A CN102420675A (zh) | 2012-04-18 |
CN102420675B true CN102420675B (zh) | 2014-03-26 |
Family
ID=45944923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110378054.8A Active CN102420675B (zh) | 2011-11-24 | 2011-11-24 | 数据报文缓冲存储的使用状态信息的收发方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102420675B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103441573B (zh) * | 2013-08-01 | 2015-07-08 | 国家电网公司 | 一种基于iec61850标准的网络处理器 |
CN103647622B (zh) * | 2013-12-05 | 2017-01-04 | 北京奇虎科技有限公司 | 一种实现跨机房数据传输的方法、装置和系统 |
CN106911545B (zh) * | 2017-01-23 | 2020-04-24 | 北京东土军悦科技有限公司 | 一种通过以太网传输st_bus数据的方法及装置 |
CN112187954A (zh) * | 2020-10-15 | 2021-01-05 | 中国电子科技集团公司第五十四研究所 | 一种离线文件在测控数据链传输中的流量控制方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101917248A (zh) * | 2010-07-20 | 2010-12-15 | 北京全路通信信号研究设计院 | 一种列控报文处理方法、装置和系统 |
CN101938394A (zh) * | 2010-09-14 | 2011-01-05 | 四川九洲电器集团有限责任公司 | 一种数据报文的总线传输方法 |
CN102014102A (zh) * | 2009-09-04 | 2011-04-13 | 中兴通讯股份有限公司 | 一种报文处理方法和装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110017518A (ko) * | 2009-08-14 | 2011-02-22 | 한국전자통신연구원 | Udp 기반의 통신 방법 및 장치 |
-
2011
- 2011-11-24 CN CN201110378054.8A patent/CN102420675B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102014102A (zh) * | 2009-09-04 | 2011-04-13 | 中兴通讯股份有限公司 | 一种报文处理方法和装置 |
CN101917248A (zh) * | 2010-07-20 | 2010-12-15 | 北京全路通信信号研究设计院 | 一种列控报文处理方法、装置和系统 |
CN101938394A (zh) * | 2010-09-14 | 2011-01-05 | 四川九洲电器集团有限责任公司 | 一种数据报文的总线传输方法 |
Also Published As
Publication number | Publication date |
---|---|
CN102420675A (zh) | 2012-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103141066B (zh) | 发送电路、接收电路、发送方法、接收方法、通信系统及其通信方法 | |
US5784370A (en) | Method and apparatus for regenerating a control signal at an asynchronous transfer mode (ATM) layer or a physical (PHY) layer | |
CN102832968B (zh) | 一种利用音频接口在手机与设备之间进行通讯的方法 | |
US6452927B1 (en) | Method and apparatus for providing a serial interface between an asynchronous transfer mode (ATM) layer and a physical (PHY) layer | |
CN102420675B (zh) | 数据报文缓冲存储的使用状态信息的收发方法及装置 | |
JP6878300B2 (ja) | マルチモード変調を用いる向上した仮想gpio | |
CN106817197B (zh) | 一种基于占空比调制的通信编解码方法 | |
CN112187789A (zh) | 一种数据链路协议转换系统 | |
CN110474692B (zh) | 一种光通信设备、光通信系统、数据传输方法及存储介质 | |
CN102299784B (zh) | 数据传输方法和设备 | |
CN111211863B (zh) | Mac发射端、mac接收端及电路、fpga芯片及数据传输系统 | |
CN104780019A (zh) | 光纤通信数据的存储方法 | |
CN101075855B (zh) | 主机与不同外设之间串行通信自适应速率的方法 | |
TW201427349A (zh) | 同步序列資料傳輸方法與電路裝置 | |
US20150003570A1 (en) | Method and apparatus for burst start detection | |
CN105072058B (zh) | 一种基于光纤传输的数据正反相位编码方法及数据传输方法 | |
CN111352887B (zh) | 一种pci总线到可配置帧长度串行总线适配和传输方法 | |
CN103281773A (zh) | 一种数据处理系统及其方法 | |
CN102158400B (zh) | 天基路由交换系统的通信接口及天基路由交换系统 | |
CN103731241A (zh) | 提高通信系统频谱效率的编码系统及方法 | |
CN108563604B (zh) | Pcs协议复用芯片和方法 | |
US8175170B2 (en) | Transmitter, receiver, method for transmitting, method for receiving, fixed length serial burst data transfer system, semiconductor device, and hybrid semiconductor device | |
US20110026544A1 (en) | Signals communication apparatus | |
CN111934707A (zh) | 数据发射代码和接口 | |
CN100444595C (zh) | 一种主从设备通信方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |