CN103713544B - 一种基于fpga的soe系统实现soe的方法 - Google Patents

一种基于fpga的soe系统实现soe的方法 Download PDF

Info

Publication number
CN103713544B
CN103713544B CN201310694213.4A CN201310694213A CN103713544B CN 103713544 B CN103713544 B CN 103713544B CN 201310694213 A CN201310694213 A CN 201310694213A CN 103713544 B CN103713544 B CN 103713544B
Authority
CN
China
Prior art keywords
soe
time
fpga
cpu
event
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310694213.4A
Other languages
English (en)
Other versions
CN103713544A (zh
Inventor
王楠
胡中泽
赵宝平
张晓印
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
State Nuclear Power Automation System Engineering Co Ltd
Original Assignee
State Nuclear Power Automation System Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by State Nuclear Power Automation System Engineering Co Ltd filed Critical State Nuclear Power Automation System Engineering Co Ltd
Priority to CN201310694213.4A priority Critical patent/CN103713544B/zh
Publication of CN103713544A publication Critical patent/CN103713544A/zh
Application granted granted Critical
Publication of CN103713544B publication Critical patent/CN103713544B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Computer And Data Communications (AREA)

Abstract

本发明属于工业控制领域集散控制系统领域,公开了一种基于FPGA的SOE系统及其实现SOE的方法,其特征在于:FPGA位于CPU和PHY芯片之间,通过MII接口分别与CPU和PHY芯片连接;FPGA内建IEEE1588数据包解析模块,SOE事件监测模块和自由计时时钟模块。本发明以FPGA+CPU的架构,极其灵活地实现了高精度的IEEE1588时间同步系统,在此基础上简洁地实现了高分辨率的SOE系统。基于FPGA技术,以硬件代替软件,提高了系统的可靠性,抗干扰性能和灵活性灵活性。系统可以根据实际选择资源满足需要的FPGA芯片,还可以根据实际应用灵活地开辟合适大小的片内存储器。

Description

一种基于FPGA的SOE系统实现SOE的方法
技术领域
本发明属于工业控制领域集散控制系统领域,具体涉及一种应用于输入输出信号的基于FPGA的SOE系统及其实现SOE的方法。
背景技术
随着计算机、网络技术的迅猛发展,工业控制系统的智能化程度越来越高,系统规模越来越大,处理的信息量越来越大,这就给系统事件分析、故障分析带了挑战,如何记录系统事件成为了一个重要课题。作为应对,控制系统提出了SOE要求。SOE全称是SequenceOf Event,一般翻译为事件顺序。SOE系统可以记录系统中信号变化的时刻,记录系统事件发生时间,可用于系统事件分析、故障分析等,如何提高SOE系统精确度及分辨率,成为SOE系统的重要研究方向。
提高SOE系统时间精度,需要系统时间能够精确同步,因此首先需要解决系统同步问题。随着控制系统规模的扩大,系统结构复杂程度的增加,系统数据量的增长,对时间同步系统的要求越来越高。采用GPS为时间源,基于IEEE1588 的网络时间同步系统可以简化时间同步系统的结构,降低投资建设成本,降低维护难度,减少日常维护的工作量,是工业控制领域时间同步的一个重要发展方向。要建立高精度的IEEE1588 的网络时间同步系统必须要实现高精度的时间标签的捕获,目前时间标签的捕获方法存在使用不灵活,成本较高的问题,迫切需要一种经济灵活、实用高效的时间标签捕获方法。
对于一个处理庞大数据量的控制网络,准确、及时记录大量事件非常困难。随着技术的发展,对SOE系统分辨率的要求也越来越高。将FPGA引入SOE系统,简化了SOE设计,降低了设计难度,提高了性能。随着研究的深入,用FPGA实现SOE系统必将成为一种趋势。
发明内容
本发明要解决的技术问题是提供一种基于FPGA的SOE系统及其实现SOE的方法,其可实现IEEE1588高精度时间同步系统,并在系统时钟精确同步的基础上实现高分辨率的SOE系统。
为解决上述技术问题,采用的技术方案是:一种基于FPGA的SOE系统,包括CPU、PHY芯片和FPGA,其特征在于:FPGA位于CPU和PHY芯片之间,通过MII接口分别与CPU和PHY芯片连接;FPGA内建IEEE1588数据包解析模块,SOE事件监测模块和自由计时时钟模块。
利用上述SOE系统实现SOE的方法,其特征在于:
(1) 系统时间同步,包括以下步骤:
a. IEEE1588数据包解析模块监测CPU和PHY芯片之间的收发数据包,当IEEE1588数据包解析模块获取数据包的同时,记录下由自由计时时钟模块产生的当前相对时间信息;
b. IEEE1588数据包解析模块解析获取的数据包,当数据包被判定为IEEE1588对时数据包时,将该IEEE1588对时数据包信息和对应的相对时间信息存入FPGA片内存储器;
CPU读取FPGA中存储的IEEE1588对时数据包信息及其对应的相对时间信息,获取收发数据包的绝对时间和相对时间,通过两次对时数据包绝对时间相减求得一个网络系统中时间偏差T,相对时间加上偏差时间T得到系统的基准时间,从而保证整个网络系统中设备时间的一致性;
(2) SOE记录,包括以下步骤:
a.SOE事件监测模块监测发生的事件,监测到事件时,即记录下该事件发生时刻由自由计时时钟模块产生的当前相对时间信息;
b.SOE事件监测模块判断事件是否真实有效,当确认事件真实有效时,把事件及其对应的相对时间信息存入FPGA片内存储器;
c. CPU读取FPGA中存储的SOE记录,SOE记录中的时间是自由计时时钟的时间值,CPU中自由计时时钟的时间值减去SOE记录中自由计时时钟的时间值得到时间偏差T’,CPU绝对时间加上T’得到SOE事件的绝对时间,然后上报SOE事件。
本发明的积极效果是:以FPGA+CPU的架构,极其灵活地实现了高精度的IEEE1588时间同步系统,在此基础上简洁地实现了高分辨率的SOE系统。基于FPGA技术,以硬件代替软件,提高了系统的可靠性,抗干扰性能和灵活性灵活性。系统可以根据实际选择资源满足需要的FPGA芯片,还可以根据实际应用灵活地开辟合适大小的片内存储器。
附图说明
下面结合附图和具体实施方式对本发明作进一步说明。
图1是本发明的SOE系统功能框图。
具体实施方式
图1是本发明的SOE系统功能框图。如图1所示,一种基于FPGA的SOE系统,包括CPU、PHY芯片和FPGA,其特征在于:FPGA位于CPU和PHY芯片之间,通过MII接口分别与CPU和PHY芯片连接;FPGA内建IEEE1588数据包解析模块,SOE事件监测模块和自由计时时钟模块。
利用上述SOE系统实现SOE的方法,其特征在于:
(1) 系统时间同步,包括以下步骤:
a. IEEE1588数据包解析模块监测CPU和PHY芯片之间的收发数据包,当IEEE1588数据包解析模块获取数据包的同时,记录下由自由计时时钟模块产生的当前相对时间信息;
b. IEEE1588数据包解析模块解析获取的数据包,当数据包被判定为IEEE1588对时数据包时,将该IEEE1588对时数据包信息和对应的相对时间信息存入FPGA片内存储器;
c.CPU读取FPGA中存储的IEEE1588对时数据包信息及其对应的相对时间信息,获取收发数据包的绝对时间和相对时间,通过两次对时数据包绝对时间相减求得一个网络系统中时间偏差T,相对时间加上偏差时间T得到系统的基准时间,从而保证整个网络系统中设备时间的一致性;
(2) SOE记录,包括以下步骤:
a.SOE事件监测模块监测发生的事件,监测到事件时,即记录下该事件发生时刻由自由计时时钟模块产生的当前相对时间信息;
b.SOE事件监测模块判断事件是否真实有效,当确认事件真实有效时,把事件及其对应的相对时间信息存入FPGA片内存储器;
c.CPU读取FPGA中存储的SOE记录,SOE记录中的时间是自由计时时钟的时间值,CPU中自由计时时钟的时间值减去SOE记录中自由计时时钟的时间值得到时间偏差T’,CPU绝对时间加上T’得到SOE事件的绝对时间,然后上报SOE事件。
在上述SOE系统及其实现SOE的方法中,CPU与PHY芯片之间传递的IEEE1588对时数据包可以包括有A网和B网的数据包,A网和B网的数据包采用同一时钟源,其中某一网络故障时,则另一网络用于对时。
FPGA内建的IEEE1588数据包解析模块用于监测解析以太网数据包。该模块仅监测解析CPU与PHY芯片之间传递的数据包,而不干扰数据包的正常传输。IEEE1588数据包解析模块判定是否为IEEE1588对时数据包主要是判定数据包是否为IEEE1588的Sync报文或Delay_Req报文。当IEEE1588数据包解析模块判定获取的数据包为Sync报文或Delay_Req报文时,将报文中的IP地址、端口地址等信息及之前锁存的相对时间信息存入FPGA片内存储器。
FPGA内建的SOE事件监测模块用于监测发生的事件,SOE事件监测模块仅对监测到事件进行分析,而不干扰信号正常的输入输出。
本发明简化了时间同步系统与SOE系统的设计,提高了系统的对时精度,提高了SOE系统的分辨率。本发明可以通过提高FPGA内建SOE事件监测模块的采样频率,很容易地提高SOE系统的分辨率,在采样频率10KHz的条件下,可实现0.2ms的分辨率。

Claims (1)

1.一种基于FPGA的SOE系统实现SOE的方法,所述基于FPGA的SOE系统包括CPU、PHY芯片和FPGA, FPGA位于CPU和PHY芯片之间,通过MII接口分别与CPU和PHY芯片连接;FPGA内建IEEE1588数据包解析模块,SOE事件监测模块和自由计时时钟模块,其特征在于:
(1) 系统时间同步,包括以下步骤:
a.IEEE1588数据包解析模块监测CPU和PHY芯片之间的收发数据包,当IEEE1588数据包解析模块获取数据包的同时,记录下由自由计时时钟模块产生的当前相对时间信息;
b.IEEE1588数据包解析模块解析获取的数据包,当数据包被判定为IEEE1588对时数据包时,将该IEEE1588对时数据包信息和对应的相对时间信息存入FPGA片内存储器;
c.CPU读取FPGA中存储的IEEE1588对时数据包信息及其对应的相对时间信息,获取收发数据包的绝对时间和相对时间,通过两次对时数据包绝对时间相减求得一个网络系统中时间偏差T,相对时间加上偏差时间T得到系统的基准时间,从而保证整个网络系统中设备时间的一致性;
(2) SOE记录,包括以下步骤:
a.SOE事件监测模块监测发生的事件,监测到事件时,即记录下该事件发生时刻由自由计时时钟模块产生的当前相对时间信息;
b.SOE事件监测模块判断事件是否真实有效,当确认事件真实有效时,把事件及其对应的相对时间信息存入FPGA片内存储器;
c.CPU读取FPGA中存储的SOE记录,SOE记录中的时间是自由计时时钟的时间值,CPU中自由计时时钟的时间值减去SOE记录中自由计时时钟的时间值得到时间偏差T’,CPU绝对时间加上T’得到SOE事件的绝对时间,然后上报SOE事件。
CN201310694213.4A 2013-12-18 2013-12-18 一种基于fpga的soe系统实现soe的方法 Active CN103713544B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310694213.4A CN103713544B (zh) 2013-12-18 2013-12-18 一种基于fpga的soe系统实现soe的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310694213.4A CN103713544B (zh) 2013-12-18 2013-12-18 一种基于fpga的soe系统实现soe的方法

Publications (2)

Publication Number Publication Date
CN103713544A CN103713544A (zh) 2014-04-09
CN103713544B true CN103713544B (zh) 2018-10-02

Family

ID=50406600

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310694213.4A Active CN103713544B (zh) 2013-12-18 2013-12-18 一种基于fpga的soe系统实现soe的方法

Country Status (1)

Country Link
CN (1) CN103713544B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112019288B (zh) 2019-05-31 2022-09-02 华为技术有限公司 时间同步方法、业务单板及网络设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1801023A (zh) * 2005-11-14 2006-07-12 杨卫民 一种多事件顺序记录与测试系统
CN201708809U (zh) * 2010-06-03 2011-01-12 上海远景数字信息技术有限公司 一种ieee1588时间测试分析仪
CN102215078A (zh) * 2011-06-09 2011-10-12 国网电力科学研究院 一种基于fpga的硬件时间戳实现方法
CN202353572U (zh) * 2011-11-25 2012-07-25 中国西电电气股份有限公司 电子式互感器合并单元的ieee1588时间同步系统
CN203313199U (zh) * 2013-06-03 2013-11-27 刘庆依 一种智能电子设备的ieee c37.238时间同步系统

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080076530A (ko) * 2007-02-16 2008-08-20 현대중공업 주식회사 감시 및 제어시스템의 에스오이 구현방법
US7962574B2 (en) * 2009-01-29 2011-06-14 International Business Machines Corporation Data integration in service oriented architectures

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1801023A (zh) * 2005-11-14 2006-07-12 杨卫民 一种多事件顺序记录与测试系统
CN201708809U (zh) * 2010-06-03 2011-01-12 上海远景数字信息技术有限公司 一种ieee1588时间测试分析仪
CN102215078A (zh) * 2011-06-09 2011-10-12 国网电力科学研究院 一种基于fpga的硬件时间戳实现方法
CN202353572U (zh) * 2011-11-25 2012-07-25 中国西电电气股份有限公司 电子式互感器合并单元的ieee1588时间同步系统
CN203313199U (zh) * 2013-06-03 2013-11-27 刘庆依 一种智能电子设备的ieee c37.238时间同步系统

Also Published As

Publication number Publication date
CN103713544A (zh) 2014-04-09

Similar Documents

Publication Publication Date Title
CN103117900B (zh) 一种可配置式工业以太网数据解析系统及解析方法
CN105391509B (zh) 基于fpga的网口高精度时间标定方法
CN101739011B (zh) 一种基于cpci总线的高精度时钟同步方法及其系统
Ferrari et al. A distributed instrument for performance analysis of real-time ethernet networks
CN106059701A (zh) 一种通过捕获协议控制帧测试时间触发以太网的时钟同步修正值的装置
CN103138887B (zh) 一种1588事件报文的处理方法及系统
CN103067112B (zh) 时钟同步方法、装置及网络设备
CN106506107B (zh) 一种基于硬件时间戳的ntp服务器授时实现方法
CN103716147A (zh) 一种具有路径延时测量功能的采样值传输及同步方法
CN107360060A (zh) 一种时延测量方法及装置
CN103715766B (zh) 一种环网分布式母线保护同步方法
CN107579793A (zh) 一种通信网络设备间时间同步的优化方法、装置及设备
CN102315985A (zh) 采用ieee1588协议的智能装置时间同步精度测试方法
WO2015131626A1 (zh) 用于网络设备的时间同步方法、装置及时间同步服务器
CN103178987A (zh) 基于ZigBee无线技术的数字化变电站分布测试方法
CN106230541B (zh) 一种用于工业以太网的站点同步系统及方法
CN103647631A (zh) 一种智能化变电站用时钟同步检测装置及检测方法
CN103713544B (zh) 一种基于fpga的soe系统实现soe的方法
CN102749864A (zh) 桥梁加速度信号调理器
CN112671598A (zh) 一种适用于电力系统控制保护装置的电力专用算法硬件模块
CN105812117B (zh) 面向工业异构网络的无线链路时延补偿装置和方法
CN106549822A (zh) 测试时间同步报文的响应时间的方法、装置及测试设备
CN102983959B (zh) 在多个mac中实现ptp一步模式和两步模式的方法及装置
CN114884605A (zh) 基于fpga实现网络节点时间同步的方法
CN206389374U (zh) 电力授时中的ptp精准时间协议授时模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP02 Change in the address of a patent holder

Address after: 200241 No. 428 East Jiangchuan Road, Shanghai, Minhang District

Patentee after: STATE NUCLEAR POWER AUTOMATION SYSTEM ENGINEERING Co.,Ltd.

Address before: 200241. A2036, building B, building 555, Dongchuan Road, Minhang District, Shanghai

Patentee before: STATE NUCLEAR POWER AUTOMATION SYSTEM ENGINEERING Co.,Ltd.

CP02 Change in the address of a patent holder