CN103678220B - 一种从pci总线扩展lbe总线的设计方法 - Google Patents
一种从pci总线扩展lbe总线的设计方法 Download PDFInfo
- Publication number
- CN103678220B CN103678220B CN201310731962.XA CN201310731962A CN103678220B CN 103678220 B CN103678220 B CN 103678220B CN 201310731962 A CN201310731962 A CN 201310731962A CN 103678220 B CN103678220 B CN 103678220B
- Authority
- CN
- China
- Prior art keywords
- bus
- signal
- lbe
- make
- pci
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Bus Control (AREA)
Abstract
本发明采用CPLD或FPGA实现PCI总线与LBE总线之间的传输协议转换,包括单周期传输以及DMA传输,达到从PCI总线扩展LBE总线的目的,并且按照PCI总线规范要求对PCI总线数据及控制信号采用三态设计,避免对PCI总线的其它设备的正常工作造成影响。
Description
技术领域
本发明是一种从PCI总线扩展LBE总线的设计方法,该技术属于嵌入式计算机系统设计技术领域。
背景技术
PCI是外围设备互连(PeripheralComponentInterconnect)的简称,作为一种通用的总线接口标准,它在目前的计算机系统中得到了非常广泛的应用。
LBE(LocalBusExtent局部总线扩展)总线是广泛应用于机载嵌入式计算机系统的32位系统总线,最高总线速度可达33MHz,位宽32位,它包含一个第一主设备,最多可支持8个设备之间的互联。
目前,LBE总线已广泛应用于机载嵌入式计算机系统,但这种计算机系统基本上都是将80486处理器局部总线直接进行了电气信号的扩展,作为LBE总线使用。随着我国机载领域快速发展,以80486处理器为CPU的核心计算平台已无法满足当前机载嵌入式计算机系统对性能的要求。越来越多的计算机系统选择了高性能的PowerPC处理器作为CPU。而PowerPC处理器基本上都采用PCI总线作为系统内总线,PCI总线与LBE总线在传输协议上并不兼容,这样就造成了以PowerPC处理器为CPU的高性能计算平台无法对机载嵌入式计算机系统中以80486处理器为CPU的低性能计算平台进行升级替代。
我国当前正面临对老旧机载计算机设备进行升级替代的现状,因此,设计一种从PCI总线扩展LBE总线的方法对于我国此类项目的研究具有非常重要的意义,并且由于LBE总线在机载嵌入式计算机系统领域的广泛应用,此设计方法的实用价值能够对此类产品的市场推广起到很大的推动作用。
发明内容
为了解决以PowerPC处理器为CPU的高性能计算平台无法对机载嵌入式计算机系统中以80486处理器为CPU的低性能计算平台进行升级替代的技术问题,本发明提供一种从PCI总线扩展LBE总线的设计方法。
本发明的技术解决方案如下:
一种从PCI总线扩展LBE总线的方法,其特殊之处在于:在CPLD或FPGA内部设置状态机,利用状态机实现PCI总线及LBE总线之间的传输协议转换,转换的具体步骤如下:
一、状态机启动并等待
1】通过PCI主设备复位,启动FPGA或CPLD内部的状态机;
2】状态机处于空闲状态,使LBE总线设备选择信号、访问请求信号及总线命令信号均无效,且禁止输出PCI设备选择信号机目标准备好信号;
3】等待PCI主设备发起总线访问;
4】判断总线访问信号是否有效;如果有效,进入步骤5】;如果无效,转入步骤2】;
二、发起设备访问并送出访问地址
5】锁存PCI总线地址及PCI总线命令,并保持至下一个PCI总线访问信号;
6】判断PCI总线初始准备好信号是否有效;如果有效,进入步骤7】,如果无效,转入步骤2】;
7】将锁存的PCI总线地址作为LBE总线地址输出,并输出字节使能;
8】将LBE总线地址进行空间划分,释放LBE总线存储器及IO片选;
9】使PCI主设备选择信号有效且目标准备好信号无效;
10】判断LBE总线是读信号还是写命令,如果是读信号,进入步骤11】,
三、完成读信号
11】释放LBE总线读信号且使LBE总线周期为读周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
12】判断从设备是否准备好,如果准备好,进入步骤13】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤13】;如果总线未超时,转入步骤12】;
13】读取LBE总线数据至PCI总线;
14】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤15】,如果无效,进入步骤16】
15】使LBE总线地址递增且目标准备好信号无效,转入步骤12】;
16】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线命令信号无效;
17】禁止输出PCI目标准备好信号及设备选择信号;使LBE总线访问信号无效、LBE总线信号无效、将LBE读信号设置为固定状态;
18】结束总线访问,返回空闲状态。
如果步骤10】中判断LBE总线是写信号,则按照以下步骤完成写访问:
四、完成写访问
19】释放LBE总线写信号且使LBE总线周期为写周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
20】判断LBE从设备是否准备好,如果准备好,进入步骤21】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤21】;如果总线未超时,转入步骤20】;
21】发送PCI总线数据至LBE总线;
22】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤23】,如果无效,进入步骤24】;
23】使LBE总线地址递增且目标准备好信号无效,转入步骤20】;
24】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线信号无效;
25】禁止输出PCI目标准备好信号、设备选择信号;使LBE总线访问信号无效、使LBE总线信号无效、将LBE写信号设置为固定状态;
26】结束总线访问,返回空闲状态。
一种从PCI总线扩展LBE总线的方法,其特殊之处在于:在CPLD或FPGA内部设置状态机,利用状态机实现PCI总线及LBE总线之间的传输协议转换,如果PCI总线数据及控制信号采用两态设计时,转换的具体步骤如下:
一、状态机启动并等待
1】通过PCI主设备复位,启动FPGA或CPLD内部的状态机;
2】状态机处于空闲状态,使LBE总线设备选择信号、访问请求信号及总线命令信号均无效,且使PCI设备选择信号机目标准备好均无效;
3】等待PCI主设备发起总线访问;
4】判断总线访问信号是否有效;如果有效,进入步骤5】;如果无效,转入步骤2】;
二、发起设备访问并送出访问地址
5】锁存PCI总线地址及PCI总线命令,并保持至下一个PCI总线访问信号;
6】判断PCI总线初始准备好信号是否有效;如果有效,进入步骤7】,如果无效,转入步骤2】;
7】将锁存的PCI总线地址作为LBE总线地址输出,并输出字节使能;
8】将LBE总线地址进行空间划分,释放LBE总线存储器及IO片选;
9】使PCI主设备选择信号有效且目标准备好信号无效;
10】判断LBE总线是读信号还是写命令,如果是读信号,进入步骤11】,
三、完成读信号
11】释放LBE总线读信号且使LBE总线周期为读周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
12】判断从设备是否准备好,如果准备好,进入步骤13】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤13】;如果总线未超时,转入步骤12】;
13】读取LBE总线数据至PCI总线;
14】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤15】,如果无效,进入步骤16】
15】使LBE总线地址递增且目标准备好信号无效,转入步骤12】;
16】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线命令信号无效;
17】使PCI目标准备好信号及设备选择信号均无效;使LBE总线访问信号、LBE总线信号均无效、将LBE读信号设置为固定状态;
18】结束总线访问,返回空闲状态;
如果步骤10】中判断LBE总线是写信号,则按照以下步骤完成写访问:
四、完成写访问
19】释放LBE总线写信号且使LBE总线周期为写周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
20】判断LBE从设备是否准备好,如果准备好,进入步骤21】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤21】;如果总线未超时,转入步骤20】;
21】发送PCI总线数据至LBE总线;
22】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤23】,如果无效,进入步骤24】;
23】使LBE总线地址递增且目标准备好信号无效,转入步骤20】;
24】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线信号无效;
25】使PCI目标准备好信号、设备选择信号均无效;使LBE总线访问信号、使LBE总线信号均无效、将LBE写信号设置为固定状态;
结束总线访问,返回空闲状态。
本发明与现有技术相比,优点是:
1、本发明采用CPLD或FPGA实现从PCI总线扩展LBE总线,无须增加任何外围扩展电路,可节约研发成本,并且对系统功耗、尺寸、重量等重要技术指标不会有明显增加。
2、本发明具备单周期访问方式及DMA访问方式;可以进行单周期传输以及DMA传输,达到了从PCI总线扩展LBE总线的目的,并且在设计中按照PCI总线规范要求对PCI总线数据及控制信号采用三态设计,避免对PCI总线的其它设备的正常工作造成影响。
3、本发明不会影响PCI总线的其它设备正常工作。
4、本发明实现简单、工作稳定,可以被广泛应用。
附图说明
图1为PCI总线单周期传输时序图;
图2为PCI总线DMA传输时序图;
图3为LBE总线传输时序图;
图4为PCI总线扩展LBE总线设计流程图。
具体实施方式
本发明仅针对PCI总线主设备访问LBE总线从设备的情况,下面以32位/33MHzPCI总线扩展32位/33MHzLBE总线为例,对本设计方法做进一步详细说明。
1.PCI总线信号及时序关系
PCI总线是地址/数据复用的总线,包括以下主要信号:
AD(31:0):32位地址/数据总线;
C/BE(3:0):命令/字节使能信号;
FRAME:总线访问发起信号;
DEVSEL:设备选择信号;
IRDY:初始准备好信号;
TRDY:目标准备好信号。
PCI总线包括单周期访问及DMA访问,其时序关系见图1及图2。
2.LBE总线信号及时序关系
LBE总线是地址、数据分开的总线,包括以下主要信号:
XA(31:2):地址总线;
XD(31:0):32位数据总线;
XBE(3:0):字节使能,用于控制4个字节的数据;
XM/IO:表示总线周期为存储器访问周期或IO访问周期;
XD/C:表示总线周期为数据周期或指令周期;
XW/R:表示总线周期为写周期或读周期;
XSEL:总线设备选择信号;
XCYC:访问请求信号,表示总线周期的地址已有效;
XCMD:总线命令信号,表示总线周期的数据已有效;
XWAIT:等待信号,表示从设备未准备好
XBS16:16位设备标识信号。
LBE总线访问周期时序关系见图3。
3.转换方法
本发明在CPLD或FPGA内部实现从PCI总线扩展LBE总线的控制,CPLD或FPGA内部设置状态机,对总线状态进行监控、转换,实现了PCI总线至LBE总线的透明桥控制。
本发明中LBE总线时钟采用与PCI总线相同的33MHz时钟,对PCI周期单周期访问方式和DMA访问方式均能控制,下面对本发明的转换方法进行具体描述,图4为本发明的流程图。
如果PCI总线数据及控制信号采用三态设计时,转换的具体步骤如下:
一、状态机启动并等待
1】通过PCI主设备复位,启动FPGA或CPLD内部的状态机;
2】状态机处于空闲状态,使LBE总线设备选择信号、访问请求信号及总线命令信号均无效,且禁止输出PCI设备选择信号机目标准备好信号;
3】等待PCI主设备发起总线访问;
4】判断总线访问信号是否有效;如果有效,进入步骤5】;如果无效,转入步骤2】;
二、发起设备访问并送出访问地址
5】锁存PCI总线地址及PCI总线命令,并保持至下一个PCI总线访问信号;
6】判断PCI总线初始准备好信号是否有效;如果有效,进入步骤7】,如果无效,转入步骤2】;
7】将锁存的PCI总线地址作为LBE总线地址输出,并输出字节使能;
8】将LBE总线地址进行空间划分,释放LBE总线存储器及IO片选;
9】使PCI主设备选择信号有效且目标准备好信号无效;
10】判断LBE总线是读信号还是写命令,如果是读信号,进入步骤11】,
三、完成读信号
11】释放LBE总线读信号且使LBE总线周期为读周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
12】判断从设备是否准备好,如果准备好,进入步骤13】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤13】;如果总线未超时,转入步骤12】;
13】读取LBE总线数据至PCI总线;
14】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤15】,如果无效,进入步骤16】
15】使LBE总线地址递增且目标准备好信号无效,转入步骤12】;
16】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线命令信号无效;
17】禁止输出PCI目标准备好信号及设备选择信号;使LBE总线访问信号无效、LBE总线信号无效、将LBE读信号设置为固定状态;
18】结束总线访问,返回空闲状态。
如果步骤10】中判断LBE总线是写信号,则按照以下步骤完成写访问:
完成写访问
19】释放LBE总线写信号且使LBE总线周期为写周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
20】判断LBE从设备是否准备好,如果准备好,进入步骤21】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤21】;如果总线未超时,转入步骤20】;
21】发送PCI总线数据至LBE总线;
22】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤23】,如果无效,进入步骤24】;
23】使LBE总线地址递增且目标准备好信号无效,转入步骤20】;
24】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线信号无效;
25】禁止输出PCI目标准备好信号、设备选择信号;使LBE总线访问信号无效、使LBE总线信号无效、将LBE写信号设置为固定状态;
26】结束总线访问,返回空闲状态。
如果PCI总线数据及控制信号采用两态设计时,转换的具体步骤如下:
一、状态机启动并等待
1】通过PCI主设备复位,启动FPGA或CPLD内部的状态机;
2】状态机处于空闲状态,使LBE总线设备选择信号、访问请求信号及总线命令信号均无效,且使PCI设备选择信号机目标准备好均无效;
3】等待PCI主设备发起总线访问;
4】判断总线访问信号是否有效;如果有效,进入步骤5】;如果无效,转入步骤2】;
二、发起设备访问并送出访问地址
5】锁存PCI总线地址及PCI总线命令,并保持至下一个PCI总线访问信号;
6】判断PCI总线初始准备好信号是否有效;如果有效,进入步骤7】,如果无效,转入步骤2】;
7】将锁存的PCI总线地址作为LBE总线地址输出,并输出字节使能;
8】将LBE总线地址进行空间划分,释放LBE总线存储器及IO片选;
9】使PCI主设备选择信号有效且目标准备好信号无效;
10】判断LBE总线是读信号还是写命令,如果是读信号,进入步骤11】,
三、完成读信号
11】释放LBE总线读信号且使LBE总线周期为读周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
12】判断从设备是否准备好,如果准备好,进入步骤13】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤13】;如果总线未超时,转入步骤12】;
13】读取LBE总线数据至PCI总线;
14】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤15】,如果无效,进入步骤16】
15】使LBE总线地址递增且目标准备好信号无效,转入步骤12】;
16】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线命令信号无效;
17】使PCI目标准备好信号及设备选择信号均无效;使LBE总线访问信号、LBE总线信号均无效、将LBE读信号设置为固定状态;
18】结束总线访问,返回空闲状态;
如果步骤10】中判断LBE总线是写信号,则按照以下步骤完成写访问:
四、完成写访问
19】释放LBE总线写信号且使LBE总线周期为写周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
20】判断LBE从设备是否准备好,如果准备好,进入步骤21】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤21】;如果总线未超时,转入步骤20】;
21】发送PCI总线数据至LBE总线;
22】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤23】,如果无效,进入步骤24】;
23】使LBE总线地址递增且目标准备好信号无效,转入步骤20】;
24】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线信号无效;
25】使PCI目标准备好信号、设备选择信号均无效;使LBE总线访问信号、使LBE总线信号均无效、将LBE写信号设置为固定状态;
26】结束总线访问,返回空闲状态。
Claims (4)
1.一种从PCI总线扩展LBE总线的方法,其特征在于:在CPLD或FPGA内部设置状态机,利用状态机实现PCI总线及LBE总线之间的传输协议转换,转换的具体步骤如下:
一、状态机启动并等待
1】通过PCI主设备复位,启动FPGA或CPLD内部的状态机;
2】状态机处于空闲状态,使LBE总线设备选择信号、访问请求信号及总线命令信号均无效,且禁止输出PCI设备选择信号机目标准备好信号;
3】等待PCI主设备发起总线访问;
4】判断总线访问信号是否有效;如果有效,进入步骤5】;如果无效,转入步骤2】;
二、发起设备访问并送出访问地址
5】锁存PCI总线地址及PCI总线命令,并保持至下一个PCI总线访问信号;
6】判断PCI总线初始准备好信号是否有效;如果有效,进入步骤7】,如果无效,转入步骤2】;
7】将锁存的PCI总线地址作为LBE总线地址输出,并输出字节使能;
8】将LBE总线地址进行空间划分,释放LBE总线存储器及IO片选;
9】使PCI主设备选择信号有效且目标准备好信号无效;
10】判断LBE总线是读信号还是写命令,如果是读信号,进入步骤11】,
三、完成读信号
11】释放LBE总线读信号且使LBE总线周期为读周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
12】判断从设备是否准备好,如果准备好,进入步骤13】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤13】;如果总线未超时,转入步骤12】;
13】读取LBE总线数据至PCI总线;
14】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤15】,如果无效,进入步骤16】
15】使LBE总线地址递增且目标准备好信号无效,转入步骤12】;
16】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线命令信号无效;
17】禁止输出PCI目标准备好信号及设备选择信号;使LBE总线访问信号无效、LBE总线信号无效、将LBE读信号设置为固定状态;
18】结束总线访问,返回空闲状态。
2.根据权利要求1所述的从PCI总线扩展LBE总线的方法,其特征在于:如果步骤10】中判断LBE总线是写信号,则按照以下步骤完成写访问:
四、完成写访问
19】释放LBE总线写信号且使LBE总线周期为写周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
20】判断LBE从设备是否准备好,如果准备好,进入步骤21】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤21】;如果总线未超时,转入步骤20】;
21】发送PCI总线数据至LBE总线;
22】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤23】,如果无效,进入步骤24】;
23】使LBE总线地址递增且目标准备好信号无效,转入步骤20】;
24】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线信号无效;
25】禁止输出PCI目标准备好信号、设备选择信号;使LBE总线访问信号无效、使LBE总线信号无效、将LBE写信号设置为固定状态;
26】结束总线访问,返回空闲状态。
3.一种从PCI总线扩展LBE总线的方法,其特征在于:在CPLD或FPGA内部设置状态机,利用状态机实现PCI总线及LBE总线之间的传输协议转换,转换的具体步骤如下:
一、状态机启动并等待
1】通过PCI主设备复位,启动FPGA或CPLD内部的状态机;
2】状态机处于空闲状态,使LBE总线设备选择信号、访问请求信号及总线命令信号均无效,且使PCI设备选择信号机目标准备好均无效;
3】等待PCI主设备发起总线访问;
4】判断总线访问信号是否有效;如果有效,进入步骤5】;如果无效,转入步骤2】;
二、发起设备访问并送出访问地址
5】锁存PCI总线地址及PCI总线命令,并保持至下一个PCI总线访问信号;
6】判断PCI总线初始准备好信号是否有效;如果有效,进入步骤7】,如果无效,转入步骤2】;
7】将锁存的PCI总线地址作为LBE总线地址输出,并输出字节使能;
8】将LBE总线地址进行空间划分,释放LBE总线存储器及IO片选;
9】使PCI主设备选择信号有效且目标准备好信号无效;
10】判断LBE总线是读信号还是写命令,如果是读信号,进入步骤11】,
三、完成读信号
11】释放LBE总线读信号且使LBE总线周期为读周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
12】判断从设备是否准备好,如果准备好,进入步骤13】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤13】;如果总线未超时,转入步骤12】;
13】读取LBE总线数据至PCI总线;
14】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤15】,如果无效,进入步骤16】
15】使LBE总线地址递增且目标准备好信号无效,转入步骤12】;
16】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线命令信号无效;
17】使PCI目标准备好信号及设备选择信号均无效;使LBE总线访问信号、LBE总线信号均无效、将LBE读信号设置为固定状态;
18】结束总线访问,返回空闲状态。
4.根据权利要求3所述的从PCI总线扩展LBE总线的方法,其特征在于:如果步骤10】中判断LBE总线是写信号,则按照以下步骤完成写访问:
四、完成写访问
19】释放LBE总线写信号且使LBE总线周期为写周期、释放LBE总线访问请求信号且使LBE总线访问请求信号有效、释放LBE总线命令信号且使LBE总线命令信号有效,
20】判断LBE从设备是否准备好,如果准备好,进入步骤21】;如果没准备好,判断是否总线超时,如果总线超时,进入步骤21】;如果总线未超时,转入步骤20】;
21】发送PCI总线数据至LBE总线;
22】使PCI总线目标准备好信号有效,判断PCI总线初始准备好信号是否有效,如果有效,进入步骤23】,如果无效,进入步骤24】;
23】使LBE总线地址递增且目标准备好信号无效,转入步骤20】;
24】使PCI总线目标准备好信号无效、使PCI总线设备选择信号无效、使LBE总线访问请求信号无效,使LBE总线信号无效;
25】使PCI目标准备好信号、设备选择信号均无效;使LBE总线访问信号、使LBE总线信号均无效、将LBE写信号设置为固定状态;
26】结束总线访问,返回空闲状态。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310731962.XA CN103678220B (zh) | 2013-12-23 | 2013-12-23 | 一种从pci总线扩展lbe总线的设计方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310731962.XA CN103678220B (zh) | 2013-12-23 | 2013-12-23 | 一种从pci总线扩展lbe总线的设计方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103678220A CN103678220A (zh) | 2014-03-26 |
CN103678220B true CN103678220B (zh) | 2016-05-25 |
Family
ID=50315837
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310731962.XA Active CN103678220B (zh) | 2013-12-23 | 2013-12-23 | 一种从pci总线扩展lbe总线的设计方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103678220B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105488006B (zh) * | 2015-12-05 | 2019-01-29 | 中国航空工业集团公司洛阳电光设备研究所 | 基于VHDL的LocalBus-LBE总线转换电路 |
CN107807558B (zh) * | 2017-09-28 | 2024-03-22 | 国营芜湖机械厂 | 基于pci9054的多总线通信板卡电路及控制方法 |
CN108009339A (zh) * | 2017-11-28 | 2018-05-08 | 深圳市瑞尔时代科技有限公司 | 一种监控主机端口设计方法 |
CN108984439B (zh) * | 2018-09-19 | 2021-07-30 | 天津七所精密机电技术有限公司 | 一种实现60x总线与LBE总线转换的设计方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3672845B2 (ja) * | 2001-05-25 | 2005-07-20 | シャープ株式会社 | インターフェース装置及びこれを備えた通信機器並びに通信方法 |
US6760793B2 (en) * | 2002-07-29 | 2004-07-06 | Isys Technologies, Inc. | Transaction credit control for serial I/O systems |
-
2013
- 2013-12-23 CN CN201310731962.XA patent/CN103678220B/zh active Active
Non-Patent Citations (3)
Title |
---|
PCI Express总线接口板的设计与实现;李丹;《总线与网络》;20080818;全文 * |
基于ETX模块的机载数据处理模块的设计;李孟华;《航空计算技术》;20111130;全文 * |
基于PCI9054的PCI接口板设计;谢冲;《Technical Application》;20100630;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN103678220A (zh) | 2014-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103678220B (zh) | 一种从pci总线扩展lbe总线的设计方法 | |
RU2619540C1 (ru) | Преобразователь протоколов между шиной cpci и шиной isa и соответствующий ему способ преобразования | |
CN102243619A (zh) | 一种基于fpga实现多路i2c总线端口扩展的方法 | |
CN104881388A (zh) | 基于fpga的usb 3.0接口模块 | |
CN103454996A (zh) | 主从机系统及其控制方法 | |
CN111061663B (zh) | 一种数据传输方法、装置及相关组件 | |
CN104361143B (zh) | 一种便携式数据采集卡及其方法 | |
CN104714907A (zh) | 一种pci总线转换为isa和apb总线设计方法 | |
CN105335548A (zh) | 一种用于ice的mcu仿真方法 | |
CN103885908A (zh) | 一种基于外部设备可访问寄存器的数据传输系统及其方法 | |
CN104408213B (zh) | 一种便携式数据采集卡 | |
CN104485962B (zh) | 一种便携式数据采集系统及其采集方法 | |
CN110968352B (zh) | 一种pcie设备的复位系统及服务器系统 | |
US20080104303A1 (en) | Low latency event communication system and method | |
CN103729165A (zh) | 应用于高速运动控制系统的pci从设备核心控制模块 | |
CN103077144A (zh) | 一种确保数据完整的spi通讯接口及其通讯方法 | |
US8074232B2 (en) | Method for improving the communication of the human interface device | |
CN102708079B (zh) | 应用于微控制器的控制数据传输的方法及系统 | |
CN102981675A (zh) | 一种多点触摸数据处理方法及其系统 | |
CN100504723C (zh) | 电源的usb数据采集装置 | |
CN104901857A (zh) | 总线分析仪 | |
CN103207850B (zh) | 异质设备的传输系统 | |
CN104239084A (zh) | 一种dsp程序自动加载的实现方法 | |
CN204086415U (zh) | 故障录波装置 | |
CN202904319U (zh) | 一种基于cpld开发的pci总线多轴电机控制卡 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |