CN108009339A - 一种监控主机端口设计方法 - Google Patents

一种监控主机端口设计方法 Download PDF

Info

Publication number
CN108009339A
CN108009339A CN201711214980.5A CN201711214980A CN108009339A CN 108009339 A CN108009339 A CN 108009339A CN 201711214980 A CN201711214980 A CN 201711214980A CN 108009339 A CN108009339 A CN 108009339A
Authority
CN
China
Prior art keywords
host computer
port
monitoring host
connector
computer port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201711214980.5A
Other languages
English (en)
Inventor
王君
吕林波
罗强
刘坚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Ruier Era Technology Co Ltd
Original Assignee
Shenzhen Ruier Era Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Ruier Era Technology Co Ltd filed Critical Shenzhen Ruier Era Technology Co Ltd
Priority to CN201711214980.5A priority Critical patent/CN108009339A/zh
Publication of CN108009339A publication Critical patent/CN108009339A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2111/00Details relating to CAD techniques
    • G06F2111/04Constraint-based CAD

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明公开了一种监控主机端口设计方法,所述方法包括以下步奏:基于所述监控主机端口与相对应的端口连接器之间的连接口大小,进而确定监控主机端口的大小,同时确定主机端口相对应的端口连接器的类型,进而确定端口连接器的材质,依据端口连接器的材质选取监控主机端口的对应材质,通过使用这种方法,实现了提供一种总线接口设计装置和一种用于生成总线接口的总线接口设计方法,在设计总线接口之后该总线接口可以被稳定地驱动并且满足物理约束条件,并且该方式实施简单,适合大量实施,并且价格低廉。

Description

一种监控主机端口设计方法
技术领域
本发明涉及监控主机端口的设计方法,具体为一种监控主机端口设计方法。
背景技术
近年来,随着系统LSI(大规模集成)的技术的进步,已经广泛地实施安装高速度总线接口。同时,PCB(印制电路板)也已经提升至速度可操作和高度集成。根据此趋势,考虑协同操作系统LSI和PCB两者对设计来说变得越来越重要。当前,系统LSI设计师基于诸如组件布局、电路板层的数目以及电路板材料的物理约束条件来手动设计封装和总线接口。已经寻求其中可以更有效地执行这样的设计的环境。
现如今的监控主机端口的设计方法并没有一个系统的设计方式,同时现如今的技术方式不能够设计同时考虑系统的物理约束条件,并且那么问题出现以致因为由物理因素引起的电属性的变化而造成在系统MOSI之间的接口不稳定地操作、无法达到目标传输带宽等等。
发明内容
本发明的目的在于提供一种监控主机端口设计方法及其制作方法,以解决上述背景技术中提出的问题。
本发明的目的是通过下述技术方案予以实现:一种监控主机端口设计方法,包括以下步奏:
1)一种监控主机端口设计方法,包括:基于所述监控主机端口与相对应的端口连接器之间的连接口大小,进而确定监控主机端口的大小,同时确定主机端口相对应的端口连接器的类型,进而确定端口连接器的材质,依据端口连接器的材质选取监控主机端口的对应材质。
2)根据权利要求1所述的监控主机端口设计方法,进一步包括:将监控主机端口和端口连接器的类别、材质依次统计在设计库中,在所述设计库中依次扩展多个总线接口,并依次收集多个扩展接口的信号和接口数据,并储存在设计库中,并且基于扩展的总线接口确定扩展的连接器材质和大小。
3)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述监控主机端口包括一个或者多个监控主机模块和用于连接端口连接器的对应模块,同时监控主机模块至少与一个总线矩阵单元连接。
4)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述总线接口包括总线驱动芯片和若干个接口,并且驱动芯片和接口的属性参数相同,材质、大小均相同。
主机将输出数据发送到MOSI,MOSI信号作为输入数据移入被选择的端口连接器,并从端口连接器中发送出对应信号给监控主机端口芯片。
5)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述可配置的总线接口的参数被存储在总线接口设计库中,所述参数包括选自以下中的至少一个:总线时钟频率、主端口数目、从端口数目、每个端口的数据总线宽度、针对从机情况的地址区域的开始地址和结束地址、外部接口数目以及每个外部接口的传送和接收电路的属性参数,并且根据所指定的参数重新配置内部电路配置,同时选择相对应的电压和电流。
6)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述监控主机端口和端口连接器传送和接收电路,所述传送和接收电路驱动连接半导体集成电路的监控主机端口。
7)根据权利要求1所述的监控主机端口设计方法,进一步包括:确定监控主机端口的电压、电流、储存库、矩阵单元和驱动芯片。
本发明的有益效果是:通过使用这种方法,实现了提供一种总线接口设计装置和一种用于生成总线接口的总线接口设计方法,在设计总线接口之后该总线接口可以被稳定地驱动并且满足物理约束条件,并且该方式实施简单,适合大量实施,并且价格低廉。
具体实施方式
下面结合具体实施方式进一步的说明,但是下文中的具体实施方式不应当做被理解为对本体发明的限制。本领域普通技术人员能够在本发明基础上显而易见地作出的各种改变和变化,应该均在发明的范围之内。
实施例1:
一种监控主机端口设计方法,包括以下步奏:
1)一种监控主机端口设计方法,包括:基于所述监控主机端口与相对应的端口连接器之间的连接口大小,进而确定监控主机端口的大小,同时确定主机端口相对应的端口连接器的类型,进而确定端口连接器的材质,依据端口连接器的材质选取监控主机端口的对应材质。
2)根据权利要求1所述的监控主机端口设计方法,进一步包括:将监控主机端口和端口连接器的类别、材质依次统计在设计库中,在所述设计库中依次扩展多个总线接口,并依次收集多个扩展接口的信号和接口数据,并储存在设计库中,并且基于扩展的总线接口确定扩展的连接器材质和大小。
3)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述监控主机端口包括一个或者多个监控主机模块和用于连接端口连接器的对应模块,同时监控主机模块至少与一个总线矩阵单元连接。
4)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述总线接口包括总线驱动芯片和若干个接口,并且驱动芯片和接口的属性参数相同,材质、大小均相同。
主机将输出数据发送到MOSI,MOSI信号作为输入数据移入被选择的端口连接器,并从端口连接器中发送出对应信号给监控主机端口芯片。
5)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述可配置的总线接口的参数被存储在总线接口设计库中,所述参数包括选自以下中的至少一个:总线时钟频率、主端口数目、从端口数目、每个端口的数据总线宽度、针对从机情况的地址区域的开始地址和结束地址、外部接口数目以及每个外部接口的传送和接收电路的属性参数,并且根据所指定的参数重新配置内部电路配置,同时选择相对应的电压和电流。
6)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述监控主机端口和端口连接器传送和接收电路,所述传送和接收电路驱动连接半导体集成电路的监控主机端口。
7)根据权利要求1所述的监控主机端口设计方法,进一步包括:确定监控主机端口的电压、电流、储存库、矩阵单元和驱动芯片。
以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离所述发明构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。

Claims (1)

1.一种监控主机端口设计方法,其特征在于:包括以下步奏:
1)一种监控主机端口设计方法,包括:基于所述监控主机端口与相对应的端口连接器之间的连接口大小,进而确定监控主机端口的大小,同时确定主机端口相对应的端口连接器的类型,进而确定端口连接器的材质,依据端口连接器的材质选取监控主机端口的对应材质。
2)根据权利要求1所述的监控主机端口设计方法,进一步包括:将监控主机端口和端口连接器的类别、材质依次统计在设计库中,在所述设计库中依次扩展多个总线接口,并依次收集多个扩展接口的信号和接口数据,并储存在设计库中,并且基于扩展的总线接口确定扩展的连接器材质和大小。
3)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述监控主机端口包括一个或者多个监控主机模块和用于连接端口连接器的对应模块,同时监控主机模块至少与一个总线矩阵单元连接。
4)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述总线接口包括总线驱动芯片和若干个接口,并且驱动芯片和接口的属性参数相同,材质、大小均相同。
主机将输出数据发送到MOSI,MOSI信号作为输入数据移入被选择的端口连接器,并从端口连接器中发送出对应信号给监控主机端口芯片。
5)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述可配置的总线接口的参数被存储在总线接口设计库中,所述参数包括选自以下中的至少一个:总线时钟频率、主端口数目、从端口数目、每个端口的数据总线宽度、针对从机情况的地址区域的开始地址和结束地址、外部接口数目以及每个外部接口的传送和接收电路的属性参数,并且根据所指定的参数重新配置内部电路配置,同时选择相对应的电压和电流。
6)根据权利要求1所述的监控主机端口设计方法,进一步包括:所述监控主机端口和端口连接器传送和接收电路,所述传送和接收电路驱动连接半导体集成电路的监控主机端口。
7)根据权利要求1所述的监控主机端口设计方法,进一步包括:确定监控主机端口的电压、电流、储存库、矩阵单元和驱动芯片。
CN201711214980.5A 2017-11-28 2017-11-28 一种监控主机端口设计方法 Pending CN108009339A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711214980.5A CN108009339A (zh) 2017-11-28 2017-11-28 一种监控主机端口设计方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711214980.5A CN108009339A (zh) 2017-11-28 2017-11-28 一种监控主机端口设计方法

Publications (1)

Publication Number Publication Date
CN108009339A true CN108009339A (zh) 2018-05-08

Family

ID=62054217

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711214980.5A Pending CN108009339A (zh) 2017-11-28 2017-11-28 一种监控主机端口设计方法

Country Status (1)

Country Link
CN (1) CN108009339A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020053069A1 (en) * 2000-10-31 2002-05-02 Mitsuhisa Ohnishi High-level synthesis method, high-level synthesis apparatus, method for producing logic circuit using the high-level synthesis method for logic circuit design, and recording medium
US20020166098A1 (en) * 1998-09-30 2002-11-07 Cadence Design Systems, Inc. Block based design methodology
US20030110339A1 (en) * 2001-12-10 2003-06-12 International Business Machines Corporation Chip to chip interface for interconnecting chips
CN101599052A (zh) * 2008-06-03 2009-12-09 恩益禧电子股份有限公司 总线接口设计装置和总线接口设计方法
CN103678220A (zh) * 2013-12-23 2014-03-26 中国航空工业集团公司第六三一研究所 一种从pci总线扩展lbe总线的设计方法
CN104698924A (zh) * 2015-02-04 2015-06-10 深圳市瑞尔时代科技有限公司 一体化智能监控主机
CN205017464U (zh) * 2015-10-12 2016-02-03 东莞市德诚机电科技有限公司 一种模具监控器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020166098A1 (en) * 1998-09-30 2002-11-07 Cadence Design Systems, Inc. Block based design methodology
US20020053069A1 (en) * 2000-10-31 2002-05-02 Mitsuhisa Ohnishi High-level synthesis method, high-level synthesis apparatus, method for producing logic circuit using the high-level synthesis method for logic circuit design, and recording medium
US20030110339A1 (en) * 2001-12-10 2003-06-12 International Business Machines Corporation Chip to chip interface for interconnecting chips
CN101599052A (zh) * 2008-06-03 2009-12-09 恩益禧电子股份有限公司 总线接口设计装置和总线接口设计方法
CN103678220A (zh) * 2013-12-23 2014-03-26 中国航空工业集团公司第六三一研究所 一种从pci总线扩展lbe总线的设计方法
CN104698924A (zh) * 2015-02-04 2015-06-10 深圳市瑞尔时代科技有限公司 一体化智能监控主机
CN205017464U (zh) * 2015-10-12 2016-02-03 东莞市德诚机电科技有限公司 一种模具监控器

Similar Documents

Publication Publication Date Title
CN107368441B (zh) 用于USB输电的可配置且功率优化的集成栅极驱动器及Type-C SoC
CN105701046B (zh) 集成电路
CN107463456A (zh) 一种提升双网卡ncsi管理系统切换效率的系统及方法
CN106081046B (zh) 一种双余度浮空器测控装置
CN102339114A (zh) 充电电路及具有该充电电路的主板
TW201423760A (zh) 固態硬碟及支援該固態硬碟的主機板
CN102761421A (zh) 网络指示装置
CN203931463U (zh) 一种edp接口转lvds接口卡
CN101340297A (zh) 一种指示灯模块及其设计方法
CN102693979A (zh) 全芯片esd保护电路
CN108009339A (zh) 一种监控主机端口设计方法
CN202721661U (zh) 一种uart电平转换电路
US8253602B2 (en) Keyboard with circuit for clearing CMOS data
US20170344502A1 (en) Communication Apparatus with Direct Control and Associated Methods
CN103616934A (zh) 一种fpga核心电路板结构
CN103607192A (zh) 机载串行接口转换装置及应用
CN202048013U (zh) 一种可管理的风扇拔插板
CN110309095B (zh) 多功能工业控制器主板
CN203930814U (zh) 一种基于pcie接口且可配置交换机的cpu板卡
CN204216913U (zh) 一种pcie转接千兆网卡
CN202383656U (zh) 储存装置及其连接的主机连接座
CN111669172A (zh) 双向通信电平转移电路
CN201360295Y (zh) 空间多光谱遥感器超长线阵ccd驱动器
CN206490682U (zh) Can总线与422/485通用接口电路
CN206610286U (zh) 一种usb扩展电路及其集线器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20180508

RJ01 Rejection of invention patent application after publication