CN103677667A - 数据储存装置以及快闪存储器控制方法 - Google Patents

数据储存装置以及快闪存储器控制方法 Download PDF

Info

Publication number
CN103677667A
CN103677667A CN201310424658.0A CN201310424658A CN103677667A CN 103677667 A CN103677667 A CN 103677667A CN 201310424658 A CN201310424658 A CN 201310424658A CN 103677667 A CN103677667 A CN 103677667A
Authority
CN
China
Prior art keywords
group
logical
buffer blocks
physical address
counting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310424658.0A
Other languages
English (en)
Other versions
CN103677667B (zh
Inventor
郑张铠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Silicon Motion Inc
Original Assignee
Silicon Motion Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Motion Inc filed Critical Silicon Motion Inc
Publication of CN103677667A publication Critical patent/CN103677667A/zh
Application granted granted Critical
Publication of CN103677667B publication Critical patent/CN103677667B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Read Only Memory (AREA)

Abstract

本发明提供一种数据储存装置以及快闪存储器控制方法。于所揭露的数据储存装置中,控制器根据快闪存储器一缓冲区块的群组计数更新主机与快闪存储器之间的一逻辑-物理地址映射表。该群组计数反映缓冲储存于该缓冲区块中但逻辑-物理地址映射信息尚未更新的该多个写入数据的逻辑地址分布。越高的群组计数代表所述逻辑地址分布越离散。根据所揭露的技术,逻辑-物理地址映射表每一次更新耗时甚短。

Description

数据储存装置以及快闪存储器控制方法
技术领域
本发明有关于一种数据储存装置,特别有关于快闪存储器控制方法。
背景技术
快闪存储器为常用的非挥发性存储器,经电性方式抹除以及程序化。以与非门快闪存储器(NAND FLASH)为例,主要用来实现存储卡(memory card)、通用序列总线闪存装置(USB FLASH device)、固态硬盘(SSD)、嵌入式快闪存储器模块(eMMC)…等产品。
快闪存储器可耦接一主机作为一数据储存媒体。因此,主机与快闪存储器之间需要建立一逻辑-物理地址映射表。该逻辑-物理地址映射表的维护是本技术领域一项重要课题。
发明内容
一种数据储存装置以及相关的快闪存储器控制方法。
根据本发明一种实施方式所实现的一数据储存装置包括一快闪存储器以及一控制器。该快闪存储器供应的储存空间划分为多个区块。各区块包括多个页。该控制器根据一主机下达的指令操作该快闪存储器。该控制器根据一缓冲区块的一群组计数更新该主机以及该快闪存储器之间的一逻辑-物理地址映射表;该缓冲区块自该快闪存储器这些区块中选出。所述群组计数反映缓冲储存于该缓冲区块中但逻辑-物理地址映射信息尚未更新的这些写入数据的逻辑地址分布。越高的群组计数代表所述逻辑地址分布越离散。
本发明另有一种实施方式揭露一种快闪存储器控制方法,包括以下步骤:使用一快闪存储器提供储存空间,所提供的储存空间划分为多个区块,且各区块包括多个页;根据一主机所下达的指令操作该快闪存储器;以及,根据一缓冲区块的一群组计数更新该主机以及该快闪存储器之间的一逻辑-物理地址映射表。该缓冲区块自该快闪存储器这些区块选出。该群组计数反映缓冲储存于该缓冲区块中但逻辑-物理地址映射信息尚未更新的这些写入数据的逻辑地址分布。越高的群组计数代表所述逻辑地址分布越离散。
根据本发明一种实施方式,逻辑-物理地址映射表以X个栏位储存X个逻辑地址的物理地址信息。X为一数量。共用一页的空间记录逻辑-物理地址映射信息的X个逻辑地址视为隶属同一群组。群组计数即是基于写入数据的逻辑地址群组划分。
下文特举实施例,并配合所附附图,详细说明本发明内容。
附图说明
图1图解根据本发明一种实施方式记录于一快闪存储器的一逻辑-物理地址映射表H2F,该逻辑-物理地址映射表H2F是以多个页H2F_for_Group1、H2F_for_Group2等储存;
图2以方块图图解根据本发明一种实施方式所实现的一数据储存装置200;
图3A图解本发明一种实施方式,其中连续数据(sequential data,如,逻辑地址连续)以及离散数据(random data,如,分散的逻辑地址)是分开作缓冲储存;
图3B以及图3C为一流程图,说明逻辑-物理地址映射表H2F如何根据本发明一种实施方式更新,其中是将连续数据与离散数据如图3A所示分开缓冲储存;
图4图解本发明一种实施方式,是利用四个缓冲区块BB1…BB4缓冲储存写入数据;以及
图5A以及图5B图解本发明两种实施方式,说明逻辑-物理地址映射表H2F如何更新,其中是如图4所示使用四个缓冲区块。
【附图标记说明】
200~数据储存装置;   202~快闪存储器;
204~控制器;         206~主机;
208~随机存取存储器;
BB1…BBN~缓冲区块;
Data_Blks~数据区块;
F2H~物理-逻辑地址映射表;
Group_Cnt_BB1…Group_Cnt_BBN
              ~缓冲区块BB1…BBN的群组计数;
Group_Cnt_Ran_BB、Group_Cnt_Seq_BB
              ~缓冲区块Ran_BB、Seq_BB的群组计数;
Group_List_BB1…Group_List_BBN
              ~缓冲区块BB1…BBN的群组列表;
Group_List_Ran_BB、Group_List_Seq_BB
              ~缓冲区块Ran_BB、Seq_BB的群组列表;
H2F~逻辑-物理地址映射表;
H2F_for_Group1、H2F_for_Group2~分属群组Group1、Group2的逻辑-物理地址信息,以不同页的空间储存;
(Phy_Blk、Phy_Page)~(物理区块标号、物理页标号);
Ran_BB~离散数据的缓冲区块;
Ran_Data_Blks~离散数据的储存区块;
S302…S332~步骤;     S502…S514、S520~步骤;
Seq_BB~连续数据的缓冲区块;
Seq_Data_Blks~连续数据的储存区块。
具体实施方式
以下叙述列举本发明的多种实施例。以下叙述介绍本发明的基本概念,且并非意图限制本发明内容。实际发明范围应依照权利要求界定之。
快闪存储器可根据主机下达的指令操作,主机与快闪存储器之间需要建立一逻辑-物理地址映射表。该逻辑-物理地址映射表需更新至该快闪存储器内部,以避免掉电遗失。
图1图解根据本发明一种实施方式记录于一快闪存储器上的一逻辑-物理地址映射表H2F。该逻辑-物理地址映射表H2F是以多个页的空间H2F_for_Group1、H2F_for_Group2…等储存。逻辑-物理地址映射表H2F的各页划分为X个栏位,以储存X个逻辑地址的物理地址信息。X代表数量。参阅图1所示的实施方式,各个逻辑地址的逻辑-物理地址信息占据4字节(4B)的长度,包括一物理区块编号Phy_Blk以及一物理页编号Phy_Page。在一种实施方式中,因为各页尺寸为16千字节(16KB),故X为4K。共享一页的空间记录逻辑-物理地址映射信息的4K个不同逻辑地址视为隶属同一群组,可为连续地址。以储存于页H2F_for_Group1中的物理地址信息来说,所对应的4K个不同逻辑地址隶属一群组。以储存于页H2F_for_Group2中的物理地址信息来说,所对应的4K个不同逻辑地址隶属另一群组。在本案所揭露技术中,逻辑-物理地址映射表每次更新的页数控制在少于一临界数量,以使逻辑-物理地址映射表H2F每次更新耗时缩减。换句话说,逻辑-物理地址映射表H2F的更新是基于写入数据的逻辑地址的群组分类。
图2根据本发明一种实施方式以方块图图解一数据储存装置200。数据储存装置200包括一快闪存储器202以及一控制器204。该控制器204根据一主机206下达的指令操作该快闪存储器202。该快闪存储器202所提供的储存空间划分为多个区块(blocks),各区块包括多个页(pages)的空间。抹除操作必须实施在整个区块上。一区块的完整空间须一同抹除。
如图所示,部分区块是配置作缓冲区块BB1…BBN。借由控制器204,主机206下达的写入数据以这些缓冲区块BB1…BBN缓冲储存。待一缓冲区块归类为数据区块Data_Blks之一时,另外配置区块作替代,以接着缓冲储存后续的写入数据。存取该快闪存储器202的数据时(读取这些数据区块Data_Blks或是这些缓冲区块BB1…BBN),需要该主机206以及该快闪存储器202之间的一逻辑-物理地址映射表H2F。如图所示,该映射表H2F需上传到该快闪存储器202中,方能避免掉电遗失。
参阅图2,数据储存装置200更包括一随机存取存储器208,即时更新快闪存储器202与主机206间的一物理-逻辑地址映射表F2H、以及这些不同缓冲区块BB1…BB4所对应的群组列表Group_List_BB1…Group_List_BBN以及群组计数Group_Cnt_BB1…Group_Cnt_BBN。逻辑-物理地址映射表H2F的更新是基于该随机存取存储器208以该物理-逻辑地址映射表F2H所维护的即时映射信息。群组列表Group_List_BB1…Group_List_BBN以及群组计数Group_Cnt_BB1…Group_Cnt_BBN是基于图1所示的群组分类作维护。以缓冲区块BB1为例,缓冲储存于其中、且逻辑-物理地址映射信息尚未更新的数据页(或称主机页HPages)的逻辑地址隶属多个群组GroupA以及GroupB。因此,控制器204将这些群组GroupA以及GroupB表列于该群组列表Group_List_BB1中,且设定该群组计数Group_Cnt_BB1为2。以缓冲区块BBN为例,缓冲储存于其中、且逻辑-物理地址映射信息尚未更新的数据页(或称主机页HPages)的逻辑地址隶属多个群组GroupC、GroupD以及GroupE。因此,控制器204将这些群组GroupC、GroupD以及GroupE表列于该群组列表Group_List_BBN中,且设定该群组计数Group_Cnt_BBN为3。基于群组列表Group_List_BB1…Group_List_BBN以及群组计数Group_Cnt_BB1…Group_Cnt_BBN,控制器204设定该逻辑-物理地址映射表H2F的更新时序。如此一来,该逻辑-物理地址映射表H2F每次更新耗时受节制。例如,当这些群组计数Group_Cnt_BB1…Group_Cnt_BBN有任一超越一临界数量时,控制器204即可更新该逻辑-物理地址映射表H2F。此外,当这些缓冲区块BB1…BBN有任一满载时,该控制器204同样可以更新该逻辑-物理地址映射表H2F。
图3A图解本发明一种实施方式,将连续数据(sequential data,如,具有连续逻辑地址)以及离散数据(random data,如,逻辑地址离散)分开缓冲储存。连续数据对应的缓冲区块标号为Seq_BB。离散数据对应的缓冲区块标号为Ran_BB。缓冲区块Seq_BB一旦满载,即被归纳为连续数据区块Seq_Data_Blks之一,并另外会配置替代用的缓冲区块作后续连续数据的缓冲储存。缓冲区块Ran_BB一旦满载,即被归纳为离散数据区块Ran_Data_Blks之一,并另外会配置替代用的缓冲区块作后续离散数据的缓冲储存。控制器204会针对缓冲区块Seq_BB维护一群组列表Group_List_Seq_BB以及一群组计数Group_Cnt_Seq_BB,并针对缓冲区块Ran_BB维护一群组列表Group_List_Ran_BB以及一群组计数Group_Cnt_Ran_BB。当写入数据,如,一主机页(Hpage),送入该控制器204,控制器204会将该写入数据以缓冲区块Seq_BB或Ran_BB缓冲储存,并随之修正F2H、Group_List_Seq_BB、Group_List_Ran_BB、或Group_Cnt_Seq_BB、Group_Cnt_Ran_BB。逻辑-物理地址映射表H2F(储存于快闪存储器202)基于维护于该物理-逻辑地址映射表F2H中的即时映射信息作更新。基于上述群组列表Group_List_Seq_BB、Group_List_Ran_BB以及群组计数Group_Cnt_Seq_BB或Group_Cnt_Ran_BB,控制器204安排该逻辑-物理地址映射表H2F的更新时序。
图3B以及图3C为流程图,图解根据本发明一种实施方式该逻辑-物理地址映射表H2F如何更新,其中如图3A所示,将连续数据以及离散数据分开作缓冲储存。
如图所示,写入数据(一主机页Hpage的数据,逻辑地址对应群组Groupi)输入后,流程进入步骤S302,判断数据属性。当写入数据为连续数据(例如,逻辑地址承续前一笔写入数据),流程进入步骤S304,检视该群组Groupi是否已被纳入群组列表Group_List_Ran_BB。当群组Groupi尚未列入群组列表Group_List_Ran_BB,流程进入步骤S306,改检查群组列表Group_List_Seq_BB。当群组Groupi同样尚未列入群组列表Group_List_Seq_BB,流程进入步骤S308,群组Groupi被列入群组列表Group_List_Seq_BB,且群组计数Group_Cnt_Seq_BB递增1。然后,进行步骤S310,判断群组计数Group_Cnt_Seq_BB是否超过临界数量TH。若群组计数Group_Cnt_Seq_BB超过临界数量TH,流程进入步骤S312,基于维持于映射表F2H内的缓冲区块Seq_BB即时映射信息更新该逻辑-物理地址映射表H2F。于步骤S312,群组计数Group_Cnt_Seq_BB清理为1,且群组列表Group_List_Seq_BB重整为仅陈列群组Groupi。步骤S314于步骤S312后执行,将写入数据Hpage送入该快闪存储器202由缓冲区块Seq_BB缓冲储存。步骤S316则是用于确认缓冲区块Seq_BB是否满载。当缓冲区块Seq_BB仍余留空间,则程序结束。当缓冲区块Seq_BB满载数据,则程序进入步骤S318,基于维持于映射表F2H内的缓冲区块Seq_BB即时映射信息更新该逻辑-物理地址映射表H2F。于步骤S318,满载数据的缓冲区块Seq_BB被归纳为连续数据区块Seq_Data_Blks之一,并另外配置替代用的缓冲区块,以缓冲储存后续的连续写入数据。此外,在步骤S318,群组计数Group_Cnt_Seq_BB重置为0,且群组列表Group_List_Seq_BB清空供新配置的缓冲区块Seq_BB使用。接着,程序结束。
当步骤S306辨识出群组列表Group_List_Seq_BB已陈列了群组Groupi,借由步骤S314,写入数据Hpage送入该快闪存储器202由该缓冲区块Seq_BB缓冲储存,且不影响该群组列表Group_List_Seq_BB以及该群组计数Group_Cnt_Seq_BB。当步骤S310判断该群组计数Group_Cnt_Seq_BB没有超过临界数量TH,借由步骤S314,该写入数据Hpage交由该快闪存储器202以缓冲区块Seq_BB作缓冲储存,此时会略过步骤S312的逻辑-物理地址映射表H2F更新。
当步骤S302判断出写入数据为离散数据,如,逻辑地址非接续前一笔写入数据,流程进入图3C的步骤S320,检查该群组列表Group_List_Ran_BB。当群组Groupi尚未陈列于群组列表Group_List_Ran_BB,流程进行步骤S322,将群组Groupi列入群组列表Group_List_Ran_BB、且令群组计数Group_Cnt_Ran_BB递增1。接着,步骤S324将检查该群组计数Group_Cnt_Ran_BB是否超出临界数量TH。若群组计数Group_Cnt_Ran_BB超出临界数量TH,流程进行步骤S326,基于维护于映射表F2H内的缓冲区块Ran_BB及时映射信息更新该逻辑-物理地址映射表H2F。步骤S326会将群组计数Group_Cnt_Ran_BB清理至1,且将群组列表Group_List_Ran_BB重整为仅陈列群组Groupi。步骤S326后,步骤S328负责将写入数据Hpage送入快闪存储器202由缓冲区块Ran_BB缓冲储存。步骤S330负责检查该缓冲区块Ran_BB是否满载。当缓冲区块Ran_BB满载,流程进行步骤S332,基于维护于映射表F2H中的缓冲区块Ran_BB即时映射信息更新该逻辑-物理地址映射表H2F。于步骤S322,满载数据的缓冲区块Ran_BB归类为离散数据区块Ran_Data_Blks之一,并另外配置替代的缓冲区块对后续的离散数据作缓冲储存。此外,步骤S332会将群组计数Group_Cnt_Ran_BB重置为0、且将群组列表Group_List_Ran_BB清空。接着,程序结束。
若步骤S320是判定群组列表Group_List_Ran_BB已经陈列了群组Groupi,则写入数据Hpage是借由步骤S328交由该快闪存储器202的该缓冲区块Ran_BB缓冲储存,无须变动该群组列表Group_List_Ran_BB与该群组计数Group_Cnt_Ran_BB。若步骤S324是判定群组计数Group_Cnt_Ran_BB未超过该临界数量TH,则写入数据Hpage是借由步骤S328交由该快闪存储器202的该缓冲区块Ran_BB缓冲储存,此时尚不对该逻辑-物理地址映射表H2F做步骤S326的更新动作。
再次参阅图3B,若步骤S304是判定群组列表Group_List_Ran_BB早已陈列该群组Groupi,写入数据HPage是交由该快闪存储器202由该缓冲区块Ran_BB缓冲储存(借由图3C的步骤S328),而非缓冲于该缓冲区块Seq_BB。检查群组列表Group_List_Ran_BB的步骤S304为选用步骤,视使用者需求决定是否执行之。
图4图解本发明一种实施方式,其中以四个缓冲区块BB1…BB4缓冲储存写入数据。若有缓冲区块遭归类属于数据区块Data_Blks之的一,则配置替代的缓冲区块对后续的写入数据作缓冲储存。控制器204是以随机存取存储器208对缓冲区块BB1…BB4的群组列表Group_List_BB1…Group_List_BB4以及群组计数Group_Cnt_BB1…Group_Cnt_BB4作即时地维护。控制器204将数据(如,一主机页,Hpage)写入该快闪存储器202并将即时映射信息自映射表F2H更新到映射表H2F的操作是基于上述群组列表Group_List_BB1…Group_List_BB4以及群组计数Group_Cnt_BB1…Group_Cnt_BB4。
图5A根据本发明一种实施方式以流程图图解逻辑-物理地址映射表H2F如何更新,其中采用如图4所示的四个缓冲区块。当收到写入数据(一主机页Hpage,逻辑地址对应群组Groupi),程序进行步骤S502,确认群组Groupi是否早已陈列在群组列表Group_List_BB1…Group_List_BB4中。若群组列表Group_List_BB1…Group_List_BB4无一陈列有该群组Groupi,程序进行步骤S504,判断是否有低于一临界数量的群组计数Group_Cnt_BB1…Group_Cnt_BB4存在。若步骤S504辨识出至少有一群组计数低于临界数量、且最低的群组计数对应的是缓冲区块BBh,则程序进行步骤S506,令群组列表Group_List_BBh陈列该群组Groupi,且令群组计数Group_Cnt_BBh递增1。步骤S506之后,流程进行步骤S508,将写入数据Hpage送入该快闪存储器202以缓冲区块BBh缓冲储存。步骤S510负责检查缓冲区块BBh是否满载。若缓冲区块BBh满载,流程进行步骤S512,基于维持于映射表F2H中的缓冲区块BBh即时映射信息更新该逻辑-物理地址映射表H2F。于步骤S512,满载数据的缓冲区块BBh归纳为数据区块Data_Blks之一,并另外配置了替代的缓冲区块供后续使用。此外,于步骤S512,群组计数Group_Cnt_BBh重置为0且群组列表Group_List_BBh清空,以对应新配置的该缓冲区块BBh。之后,程序结束。
若步骤S504判定所有群组计数都高于临界数量、且四个缓冲区块BB1…BB4中最不常使用的是缓冲区块BBk,则程序进行步骤S514,基于维持于映射表F2H中的缓冲区块BBk即时映射信息更新该逻辑-物理地址映射表H2F。于步骤S514,缓冲区块BBk归类为数据区块Data_Blks之一,且新配置了替代用的缓冲区块。对应新配置的缓冲区块BBk,群组计数Group_Cnt_BBk清理至1且群组列表Group_List_BBk重整成只陈列该群组Groupi。步骤S514之后,程序进行步骤S508,写入数据Hpage送入该快闪存储器202以该缓冲区块BBk作缓冲储存。步骤S510负责检查缓冲区块BBk是否满载。当缓冲区块BBk满载,流程进行步骤S512,基于维护于映射表F2H中的缓冲区块BBk即时映射信息更新该逻辑-物理地址映射表H2F。于步骤S512,满载数据的缓冲区块BBk遭归纳属数据区块Data_Blks之一,且另外配置了替代的缓冲区块。此外,步骤S512更将群组计数Group_Cnt_BBk重置为0、且将群组列表Group_List_BBk清空,以对应新配置的缓冲区块BBk。之后,程序结束。
若步骤S502判定群组Groupi早已由群组列表Group_List_BBl陈列,程序进行步骤S508,将写入数据Hpage送入快闪存储器202以缓冲区块BBl缓冲储存。步骤S510负责检查缓冲区块BBl是否满载。若缓冲区块BBl满载,程序进行步骤S512,基于维护于该映射表F2H中的缓冲区块BBl即时映射信息更新该逻辑-物理地址映射表H2F。于步骤S512,满载数据的缓冲区块BBl归纳属数据区块Data_Blks之一,且新配置了替代用的缓冲区块。此外,步骤S512更将群组计数Group_Cnt_Bll重置为0、且将群组列表Group_List_Bll清空,以对应新配置的缓冲区块BBl。之后,程序结束。
图5B根据本发明另外一种实施方式以一流程图说明一逻辑-物理地址映射表H2F如何更新,其中使用如图4所示的四个缓冲区块。图5B以步骤S520替代图5A步骤S514。步骤S520是基于维持于映射表F2H中的缓冲区块BBk即时映射信息更新该逻辑-物理地址映射表H2F。在映射表H2F更新后,群组计数Group_Cnt_BBk清理至1、且群组列表Group_List_BBk清理至仅陈列群组Groupi。不同于图5A的是:根据图5B的实施方式,缓冲区块BBk的闲置空间会继续利用在写入数据缓冲储存上。数据区块Data_Blks内的数据密度显著提升。
在部分实施方式中,仅单一缓冲区块用于缓冲写入数据。然而,缓冲区块数量并不意图用于限定本发明范围。
特别是,任何参数,只要足以反映缓冲区块所缓冲储存、且逻辑-物理地址映射信息尚未更新的这些数据的逻辑地址分布状况,及可应用来取代前述群组计数以及/或群组列表。以群组计数为例,其越高数值代表的越离散的逻辑地址分布。
在其他实施方式,控制器204可包括一运算单元以及一唯读存储器(ROM)。唯读存储器存有ROM程序码。ROM程序码根据所揭露技术编码,由该运算单元执行。此外,任何快闪存储器控制方法只要使用到所揭露的映射表H2F更新技术,即隶属本发明所揭露范围。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何熟悉此项技艺者,在不脱离本发明的精神和范围内,当可做些许更动与润饰,因此本发明的保护范围当视权利要求所界定者为准。

Claims (20)

1.一种数据储存装置,包括:
一快闪存储器,所提供的储存空间划分为多个区块,各区块包括多个页;以及
一控制器,根据一主机下达的指令操作该快闪存储器,
其中:
该控制器根据一第一缓冲区块的一第一群组计数更新该主机与该快闪存储器之间的一逻辑-物理地址映射表,该第一缓冲区块选自该快闪存储器的该多个区块;
该第一群组计数反映该第一缓冲区块所缓冲储存的写入数据所对应的一第一逻辑地址分布;且
该第一群组计数值越高代表该第一逻辑地址分布越离散。
2.如权利要求1所述的数据储存装置,其特征在于:
该控制器将该逻辑-物理地址映射表各页划分为X个栏位,以储存X个逻辑地址的物理地址信息;
X为数量;
共用一页的空间记录逻辑-物理地址映射信息的X个逻辑地址属同一群组;且
该主机所下达以交由该第一缓冲区块缓冲储存的写入数据的逻辑地址属于该第一群组计数尚未计数到的一群组时,该控制器令该第一群组计数递增。
3.如权利要求2所述的数据储存装置,其特征在于:
该控制器于该第一群组计数超过一临界数量时更新该逻辑-物理地址映射表;
该控制器更于该第一缓冲区块满载数据时更新该逻辑-物理地址映射表;且
该控制器更于该逻辑-物理地址映射表随该第一群组计数或该第一缓冲区块的满载状态更新时重整该第一群组计数。
4.如权利要求3所述的数据储存装置,其特征在于:
该控制器采用一第一群组列表条列该第一缓冲区块所缓冲储存且逻辑-物理地址映射信息尚未更新的该多个群组;且
该控制器更于该逻辑-物理地址映射表随该第一群组计数或该第一缓冲区块的满载状态更新时重整该第一群组列表。
5.如权利要求4所述的数据储存装置,其特征在于:
该控制器借由检查该第一群组列表判断当前写入数据的逻辑地址是否尚未计数于该第一群组计数中。
6.如权利要求3所述的数据储存装置,其特征在于:
该控制器以该第一缓冲区块作离散数据缓冲储存;
该控制器更使用一第二缓冲区块作连续数据缓冲储存,该第二缓冲区块选自该快闪存储器该多个区块;
该控制器更根据该第二缓冲区块的一第二群组计数更新该逻辑-物理地址映射表;
该第二群组计数反映该第二缓冲区块所缓冲储存、且逻辑-物理地址映射信息尚未更新的写入数据所对应的一第二逻辑地址分布;
该第二群组计数越高代表该第二逻辑地址分布越离散;
该控制器于该主机所下达以交由该第二缓冲区块缓冲储存的写入数据的逻辑地址属于该第二群组计数尚未计数的一群组时递增该第二群组计数;
该控制器于该第二群组计数超越一临界数量时更新该逻辑-物理地址映射表;
该控制器更于该第二缓冲区块满载数据时更新该逻辑-物理地址映射表;且
该控制器于该逻辑-物理地址映射表随该第二群组计数或该第二缓冲区块的满载状况更新时重整该第二群组计数。
7.如权利要求6所述的数据储存装置,其特征在于:
该控制器更判断该主机所下达的连续数据的逻辑地址所对应的群组是否已计数于该第一群组计数中;且
若该主机所下达的连续数据的逻辑地址所对应的群组早已计数于该第一群组计数中,则该控制器非采用该第二缓冲区块而是采用该第一缓冲区块作缓冲储存。
8.如权利要求1所述的数据储存装置,其特征在于:
该控制器更使用第二至第N缓冲区块,与该第一缓冲区块一并用于缓冲储存写入数据,N为数值,上述第二至第N缓冲区块选自该快闪存储器该多个区块;
该控制器更根据上述第二至第N缓冲区块所对应的第二至第N群组计数更新该逻辑-物理地址映射表;
上述第二至第N群组计数反映缓冲储存于上述第二至第N缓冲区块中、且逻辑-物理地址映射信息尚未更新的写入数据所对应的第二至第N逻辑地址分布;且
关于上述第二至第N群组计数,越高的数值代表越离散的逻辑地址分布。
9.如权利要求8所述的数据储存装置,其特征在于:
该控制器将该逻辑-物理地址映射表各页划分为X个栏位,以储存X个逻辑地址的物理地址信息;
X为数值;
共用一页空间记录逻辑-物理地址信息的X个逻辑地址属同一群组;
若该主机所下达的写入数据的逻辑地址所属群组已经计数于上述第一至第N群组计数中,则该控制器使用对应的缓冲区块作缓冲储存;
该控制器更于上述第一至第N缓冲区块任一满载数据时更新该逻辑-物理地址映射表;
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数中的一最低群组计数低于一临界数量,则该控制器使用该最低群组计数所对应的该缓冲区块对写入数据作缓冲储存、并递增该最低群组计数;且
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数无一低于该临界数量,则该控制器更新该逻辑-物理地址映射表以更新上述第一至第N缓冲区块中最少使用的缓冲区块的逻辑-物理地址映射信息,转认定该最少使用缓冲区块为一数据区块,且自该快闪存储器该多个区块中选择替代用的缓冲区块对写入数据作缓冲储存,并设定上述替代用的缓冲区块的群组计数为1。
10.如权利要求8所述的数据储存装置,其特征在于:
该控制器将该逻辑-物理地址映射表各页划分为X个栏位,以储存X个逻辑地址的物理地址信息;
X为数值;
共用一页空间记录逻辑-物理地址信息的X个逻辑地址属同一群组;
若该主机所下达的写入数据的逻辑地址所属群组已经计数于上述第一至第N群组计数中,则该控制器使用对应的缓冲区块作缓冲储存;
该控制器更于上述第一至第N缓冲区块任一满载数据时更新该逻辑-物理地址映射表;
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数中的一最低群组计数低于一临界数量,则该控制器使用该最低群组计数所对应的该缓冲区块对写入数据作缓冲储存、并递增该最低群组计数;且
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数无一低于该临界数量,则该控制器更新该逻辑-物理地址映射表以更新上述第一至第N缓冲区块中最少使用的缓冲区块的逻辑-物理地址映射信息,并使用该最少使用的缓冲区块对写入数据作缓冲储存,并设定该最少使用的缓冲区块的群组计数为1。
11.一种快闪存储器控制方法,包括:
采用一快闪存储器提供储存空间,所提供的储存空间划分为多个区块,各区块包括多个页;
根据一主机下达的指令操作该快闪存储器;以及
根据一第一缓冲区块的一第一群组计数更新该主机与该快闪存储器之间的一逻辑-物理地址映射表,该第一缓冲区块选自该快闪存储器的该多个区块,
其中:
该第一群组计数反映该第一缓冲区块所缓冲储存的写入数据所对应的一第一逻辑地址分布;且
该第一群组计数值越高代表该第一逻辑地址分布越离散。
12.如权利要求1所述的快闪存储器控制方法,其特征在于,更包括:
将该逻辑-物理地址映射表各页划分为X个栏位,以储存X个逻辑地址的物理地址信息,
其中:
X为数量;
共用一页的空间记录逻辑-物理地址映射信息的X个逻辑地址属同一群组;且
该主机所下达以交由该第一缓冲区块缓冲储存的写入数据的逻辑地址属于该第一群组计数尚未计数到的一群组时,递增该第一群组计数。
13.如权利要求12所述的快闪存储器控制方法,其特征在于,包括:
于该第一群组计数超过一临界数量时更新该逻辑-物理地址映射表;
更于该第一缓冲区块满载数据时更新该逻辑-物理地址映射表;且
于该逻辑-物理地址映射表随该第一群组计数或该第一缓冲区块的满载状态更新时重整该第一群组计数。
14.如权利要求13所述的快闪存储器控制方法,其特征在于,包括:
采用一第一群组列表条列该第一缓冲区块所缓冲储存且逻辑-物理地址映射信息尚未更新的该多个群组;且
于该逻辑-物理地址映射表随该第一群组计数或该第一缓冲区块的满载状态更新时重整该第一群组列表。
15.如权利要求14所述的快闪存储器控制方法,其特征在于,包括:
借由检查该第一群组列表判断当前写入数据的逻辑地址是否尚未计数于该第一群组计数中。
16.如权利要求13所述的快闪存储器控制方法,其特征在于,更包括:
以该第一缓冲区块作离散数据缓冲储存;
更使用一第二缓冲区块作连续数据缓冲储存,该第二缓冲区块选自该快闪存储器该多个区块;
更根据该第二缓冲区块的一第二群组计数更新该逻辑-物理地址映射表,其中,该第二群组计数反映该第二缓冲区块所缓冲储存且逻辑-物理地址映射信息尚未更新的写入数据所对应的一第二逻辑地址分布,该第二群组计数越高代表该第二逻辑地址分布越离散;
于该主机所下达以交由该第二缓冲区块缓冲储存的写入数据的逻辑地址属于该第二群组计数尚未计数的一群组时,递增该第二群组计数;
更于该第二群组计数超越一临界数量时更新该逻辑-物理地址映射表;
更于该第二缓冲区块满载数据时更新该逻辑-物理地址映射表;且
更于该逻辑-物理地址映射表随该第二群组计数或该第二缓冲区块的满载状况更新时重整该第二群组计数。
17.如权利要求16所述的快闪存储器控制方法,其特征在于,更包括:
判断该主机所下达的连续数据的逻辑地址所对应的群组是否已计数于该第一群组计数中;且
若该主机所下达的连续数据的逻辑地址所对应的群组早已计数于该第一群组计数中,则非采用该第二缓冲区块而是采用该第一缓冲区块作缓冲储存。
18.如权利要求11所述的快闪存储器控制方法,其特征在于,更包括:
使用第二至第N缓冲区块,与该第一缓冲区块一并用于缓冲储存写入数据,N为数值,上述第二至第N缓冲区块选自该快闪存储器该多个区块;且
根据上述第二至第N缓冲区块所对应的第二至第N群组计数更新该逻辑-物理地址映射表,
其中:
上述第二至第N群组计数分别反映缓冲储存于上述第二至第N缓冲区块中、且逻辑-物理地址映射信息尚未更新的写入数据所对应的第二至第N逻辑地址分布;且
关于上述第二至第N群组计数,越高的数值代表越离散的逻辑地址分布。
19.如权利要求18所述的快闪存储器控制方法,其特征在于,包括:
将该逻辑-物理地址映射表各页划分为X个栏位,以储存X个逻辑地址的物理地址信息,其特征在于,,X为数值,且共用一页空间记录逻辑-物理地址信息的X个逻辑地址属同一群组;
若该主机所下达的写入数据的逻辑地址所属群组已经计数于上述第一至第N群组计数中,则使用对应的缓冲区块作缓冲储存;
于上述第一至第N缓冲区块任一满载数据时更新该逻辑-物理地址映射表;
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数中的一最低群组计数低于一临界数量,则使用该最低群组计数所对应的该缓冲区块对写入数据作缓冲储存、并递增该最低群组计数;且
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数无一低于该临界数量,则更新该逻辑-物理地址映射表以更新上述第一至第N缓冲区块中最少使用的缓冲区块的逻辑-物理地址映射信息,转认定该最少使用缓冲区块为一数据区块,且自该快闪存储器该多个区块中选择替代用的缓冲区块对写入数据作缓冲储存,并设定上述替代用的缓冲区块的群组计数为1。
20.如权利要求18所述的快闪存储器控制方法,其特征在于,更包括:
将该逻辑-物理地址映射表各页划分为X个栏位,以储存X个逻辑地址的物理地址信息,其中,X为数值,且共用一页空间记录逻辑-物理地址信息的X个逻辑地址属同一群组;
若该主机所下达的写入数据的逻辑地址所属群组已经计数于上述第一至第N群组计数中,则使用对应的缓冲区块作缓冲储存;
于上述第一至第N缓冲区块任一满载数据时更新该逻辑-物理地址映射表;
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数中的一最低群组计数低于一临界数量,则使用该最低群组计数所对应的该缓冲区块对写入数据作缓冲储存、并递增该最低群组计数;且
若该主机所下达的写入数据的逻辑地址所属群组尚未计数于上述第一至第N群组计数中、且上述第一至第N群组计数无一低于该临界数量,则更新该逻辑-物理地址映射表以更新上述第一至第N缓冲区块中最少使用的缓冲区块的逻辑-物理地址映射信息,并使用该最少使用的缓冲区块对写入数据作缓冲储存,并设定该最少使用的缓冲区块的群组计数为1。
CN201310424658.0A 2012-09-20 2013-09-17 数据储存装置以及快闪存储器控制方法 Active CN103677667B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201261703443P 2012-09-20 2012-09-20
US61/703,443 2012-09-20
US14/013,274 2013-08-29
US14/013,274 US9690695B2 (en) 2012-09-20 2013-08-29 Data storage device and flash memory control method thereof

Publications (2)

Publication Number Publication Date
CN103677667A true CN103677667A (zh) 2014-03-26
CN103677667B CN103677667B (zh) 2017-02-15

Family

ID=50275696

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310424658.0A Active CN103677667B (zh) 2012-09-20 2013-09-17 数据储存装置以及快闪存储器控制方法

Country Status (3)

Country Link
US (1) US9690695B2 (zh)
CN (1) CN103677667B (zh)
TW (1) TWI561988B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105426315A (zh) * 2014-09-02 2016-03-23 慧荣科技股份有限公司 实体储存对照表维护方法以及使用该方法的装置
CN106547480A (zh) * 2015-09-17 2017-03-29 慧荣科技股份有限公司 数据储存装置及其数据读取方法
CN107807887A (zh) * 2016-09-09 2018-03-16 爱思开海力士有限公司 存储器系统及其操作方法
CN109144886A (zh) * 2017-06-27 2019-01-04 慧荣科技股份有限公司 数据储存装置
WO2019119342A1 (en) 2017-12-21 2019-06-27 Micron Technology, Inc. Nand logical-to-physical table region tracking
CN110908926A (zh) * 2018-09-14 2020-03-24 慧荣科技股份有限公司 数据储存装置及逻辑至物理地址映射表的写入方法
CN111078128A (zh) * 2018-10-22 2020-04-28 浙江宇视科技有限公司 数据管理方法、装置及固态硬盘
CN111897743A (zh) * 2019-05-06 2020-11-06 慧荣科技股份有限公司 数据储存装置及逻辑至物理地址映射表的载入方法

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI604307B (zh) * 2014-10-31 2017-11-01 慧榮科技股份有限公司 資料儲存裝置以及快閃記憶體控制方法
KR20160070920A (ko) * 2014-12-10 2016-06-21 에스케이하이닉스 주식회사 맵 테이블을 갖는 컨트롤러 및 반도체 메모리 장치를 포함하는 메모리 시스템 및 그것의 동작 방법
TWI545433B (zh) 2015-03-04 2016-08-11 慧榮科技股份有限公司 實體儲存對照表維護方法以及使用該方法的裝置
US20160291887A1 (en) * 2015-03-30 2016-10-06 Kabushiki Kaisha Toshiba Solid-state drive with non-volatile random access memory
TWI604308B (zh) 2015-11-18 2017-11-01 慧榮科技股份有限公司 資料儲存裝置及其資料維護方法
TWI639113B (zh) 2016-03-14 2018-10-21 慧榮科技股份有限公司 儲存裝置及其控制單元、可用於儲存裝置的資料儲存方法
US9940261B2 (en) * 2016-05-05 2018-04-10 Western Digital Technology, Inc. Zoning of logical to physical data address translation tables with parallelized log list replay
TWI693516B (zh) * 2018-11-13 2020-05-11 群聯電子股份有限公司 映射表更新方法、記憶體控制電路單元與記憶體儲存裝置
KR20200056533A (ko) 2018-11-14 2020-05-25 삼성전자주식회사 맵 스케줄링을 수행하기 위한 스토리지 장치 및 그것을 포함하는 전자 장치
KR20200076946A (ko) * 2018-12-20 2020-06-30 삼성전자주식회사 스토리지 장치의 데이터 기입 방법 및 이를 수행하는 스토리지 장치
CN111610931B (zh) 2019-02-26 2023-05-02 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法
CN111610929B (zh) 2019-02-26 2023-04-14 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法
CN111610930B (zh) 2019-02-26 2023-05-02 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法
TWI706250B (zh) * 2019-02-26 2020-10-01 慧榮科技股份有限公司 資料儲存裝置以及非揮發式記憶體控制方法
CN111611178B (zh) 2019-02-26 2023-05-26 慧荣科技股份有限公司 数据储存装置以及非挥发式存储器控制方法
KR20210034378A (ko) 2019-09-20 2021-03-30 에스케이하이닉스 주식회사 메모리 컨트롤러 및 그것의 동작 방법
US11734175B2 (en) 2019-08-22 2023-08-22 SK Hynix Inc. Storage device and method of operating the same
KR20210023203A (ko) * 2019-08-22 2021-03-04 에스케이하이닉스 주식회사 데이터 저장 장치 및 그것의 동작 방법
KR20210076497A (ko) 2019-12-16 2021-06-24 에스케이하이닉스 주식회사 스토리지 장치 및 그 동작 방법
US11762769B2 (en) 2019-09-20 2023-09-19 SK Hynix Inc. Memory controller based on flush operation and method of operating the same
TWI726524B (zh) * 2019-12-09 2021-05-01 新唐科技股份有限公司 電子處理裝置及記憶體控制方法
KR20220028332A (ko) * 2020-08-28 2022-03-08 에스케이하이닉스 주식회사 저장 장치 및 그 동작 방법
JP2022094705A (ja) * 2020-12-15 2022-06-27 キオクシア株式会社 メモリシステムおよび制御方法
US20220318157A1 (en) * 2021-04-01 2022-10-06 Silicon Motion, Inc. Control method of flash memory controller and associated flash memory controller and storage device
US11704236B2 (en) * 2021-11-17 2023-07-18 Western Digital Technologies, Inc. Method and storage system with a layered caching policy

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1700189A (zh) * 2005-06-01 2005-11-23 瑞程科技股份有限公司 闪存储存系统
CN1926616A (zh) * 2004-01-19 2007-03-07 特科2000国际有限公司 使用存储器地址映射表的便携式数据存储设备
US20100030946A1 (en) * 2008-07-30 2010-02-04 Hitachi, Ltd. Storage apparatus, memory area managing method thereof, and flash memory package
US20110010489A1 (en) * 2009-07-09 2011-01-13 Phison Electronics Corp. Logical block management method for a flash memory and control circuit storage system using the same
US20120239862A1 (en) * 2011-03-15 2012-09-20 Samsung Electronics Co., Ltd Memory controller controlling a nonvolatile memory

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5129088A (en) * 1987-11-30 1992-07-07 International Business Machines Corporation Data processing method to create virtual disks from non-contiguous groups of logically contiguous addressable blocks of direct access storage device
WO2007121025A1 (en) 2006-04-13 2007-10-25 Sandisk Corporation Cycle count storage methods and systems
US7467253B2 (en) 2006-04-13 2008-12-16 Sandisk Corporation Cycle count storage systems
WO2008147752A1 (en) 2007-05-24 2008-12-04 Sandisk Corporation Managing housekeeping operations in flash memory
US20080294814A1 (en) 2007-05-24 2008-11-27 Sergey Anatolievich Gorobets Flash Memory System with Management of Housekeeping Operations
US20090132496A1 (en) * 2007-11-16 2009-05-21 Chen-Kun Chen System And Method For Technique Document Analysis, And Patent Analysis System
US20110004720A1 (en) 2009-07-02 2011-01-06 Chun-Ying Chiang Method and apparatus for performing full range random writing on a non-volatile memory
US8688894B2 (en) 2009-09-03 2014-04-01 Pioneer Chip Technology Ltd. Page based management of flash storage
TWI385523B (zh) 2009-11-06 2013-02-11 Phison Electronics Corp 用於快閃記憶體的資料備份方法及其控制器與儲存系統
WO2011161622A1 (en) 2010-06-21 2011-12-29 Sandisk Il Ltd. Optimized flash memory without dedicated parity area and with reduced array size
TWI457941B (zh) 2010-06-25 2014-10-21 Macronix Int Co Ltd 區塊為基礎快閃記憶體之位元組存取的方法與裝置
JP5066241B2 (ja) 2010-09-24 2012-11-07 株式会社東芝 メモリシステム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1926616A (zh) * 2004-01-19 2007-03-07 特科2000国际有限公司 使用存储器地址映射表的便携式数据存储设备
CN1700189A (zh) * 2005-06-01 2005-11-23 瑞程科技股份有限公司 闪存储存系统
US20100030946A1 (en) * 2008-07-30 2010-02-04 Hitachi, Ltd. Storage apparatus, memory area managing method thereof, and flash memory package
US20110010489A1 (en) * 2009-07-09 2011-01-13 Phison Electronics Corp. Logical block management method for a flash memory and control circuit storage system using the same
US20120239862A1 (en) * 2011-03-15 2012-09-20 Samsung Electronics Co., Ltd Memory controller controlling a nonvolatile memory

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105426315B (zh) * 2014-09-02 2018-05-15 慧荣科技股份有限公司 实体储存对照表维护方法以及使用该方法的装置
CN105426315A (zh) * 2014-09-02 2016-03-23 慧荣科技股份有限公司 实体储存对照表维护方法以及使用该方法的装置
CN106547480A (zh) * 2015-09-17 2017-03-29 慧荣科技股份有限公司 数据储存装置及其数据读取方法
CN106547480B (zh) * 2015-09-17 2019-04-12 慧荣科技股份有限公司 数据储存装置及其数据读取方法
CN107807887A (zh) * 2016-09-09 2018-03-16 爱思开海力士有限公司 存储器系统及其操作方法
CN107807887B (zh) * 2016-09-09 2021-06-18 爱思开海力士有限公司 存储器系统及其操作方法
CN109144886A (zh) * 2017-06-27 2019-01-04 慧荣科技股份有限公司 数据储存装置
CN109144886B (zh) * 2017-06-27 2022-11-11 慧荣科技股份有限公司 数据储存装置
US11269545B2 (en) 2017-12-21 2022-03-08 Micron Technology, Inc. NAND logical-to-physical table region tracking
WO2019119342A1 (en) 2017-12-21 2019-06-27 Micron Technology, Inc. Nand logical-to-physical table region tracking
US11922053B2 (en) 2017-12-21 2024-03-05 Lodestar Licensing Group, Llc NAND logical-to-physical table region tracking
CN110908926B (zh) * 2018-09-14 2022-03-22 慧荣科技股份有限公司 数据储存装置及逻辑至物理地址映射表的写入方法
CN110908926A (zh) * 2018-09-14 2020-03-24 慧荣科技股份有限公司 数据储存装置及逻辑至物理地址映射表的写入方法
CN111078128A (zh) * 2018-10-22 2020-04-28 浙江宇视科技有限公司 数据管理方法、装置及固态硬盘
CN111078128B (zh) * 2018-10-22 2023-05-16 浙江宇视科技有限公司 数据管理方法、装置及固态硬盘
CN111897743A (zh) * 2019-05-06 2020-11-06 慧荣科技股份有限公司 数据储存装置及逻辑至物理地址映射表的载入方法

Also Published As

Publication number Publication date
CN103677667B (zh) 2017-02-15
TWI561988B (en) 2016-12-11
US9690695B2 (en) 2017-06-27
US20140082265A1 (en) 2014-03-20
TW201413453A (zh) 2014-04-01

Similar Documents

Publication Publication Date Title
CN103677667A (zh) 数据储存装置以及快闪存储器控制方法
US10754769B2 (en) Memory system having persistent garbage collection
CN109725847B (zh) 存储器系统及控制方法
CN104423894B (zh) 数据储存装置以及快闪存储器控制方法
JP4738038B2 (ja) メモリカード
JP6527961B2 (ja) 計算機システム
US20150081960A1 (en) Memory device and operating method thereof
US8850102B2 (en) Flash memory with small data programming capability
CN104699621A (zh) 数据储存装置以及快闪存储器控制方法
CN106372001A (zh) 内存系统
CN108280032B (zh) 数据储存装置以及快闪存储器控制方法
CN104750616A (zh) 数据储存装置以及快闪存储器控制方法
CN102201259A (zh) 非易失性存储器的平均抹写方法
CN108874301A (zh) 数据储存装置以及其操作方法
CN104781801A (zh) 使固态驱动器配置成采用存储模式或存储器模式操作的技术
CN101606133A (zh) 具有连续逻辑地址空间接口的直接数据文件系统的使用
CN102063379A (zh) 一种flash存储器的数据存储方法
CN103049389B (zh) Nand闪存控制器及其写入控制方法
CN105718530A (zh) 文件存储系统及其文件存储控制方法
CN104699622A (zh) 数据储存装置以及其数据抹除方法
DE102018123670A1 (de) Speicherungssystem, Rechensystem und Verfahren dafür
CN109656833A (zh) 数据储存装置的非挥发式存储器的命名空间规划
CN106201335A (zh) 存储系统
CN109508142A (zh) 数据存储装置及其操作方法
CN109960471A (zh) 数据存储方法、装置、设备以及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant