CN1036674A - 数据通路检验系统 - Google Patents

数据通路检验系统 Download PDF

Info

Publication number
CN1036674A
CN1036674A CN89101967A CN89101967A CN1036674A CN 1036674 A CN1036674 A CN 1036674A CN 89101967 A CN89101967 A CN 89101967A CN 89101967 A CN89101967 A CN 89101967A CN 1036674 A CN1036674 A CN 1036674A
Authority
CN
China
Prior art keywords
switch element
data
switch
data path
dsm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN89101967A
Other languages
English (en)
Other versions
CN1016390B (zh
Inventor
理查德·约翰·普罗克特
托马斯·斯莱德·马登
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Plessey Overseas Ltd
Plessey Co Ltd
Original Assignee
Plessey Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Plessey Co Ltd filed Critical Plessey Co Ltd
Publication of CN1036674A publication Critical patent/CN1036674A/zh
Publication of CN1016390B publication Critical patent/CN1016390B/zh
Expired legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/26Arrangements for supervision, monitoring or testing with means for applying test signals or for measuring
    • H04M3/28Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor
    • H04M3/30Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop
    • H04M3/302Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop using modulation techniques for copper pairs
    • H04M3/303Automatic routine testing ; Fault testing; Installation testing; Test methods, test equipment or test arrangements therefor for subscriber's lines, for the local loop using modulation techniques for copper pairs and using PCM multiplexers, e.g. pair gain systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Hardware Redundancy (AREA)

Abstract

一种数据通路检验系统,用以分析直接连接着的 各开关元件的平面内的数据传送差错。该系统检验 直接连接着的各开关元件的平面是通过指定带有有 关控制元件的一个开关元件作为主元件并指定其它 开关元件和有关控制元件作为从属元件进行的。该 主开关元件个别指令其它开关元件检验它们各自的 开关元件有无数据传送上的差错,并检验自己的开关 元件有无数据传送上的差错。此外,还安排主开关来 证实各开关元件之间接线的有效性。

Description

本发明涉及一种数据通路检验系统,特别是,但不是唯独地涉及数据转接模块(DSM)网络中的数据通路检验。
数据转接模块(DSM)是电信转换开关制造中应用颇为广泛的一种开关元件。各个DSM在网络平面内互连起来,从而使转换开关两端形成许多连接通路或转接通路,以便将一个输入端口连接到一个输出端口。应该理解的是,数据通过一些DSM按指定的转接通路在诸输入端口与诸输出端口之间转接时,要求确保其准确性和完整性。
要检验出转接后的数据是否准确和完整,简单的方法是设置两个或三个与原DSM网络平面一模一样的DSM网络平面。各DSM平面与各公共输入端口等效而平行。经转换的数据中的差错是通过往各平行的DSM平面发送公用数据信息,再在相应的各输出端口将所收到的数据信息进行比较确定的。如果所收到的各数据信息之间有差异,就表明有差错存在。但要指定其中一个平面是正确的,然后使用者就倍加注意该平面。
数据转接装置或转换开关中的错误确定之后,应该而且从经济角度方面看也是需要更准确地确定促使差错产生的DSM或DSM内连线路的位置。数据通路检验系统的作用就是更准确地确定数据错误的位置。
我们可以参看图1至图4来说明一般的数据通路检验系统。一个数据通路可以通过注入一个测试数据信息或一系列预定时间的测试数据信息进行检验。测试信息的进展情况可以通过转换开关数据通路的各DSM元件进行检验。
图1是一个转换装置简单双工通路的象征性示意图。该双工通路是从线路终端A在一个方向上经由A、B、CDSM在另一方向上经由F、E、DDSM至线路终端B的。各线路终端ARX、ATX、BTX和BRX(其中TX=发送,RX=接收)在DSMA、B、C和F、E、D之间形成一个回路。测试数据信息通常是通过DSMA、B、C和F、E、D中的一个DSM直接注入双工通路中的。在DSMA、B、C和F、E、D有效形成回路的情况下,自任一个DSM输入的测试信息可以在环路中该DSM以后的各DSM加以检验,也就是说,若测试信息是在DSM B注入的,它就可以顺次在DSMB、C、F、E、D和A加以检验,从而检验所有的DSMA、B、C、F、E、D各环路,但对DSMA的输出端口、DSM A至DSM B之间的接线和DSM B(除了其输出端口)例外。在DSM E注入测试信息的情况下进一步进行数据通路检验可以检验出上述未检验过的元件。通过这种简单的测试就可以定出产生差错的元件所在的位置,使该位置缩小到几乎一个DSM和从上一个DSM输入的接线范围。
图2至4例示了上述测试以及另一些为提高对出错的DSM位置判定能力所进行的测试过程。图2例示了上述测试过程。测试的目的是要验明环路中一个由DSM    B及其来自DSM    A的输入接线组成的嫌疑区。图3例示了第二次测试情况,其中通过在DSM    B注入测试信息并在其后的DSM    C检验该信息来检验受嫌疑的DSM    B及其输出。若这个第二次测试不合格,则几乎可以肯定DSM    B有问题。若该第二次测试合格,则就要进行图4所示的第三次测试。在第三次测试中是对一系列往DSM    B的不同输入线进行检验。若有一个以上的输入接线不合格,则问题出在DSM    A与DSM    B之间的接线,或者是DSM    A和B都出问题。但这时只是大致上判定了故障区,于是就可以派遣维修的工程技术人员到转换开关的该DSM区。
实际上,一系列测试信息是按预定的定时顺序注入的,其目的在于确定是否存在定时上的差错和数据位堵塞情况。
这种公知的DSM通路检验系统当DSM开关平面直接连接在一起时是大大受到了限制的。在各DSM平面直接连接的情况下,各平面之间就没有线路终端供在数据通路之间进行回送之用,因而测试信息通过这种环路时不能加以检验。但这类DSM平面的外围是设有一些线路终端的。应该理解的是,问题的根源在于,各DSM平面是彼此独立的,因此毗邻的各DSM平面彼此没有机会从对方获得或接收有关测试信息状态的信息。为传送这种信息而敷设内部通信线路是要付出很大的代价的。
本发明的一个目的是提供一种数据通路检验系统,该系统的一种转换开关是由若干直接连接着的DSM或转接平面构成,检验这种转换开关即可找出数据传送出错的原因。
根据本发明,我们提供了一种数据通路检验系统,用以在由其它方法测定出在多个开关元件上数据传送方面的差错时找出开关元件中的故障所在。该系统包括所述通过内连直接耦合在一起且由各控制元件分别控制的开关元件,所述控制元件连接起来,用以确定哪一些内连线路在工作,由此确定了由若干开关元件和内连线路组成的数据通路的范围,从而在工作中当测定出数据传送中的差错时,能够将该差错与范围已确定了的数据通路联系起来,且可独立地检测该数据通路的各开关元件和各内连线路,方法是将某一注入的测试信息与开关元件上或相应的内连线路上的测试信息进行比较,从而找出数据传送中的故障所在。
本发明还提供一种检验通过多个直接耦合着的开关元件之间的数据通路的方法,该方法包括下列步骤:
(ⅰ)指定至少其中一个所述直接耦合的开关元件作为主开关元件,借助于该主开关元件存储与所述主开关元件毗邻的一些开关元件的状态;
(ⅱ)促使所述主开关元件安排各开关元件,包括它自己,使它们可以通过往所述相应的开关元件中的各转接模块注入测试数据信息,分别接受检验;
(ⅲ)促使所述主开关元件安排各开关元件之间的内连线路接受检验;和
(ⅳ)促使所述主开关元件搜集对各开关元件所述个别进行的检验结果和对所述加开关元件之间的所述内连线路的检验结果,从而全面检验多个直接耦合的开关元件两端的数据传送通路。
现在仅以举例的方式参看各附图说明本发明的一个实施例,附图中:
图5以方框图的形式例示一种交换用的普通开关控制装置,该装置包括若干直接连接的开关元件或平面;
图6则以方框图的形式例示了本发明的一个实施例,其中包括两个开关平面和两个线路终端元件。
参看图5,它举例说明一个交换装置的框图,该装置包括一主转换开关元件51和一些集线路开关元件(53,55)。集线器开关元件(53,55)将用户线路的数目汇集成数目更少的交换线路,它保证了现有交换设备的经济使用。
用户之间的实际交换操作是由转换开关元件51进行的。一般说来,开关元件51和集线器元件(53,55)是直接连接的类似器件,因而转换开关元件51和集线器开关元件-(53,55)的转接模块57、转接处理器59和呼叫处理器61都具有相同的结构。各转接处理器59和呼叫处理器61是经过适当地组合,这个组合体叫做控制元件64。各转接模块57可以包含若干DSM元件的平行平面,且系直接耦合到交换装置中的其它转接模块57上。交换装置中的诸呼叫处理器61由各接线63、65连接起来,使得可以通过集线器(53,55)和转换开关元件51监控呼叫过程。
这些接线63、65和转接模块57与转接处理器59之间的接线以及转接处理器59与呼叫处理器61之间的接线一样,都是宽带的,而且速率较高。呼叫处理器61激发着转接处理器59,促使转接模块57提供将各用户连接到交换装置两端的数据通路67。数据通路67载送着数据信号连同时钟信号和控制信号一起。这样各开关元件64之间就可以直接通信而无需使用接线63和65。
经过交换装置传送的数据,其中的差错可按上述一般方法检测出来,即接上两个与原转接平面一模一样的转接平面,从而可以经由该两平面传送数据信息并加以比较。由此检测出差错时,就令主转换开关元件51的开关控制元件64″作为主元件,用以找出差错所在的位置,同时令控制元件64′和64′″作为从属元件。控制元件64″指示着自己的开关元件57″和其它控制元件64′和64′″履行如上所述的通路检验。送往57′、57″和57′″诸元件的指令信号不一定要经由通路67,但这样做会提高差错分析的速率。这样就个别检验了由开关元件57所限定的数据通路67,同时由主控制元件64″搜集着如此个别检验的结果,以确定交换装置出差错的部位。
对开关元件57的个别检验并不能检验出数据通路的有效性。现在参看图6来说明检验数据通路有效性的方法。
图6以象征性的形式例示了一个包括两个直接连接的转接平面71、73并且其两端具有线路终端元件75、77的装置。线路终端元件75、77使数据信号可以在转接平面71、73之间“回送”。各平面71、73包括一直接连接到开关B的开关A。要检验数据通路的有效性,即各开关元件之间接线的有效性,就需要知道所有开关元件的状态。
根据本发明的实施例,我们说明了检验一个数据通路有效性的方法,目的是确定有待被指定为主开关的开关。为进行说明,我们假设开关B为主开关。该主开关安排得使其(可能在其控制元件64内)将连接到其上的各开关(即开关A)保持在过渡状态。因此开关A给开关B发送一个状态信号,表明每一次状态改变时开关A与开关B之间各接线的状态,例如当开关A建立或清除一个只在一个平面内有效的通路时就是这样。主开关B将此状态信号与其各接线的状态进行比较,以确保它们一致,从而确保通路的有效性。应该指出的是,只有当检测出差错时才发送状态信号。
在三个开关的情况下,适用于两个开关情况的原理(如图6所示)仍然有效。在状态信号从毗邻各开关发送的情况下,确定中心的开关为主开关。
应该理解的是,用结合图5说明的方法检验各开关元件,并用结合图6说明的方法核实或检验各开关之间的接线,就可以借助于本发明的系统全面检验一个数据通路。

Claims (7)

1、一数据通路检验系统,用以在由其它方法测定出在多个开关元件间数据传送方面的差错时在开关元件中确定故障所在,其特征在于,该系统包括通过内连直接耦合在一起且由各控制元件分别控制的所述开关元件,所述控制元件连接起来以供确定哪一些内连接线路处于工作状态,因而确定了由若干开关元件和内连线路组成的数据通路的范围,从而在工作过程中当测定出数据传送中的差错时,能够将该差错与该范围确定了的数据通路联系起来,且可通过是将某一注入的测试信息与开关元件上或相应的内连线路上的测试信息进行比较,从而找出数据传送中的故障所在来独立地检测该数据通路的各内连线路。
2、如权利要求1所述的数据通路检验系统,其特征在于,开关元件是个数字转接模块DSM的两个平行平面。
3、如权利要求1或2所述的系统,其特征在于,测试信息是多个按预定的定时排序的数据字。
4、如权利要求1、2或3所述的系统,其特征在于,各开关元件配置成多个平行的平面,有公用的输入端口和公用的输出端口,相应的限定在所述公用输入端口与公用输出端口之间的各转接平面内的数据通路。
5、如权利要求4所述的系统,其特征在于,配置有两个平行的转接平面,使得工作时,同一个数据通过各转接平面传送,并在公共输出端进行比较,以确定数据传送中的差错。
6、一种检验通过多个直接耦合着的开关元件的数据传送通路的方法,是特征在于,该方法包括下列步骤:
(ⅰ)指定至少其中一个所述直接耦合的开关元件作为主开关元件,借助于该主开关元件存储与所述主开关元件毗邻的一些开关元件的状态;
(ⅱ)促使所述主开关元件安排各开关元件,包括它自己,使它们可以通过往所述相应的开关元件中的各转接模块注入测试数据信息分别接受检验;
(ⅲ)促使所述主开关元件安排各开关元件之间的内连线路接受检验;和
(ⅳ)促使所述主开关元件搜集对各开关元件所述个别进行检验的结果和对所述各开关元件之间的所述内连线路的检验结果,由此而全面检验多个直接耦合的开关元件的数据传送通路。
7、如权利要求6所述的方法,其特征在于,所述开关元件各个包括数字转接模块(DSM)的至少一个平面。
CN89101967A 1988-03-30 1989-03-30 数据通路检验系统 Expired CN1016390B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB8807606A GB2219172B (en) 1988-03-30 1988-03-30 A data path checking system
GB8807606.2 1988-03-30

Publications (2)

Publication Number Publication Date
CN1036674A true CN1036674A (zh) 1989-10-25
CN1016390B CN1016390B (zh) 1992-04-22

Family

ID=10634376

Family Applications (1)

Application Number Title Priority Date Filing Date
CN89101967A Expired CN1016390B (zh) 1988-03-30 1989-03-30 数据通路检验系统

Country Status (10)

Country Link
US (1) US5042038A (zh)
EP (1) EP0335510A3 (zh)
JP (1) JPH0213095A (zh)
KR (1) KR890015532A (zh)
CN (1) CN1016390B (zh)
AU (1) AU615040B2 (zh)
DK (1) DK152089A (zh)
FI (1) FI891511A (zh)
GB (1) GB2219172B (zh)
PT (1) PT90166A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101373198B (zh) * 2007-08-20 2011-03-16 电信科学技术第五研究所 电缆测试总线及开关矩阵电路

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6018812A (en) * 1990-10-17 2000-01-25 501 Charles Stark Draper Laboratory, Inc. Reliable wafer-scale integrated computing systems
JP3025068B2 (ja) * 1991-09-12 2000-03-27 富士通株式会社 Atmスイッチのパス試験方式
US5448723A (en) * 1993-10-15 1995-09-05 Tandem Computers Incorporated Method and apparatus for fault tolerant connection of a computing system to local area networks
US5937032A (en) * 1995-11-29 1999-08-10 Telefonaktiebolaget L M Testing method and apparatus for verifying correct connection of curcuit elements
US6928584B2 (en) * 2000-11-22 2005-08-09 Tellabs Reston, Inc. Segmented protection system and method

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3492446A (en) * 1965-03-08 1970-01-27 Ericsson Telefon Ab L M Supervisory arrangement for detecting faults in means for selecting crossing points corresponding to switching means in a reading matrix in a telecommunication system controlled by computers
US3740645A (en) * 1970-10-19 1973-06-19 Teletype Corp Circuit testing by comparison with a standard circuit
US4112414A (en) * 1977-01-03 1978-09-05 Chevron Research Company Host-controlled fault diagnosis in a data communication system
FR2455827A1 (fr) * 1979-05-03 1980-11-28 Ibm France Dispositif de diagnostic et d'alarme pour un reseau de communication de donnees
ZA804384B (en) * 1979-08-10 1981-07-29 Plessey Co Ltd Digital telecommunications switching network with in-built fault identification
US4442502A (en) * 1981-03-30 1984-04-10 Datapoint Corporation Digital information switching system
IT1156368B (it) * 1982-06-22 1987-02-04 Cselt Centro Studi Lab Telecom Rete di commutazione pcm modulare e autoinstradante per autocommutatori telefonici a comando distribuito
CA1203875A (en) * 1983-06-16 1986-04-29 Mitel Corporation Switching system loopback test circuit
US4607365A (en) * 1983-11-14 1986-08-19 Tandem Computers Incorporated Fault-tolerant communications controller system
JPH0727509B2 (ja) * 1985-04-06 1995-03-29 ソニー株式会社 機器内バスを利用した動作制御方法
US4710935A (en) * 1986-04-04 1987-12-01 Unisys Corporation Parity detection system for wide bus circuitry
US4759019A (en) * 1986-07-10 1988-07-19 International Business Machines Corporation Programmable fault injection tool
GB8618100D0 (en) * 1986-07-24 1986-09-03 Plessey Co Plc Security arrangement
JPS63100843A (ja) * 1986-10-16 1988-05-02 Nippon Denso Co Ltd 通信制御機構
JPH06105284B2 (ja) * 1986-12-01 1994-12-21 株式会社日立製作所 大規模集積回路のテストデ−タ作成方法
US4817094A (en) * 1986-12-31 1989-03-28 International Business Machines Corporation Fault tolerant switch with selectable operating modes
US4937825A (en) * 1988-06-15 1990-06-26 International Business Machines Method and apparatus for diagnosing problems in data communication networks

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101373198B (zh) * 2007-08-20 2011-03-16 电信科学技术第五研究所 电缆测试总线及开关矩阵电路

Also Published As

Publication number Publication date
US5042038A (en) 1991-08-20
EP0335510A3 (en) 1991-03-13
AU3175389A (en) 1989-10-05
PT90166A (pt) 1989-11-10
GB8807606D0 (en) 1988-05-05
JPH0213095A (ja) 1990-01-17
AU615040B2 (en) 1991-09-19
GB2219172B (en) 1992-07-08
EP0335510A2 (en) 1989-10-04
FI891511A0 (fi) 1989-03-29
GB2219172A (en) 1989-11-29
CN1016390B (zh) 1992-04-22
DK152089D0 (da) 1989-03-29
DK152089A (da) 1989-10-01
KR890015532A (ko) 1989-10-30
FI891511A (fi) 1989-10-01

Similar Documents

Publication Publication Date Title
US5583848A (en) Methods for verification of routing table information
CN1268096C (zh) 冗余串行总线及其运行方法
US4723241A (en) Data transmission arrangement including a reconfiguration facility
US4685102A (en) Switching system loopback test circuit
KR930008709B1 (ko) 디지탈 전송 라인 루프 형성 방법 및 장치
EP0332199B1 (en) Transmission line switching system
CN1036674A (zh) 数据通路检验系统
EP0093523A1 (en) Digital switching network for telecommunications exchange
EP0203151B1 (en) Loop around data channel unit
US4881229A (en) Test circuit arrangement for a communication network and test method using same
EP0056600B1 (en) Modular structure of pcm-switched distributed control and distributed-diagnostic network
US6999410B2 (en) Apparatus for the transmission and/or reception of data, and method for controlling this apparatus
EP1267588A2 (en) Multistage photonic switch fault isolation
KR100315602B1 (ko) 광선로유지보수 시스템의 연결 상태 검출 장치 및 그를 이용한 연결정보 자동관리 방법
CN1050480A (zh) 信息路由选择的检验系统
JPH10233783A (ja) セル導通診断方式
KR100251702B1 (ko) 비동기 전송 모드 네트웍에서 특정 디바이스의 고장 진단 방법
EP0159929A2 (en) Hybrid high speed data bus
JP3678265B2 (ja) クロスバスイッチ装置及びその診断方法
CN1169337C (zh) 在有效的长期连接中定位受干扰的链路段
JPS59198061A (ja) 装置内デ−タハイウエイ監視方式
JPH02135956A (ja) 自動加入者回線確認試験方式
KR20000014995A (ko) 교환시스템의 통화로 진단방법
JPS60229454A (ja) 加入者回路試験方式
JPS6365752A (ja) デイジタル伝送路インタ−フエイス装置試験方式

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C13 Decision
GR02 Examined patent application
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee