CN103635028B - 埋入式元件电路板与其制作方法 - Google Patents
埋入式元件电路板与其制作方法 Download PDFInfo
- Publication number
- CN103635028B CN103635028B CN201210300615.7A CN201210300615A CN103635028B CN 103635028 B CN103635028 B CN 103635028B CN 201210300615 A CN201210300615 A CN 201210300615A CN 103635028 B CN103635028 B CN 103635028B
- Authority
- CN
- China
- Prior art keywords
- opening
- layer
- microns
- termination electrode
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Manufacturing Of Printed Wiring (AREA)
Abstract
本发明公开一种埋入式元件电路板与其制作方法,该制作方法包含有下列步骤。提供一基材,具有一铜箔层、一承载层与一分离层,并利用一粘着剂固定一埋入式元件于基材之上;压合一第一绝缘胶片与一绝缘层于基材上,且第一绝缘胶片与绝缘层具有开孔对应于埋入式元件。涂布一绝缘胶至第一绝缘胶片与绝缘层的开孔中,使绝缘胶的高度约等于绝缘层的高度。压合一第二绝缘胶片与一金属层于绝缘胶与绝缘层之上,以形成一核心层。由基材上剥离承载层与分离层。其中,铜箔层上形成有至少一开口,以露出埋入式元件的第一端电极与第二端电极。此外,一种埋入式元件电路板也同时揭露于此。
Description
技术领域
本发明涉及一种埋入式元件电路板与其制作方法,特别是涉及一种具有01005芯片式电阻/电容的埋入式元件电路板与其制作方法。
背景技术
随着科技的日新月异,电子产品的外观尺寸也越来越小。为了配合越来越小的电子产品,电路板的设计也日趋精密。
部分的电路板,可将电子元件,例如是有源元件(Active device)及无源元件(Passive device)等,埋入电路板的内层中,然后经由成导电孔等方式相互导通,称之为元件埋入式元件电路板(Device embedded printed circuit board)。当元件内置于电路板中后,其外层两面与一般的电路板并无差异,仍然可以搭载其他有源元件或无源元件而成为组装板。
然而,由于被埋入的电子元件的规格尺寸并不相同,而使得压合后易产生凹陷,以致于后续影像转移线路可能因此产生断路的问题。
此外,由于部分埋入式电子元件的尺寸十分的小巧,而利用导电孔连接时,也有可能产生对准不易,以致于造成接触不良的情况,然若进一步缩小导电孔的尺寸,则可能出现产品可靠度的问题。
因此,实有必要,进一步改善埋入小尺寸电子元件的埋入式元件电路板的产品可靠度,以及有效避免电路板产生凹陷的情况,并进一步降低影像转移线路的断路的问题。
发明内容
鉴于上述的先前技术中所述,由于元件埋入式元件电路板中被埋入的电子元件的规格尺寸并不相同,而使得压合后易产生凹陷,将造成后续影像转移线路可能因此产生断路的问题。另,由于部分小尺寸的埋入式电子元件,由于电极端子的尺寸十分的小,以致于与导电孔对准不易,容易造成接触不良的情况,但若是进一步缩小导电孔的尺寸,则可能出现产品可靠度的问题。
本发明的目的之一是提供一种埋入式元件电路板与其制作方法,以避免电路板产生凹陷的情况,并降低影像转移线路的断路的问题,进一步提高埋入式元件电路板的产品可靠度。
根据以上所述的目的,本发明的一态样,是揭露一种埋入式元件电路板的制作方法,包含有下列步骤,首先,提供一基材,具有一铜箔层、一承载层与一分离层;利用一粘着剂固定一埋入式元件于基材之上,其中埋入式元件包含一第一端电极与一第二端电极;压合一第一绝缘胶片与一绝缘层于基材上,其中第一绝缘胶片与绝缘层具有开孔对应于埋入式元件;涂布一绝缘胶至第一绝缘胶片与绝缘层的开孔中,其中绝缘胶的高度约等于绝缘层的高度;压合一第二绝缘胶片与一金属层于绝缘胶与绝缘层之上,以形成一核心层;以及由铜箔层上,剥离承载层与分离层,其中,铜箔层上形成有至少一开口,以露出第一端电极与第二端电极。
在一实施例中,上述的埋入式元件电路板制作方法,更包含利用激光移除铜箔层,以形成开口,开口的长度大于宽度;以及去除开口中的粘着剂,以露出第一端电极与第二端电极。上述的开口的宽度介于25微米(μm)至50微米之间,长度大于50微米,较佳地开口的宽度介于25微米(μm)至40微米之间,而长度大于100微米。
在一实施例中,上述的铜箔层也可在第一端电极与第二端电极上分别形成有两个以上的开口。上述的开口的直径约为25微米至50微米之间。
在一实施例中,上述的埋入式元件电路板制作方法,也可以在利用一粘着剂固定一埋入式元件于基材之上的步骤之前,利用激光形成开口铜箔层上。
在一实施例中,上述的埋入式元件电路板制作方法,还包含,利用激光形成开口于铜箔层上,且开口是一长条形开口,由第一端电极经一非电极区域,延伸至第二端电极,移除长条形开口中的粘着剂,以由长条形开口中,露出第一端电极、第二端电极以及一非电极区域;形成一电镀层;以及图案化电镀层,以形成一上方电路层、一下方电路层与两个导电窗,并且同时电性隔离第一端电极与第二端电极上的两个导电窗。上述的两个导电窗的距离较佳地小于非电极区域的长度。
在一实施例中,上述的埋入式元件电路板制作方法,还包含,利用激光形成开口于铜箔层上,且开口是一长条形开口,由第一端电极经一非电极区域,延伸至第二端电极;移除长条形开口中的粘着剂,以由长条形开口中露出第一端电极、第二端电极以及一非电极区域;形成一导电层;形成一图案化的光致抗蚀剂层于导电层之上;形成一电镀层于图案化的光致抗蚀剂层之中;移除图案化的光致抗蚀剂层;以及蚀刻电镀层开口中的铜箔层与导电层,以形成一上方电路层、一下方电路层与两个导电窗,并且同时电性隔离第一端电极与第二端电极上的两个导电窗。其中,上述的两个导电窗的距离较佳地小于非电极区域的长度。
本发明的另一态样是提供一种埋入式元件电路板,包含有一基材,具有一铜箔层、一承载层与一分离层;一埋入式元件,其中埋入式元件包含一第一端电极与一第二端电极;一粘着剂,固定埋入式元件于基材之上;一第一绝缘胶片与一绝缘层,压合于基材上,其中第一绝缘胶片与绝缘层具有开孔对应于埋入式元件;一绝缘胶,涂布至第一绝缘胶片与绝缘层的开孔中,其中绝缘胶的高度约等于绝缘层的高度;以及一第二绝缘胶片与一金属层,压合于绝缘胶与绝缘层之上,以形成一核心层,其中,铜箔层上形成有至少一开口,以露出第一端电极与第二端电极,且当第二绝缘胶片与金属层,压合于绝缘胶与绝缘层之后,承载层与分离层由基材上移除。
在一实施例中,上述的开口的宽度介于25微米(μm)至50微米之间,开口的长度大于50微米,较佳地开口的宽度介于25微米(μm)至40微米之间,开口的长度大于100微米。
在一实施例中,上述的铜箔层在第一端电极上形成有两个以上的开口,而铜箔层在第二端电极上也形成有两个以上的开口。而开口的直径约为25微米至50微米之间。
在一实施例中,上述的开口是一长条形开口,由第一端电极经一非电极区域,延伸至第二端电极;以及两个导电窗,形成于长条形开口,且两个导电窗彼此电性隔离。其中上述的两个导电窗的距离较佳地小于非电极区域的长度。
因此,本发明的埋入式元件电路板,可有效地避免埋入式元件电路板产生凹陷的情况,以改善影像转移线路的断路的问题,且可改善导电窗与元件电极对准不易的情况,进而提高埋入式元件电路板的产品可靠度。
附图说明
为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:
图1A至图1I为本发明的埋入式元件电路板制作方法的第一实施例的流程示意图;
图2A至图2I为本发明的埋入式元件电路板制作方法的第二实施例的流程示意图;
图3A至图3I为本发明的埋入式元件电路板制作方法的第三实施例的流程示意图;
图4A至图4I为本发明的埋入式元件电路板制作方法的第四实施例的流程示意图;
图5为本发明的埋入式元件电路板的导电窗的第一实施例示意图;
图6为本发明的埋入式元件电路板的导电窗的第二实施例示意图;
图7为本发明的埋入式元件电路板的导电窗的第三实施例示意图。
主要元件符号说明
102:承载层 318:绝缘胶
104:分离层 320:绝缘胶片
106:铜箔层 322:金属层
108:对位孔 324:开口
110:埋入式元件 326:金属导孔
111:第一端电极 328:电镀层
112:粘着剂 330:上方电路层
113:第二端电极 332:下方电路层
114:绝缘胶片 340:上方层板
116:绝缘层 342:绝缘层
118:绝缘胶 344:金属导孔
120:绝缘胶片 350:下方层板
122:金属层 352:绝缘层
124:开口 354:金属导孔
126:金属导孔 360:开口
128:电镀层 362:长度
130:上方电路层 364:宽度
132:下方电路层 380:去除部分粘着剂
140:上方层板 382:开口
142:绝缘层 402:承载层
144:金属导孔 404:分离层
150:下方层板 406:铜箔层
152:绝缘层 408:对位孔
154:金属导孔 410:埋入式元件
160:导电窗 411:第一端电极
162:长度 412:粘着剂
164:宽度 413:第二端电极
202:承载层 414:绝缘胶片
204:分离层 416:绝缘层
206:铜箔层 418:绝缘胶
208:对位孔 420:绝缘胶片
210:埋入式元件 422:金属层
211:第一端电极 424:开口
212:粘着剂 426:金属导孔
213:第二端电极 430:上方电路层
214:绝缘胶片 432:下方电路层
216:绝缘层 460:开口
218:绝缘胶 462:长度
220:绝缘胶片 464:宽度
222:金属层 480:去除部分粘着剂
224:开口 482:开口
226:金属导孔 486:开口
228:电镀层 490:导电层
230:上方电路层 492:上方光致抗蚀剂层
232:下方电路层 494:下方光致抗蚀剂层
240:上方层板 495:中间光致抗蚀剂
242:绝缘层 496:图案化的上方电镀层
244:金属导孔 498:图案化的下方电镀层
250:下方层板 510:元件长度
252:绝缘层 520:元件宽度
254:金属导孔 530:电极长度
260:导电窗 540:导电窗宽度
262:长度 550:导电窗长度
264:宽度 610:元件长度
272:开口 620:元件宽度
302:承载层 630:电极长度
304:分离层 640:导电窗直径
306:铜箔层 650:导电窗
308:对位孔 710:元件长度
310:埋入式元件 720:元件宽度
311:第一端电极 730:电极长度
312:粘着剂 740:导电窗宽度
313:第二端电极 750:导电窗长度
314:绝缘胶片 760:非电极区域的长度
316:绝缘层 770:开口长度
具体实施方式
本发明是揭露一种埋入式元件电路板与其制作方法,可有效地避免埋入式元件电路板产生凹陷的情况,并改善影像转移线路的断路的问题,进而提高埋入式元件电路板的产品可靠度。以下将以图示及详细说明清楚说明本发明的精神,如熟悉此技术的人员在了解本发明的较佳实施例后,当可由本发明所教示的技术,加以改变及修饰,其并不脱离本发明的精神与范围。
图1A至图1I是绘示本发明的埋入式元件电路板制作方法的第一实施例的流程示意图。参阅图1A,如图中所示,当制作埋入式元件电路板时,首先提供一基板包含一铜箔层106与一承载层102。而铜箔层106与承载层102之中,可以设置一分离层104,以方便后续制作工艺中进行分离。其中,承载层102、分离层104与铜箔层106上设置有对位孔108,以便于后续制作工艺中进行基板的对位。对位孔108可以是由机械钻孔或激光钻孔的方式形成,然并不限定于此。
接着,参阅图1B,如图中所示,印刷粘着剂112于铜箔层106之上,并放置埋入式元件110于粘着剂112,以将埋入式元件110固定于基板之上。粘着剂112较佳地具有高粘度的特性,以减少粘着剂的流动,粘度较佳地大于10Pa·s。此外,粘着剂112较佳地更可以具备有低热膨胀系数的特性。举例来说,粘着剂112在玻璃转移温度以下的温度的热膨胀系数可小于80ppm。而在玻璃转移温度以上的热膨胀系数可小于160ppm。
其中,埋入式元件110可以是有源元件(Active device),例如是晶体管或二极管等,或者是无源元件(Passive device),例如是电阻(resistor)、电容(capacitor)或电感(inductor)。其中,本发明的埋入式元件电路板制作方法较佳地可使用在01005芯片式电阻/电容的埋入制作工艺中。埋入式元件110具有一第一端电极111与一第二端电极113以用来与铜箔层106或其他电路进行导通。
进一步参阅图1C,如图中所示,接着压合一绝缘胶片114以及一绝缘层116,其具有合适的开孔,以避开基板上的埋入式元件110。
参阅图1D,如图中所示,涂布一绝缘胶118至绝缘胶片114与绝缘层116的开孔中,较佳地一并抽真空,以达到填覆及无气泡要求,然后再热固化绝缘胶118。
参阅图1E,如图中所示,进一步压合一绝缘胶片120与一金属层122于其上,以形成一核心层。由于上述的绝缘胶片120与金属层122压合于具有绝缘胶片114以及绝缘层116的基材之上时,其开口已被绝缘胶118所填满,并填补埋入式元件110与绝缘胶片114以及绝缘层116的高度差,例如是使两者高度一致,故绝缘胶片120与金属层122可以形成一较为平坦的表面,以改善埋入式元件110因高度不同,而造成凹陷的问题,进而提高后续的影像转移的线路的品质。
在压合绝缘胶片120与金属层122于基材之后,接着将铜箔层106与承载层102利用分离层104剥离,亦即将承载层102与分离层104由铜箔层106上分离,以形成双面均具有金属层的电路板基材。
参阅图1F,利用激光开窗以移除铜箔层106,并去除粘着剂112以形成开口124,进而露出部分的第一端电极111与第二端电极113。开口124的形状构成导电窗160,其长度162大于宽度164,参阅上方的图1F(a)。
相较于传统的导电窗,本发明的导电窗160的宽度164约介于25微米(μm)至50微米之间,较佳地介于25微米至40微米之间,更佳地介于25微米至30微米之间。而导电窗160的长度162大于导电窗160的宽度164,因此,导电窗160的长度162大于25微米,较佳地大于50微米之间,更佳地大于100微米。
同时参阅图5,以01005芯片式电阻/电容为例,01005芯片式电阻/电容的元件长度510约为400微米,元件宽度520约为200微米,而其电极长度530约为100微米。因此,利用本发明的埋入式元件电路板制作方法,可形成一导电窗,其导电窗宽度540约为25微米,而导电窗长度550则可利用激光平行01005芯片式电阻/电容的短边方向延伸,使其长度形成约在150微米左右。因此,本发明可有效地增加导电窗的面积,且可以有效避免导电窗无法对准01005芯片式电阻/电容的电极的问题,进而避免搭接不良的情况。
此外,参阅图6,其是本发明的埋入式元件电路板的导电窗的另一实施例示意图。如图中所示,以01005芯片式电阻/电容为例,01005芯片式电阻/电容的元件长度610约为400微米,元件宽度620约为200微米,而其电极长度630约为100微米。因此,利用本发明的埋入式元件电路板制作方法,可在每一电极上形成多个导电窗650,其数量大于两个,较佳地大于三个。此外,导电窗直径640约介于25微米至50微米之间。因此,本发明利用增加导电窗的数量,以有效避免导电窗无法对准01005芯片式电阻/电容的电极的问题,进而避免搭接不良的情况。
回到图1G,如图所示,进行钻孔并进行电镀铜,以与基材上的铜箔层106以及金属层122,较佳地也为一铜箔层,形成所需的电镀层128与金属导孔126。然后参阅图1H,如图中所示,进一步利用光刻制作工艺,以进行电路影像转移,以在基材上方与下方的电镀层128形成上方电路层130与下方电路层132。
参阅图1I,如图中所示,本发明的埋入式元件电路板可进一步在其上方压合一上方层板140,并在其下方压合一金属导孔144,以增加电路板的电路变化。其中,上方层板140较佳地包含有一绝缘层142与一金属导孔144,而下方层板150较佳地包含有一绝缘层152与一金属导孔154。
图2A至图2I是绘示本发明的埋入式元件电路板制作方法的第二实施例的流程示意图。参阅图2A,如图中所示,当制作埋入式元件电路板时,首先提供一基板包含一铜箔层206与一承载层202。而铜箔层206与承载层202之中,可以设置一分离层204,以方便后续制作工艺中进行分离。其中,承载层202、分离层204与铜箔层206上设置有对位孔208,以便于后续制作工艺中进行基板的对位。对位孔208可以是由机械钻孔或激光钻孔的方式形成,然并不限定于此。在此实施例中,基板进一步利用激光在分离层204与铜箔层206上形成开口272,以在后续制作工艺中形成所需的导电窗。
接着,参阅图2B,如图中所示,印刷粘着剂212于铜箔层206之上,并放置埋入式元件210于粘着剂212,以将埋入式元件210固定于基板之上。粘着剂212较佳地具有高粘度的特性,以减少粘着剂的流动,粘度较佳地大于10Pa·s。此外,粘着剂212较佳地更可以具备有低热膨胀系数的特性。举例来说,粘着剂212在玻璃转移温度以下的温度的热膨胀系数可小于80ppm。而在玻璃转移温度以上的热膨胀系数可小于160ppm。
其中,此埋入式元件210也可以是有源元件(Active device),例如是晶体管或二极管等,或者是无源元件(Passive device),例如是电阻(resistor)、电容(capacitor)或电感(inductor)。本发明的埋入式元件电路板制作方法较佳地可使用在01005芯片式电阻/电容的埋入制作工艺中。埋入式元件210具有一第一端电极211与一第二端电极213以用来与铜箔层206或其他电路进行导通。
进一步参阅图2C,如图中所示,接着压合一绝缘胶片214以及一绝缘层216,其具有合适的开孔,以避开基板上的埋入式元件210。
参阅图2D,如图中所示,涂布一绝缘胶218至绝缘胶片214与绝缘层216的开孔中,较佳地一并抽真空,以达到填覆及无气泡要求,然后再热固化绝缘胶218。
参阅图2E,如图中所示,进一步压合一绝缘胶片220与一金属层222于其上,以形成一核心层。由于上述的绝缘胶片220与金属层222压合于具有绝缘胶片214以及绝缘层216的基材之上时,其开口已被绝缘胶218所填满,并填补埋入式元件210与绝缘胶片214以及绝缘层216的高度差,例如是使两者高度一致,故绝缘胶片220与金属层222可以形成一较为平坦的表面,以改善埋入式元件210因高度不同,而造成凹陷的问题,进而提高后续的影像转移的线路的品质。
在压合绝缘胶片220与金属层222于基材之后,接着将铜箔层206与承载层202利用分离层204剥离,亦即将承载层202与分离层204由铜箔层206上分离,以形成双面均具有金属层的电路板基材。
参阅图2F,去除粘着剂212以形成开口224,进而露出部分的第一端电极211与第二端电极213。开口224的形状构成导电窗260,其长度262大于宽度264,参阅上方的图2F(a)。
相较于传统的导电窗,本发明的导电窗260的宽度264约介于25微米(μm)至50微米之间,较佳地介于25微米至40微米之间,更佳地介于25微米至30微米之间。而导电窗260的长度262大于导电窗260的宽度264。因此,导电窗260的长度262大于25微米,较佳地大于50微米之间,更佳地大于100微米。
同时参阅图5,以01005芯片式电阻/电容为例,01005芯片式电阻/电容的元件长度510约为400微米,元件宽度520约为200微米,而其电极长度530约为100微米。因此,利用本发明的埋入式元件电路板制作方法的第二实施例,可形成一导电窗,其导电窗宽度540约为25微米,而导电窗长度550则可利用激光平行01005芯片式电阻/电容的短边方向延伸,使其长度形成约在150微米左右。因此,本发明可有效地增加导电窗的面积,且可以有效避免导电窗无法对准01005芯片式电阻/电容的电极的问题,进而避免搭接不良的情况。
此外,参阅图6,其是本发明的埋入式元件电路板的导电窗的另一实施例示意图。如图中所示,以01005芯片式电阻/电容为例,01005芯片式电阻/电容的元件长度610约为400微米,元件宽度620约为200微米,而其电极长度630约为100微米。因此,利用本发明的埋入式元件电路板制作方法,可在每一电极上形成多个导电窗650,其数量大于两个,较佳地大于3个。此外,导电窗直径640约介于25微米至50微米之间。因此,本发明利用增加导电窗的数量,以有效避免导电窗无法对准01005芯片式电阻/电容的电极的问题,进而避免搭接不良的情况。
回到图2G,如图所示,进行钻孔并进行电镀铜,以与基材上的铜箔层206以及金属层222,较佳地也为一铜箔层,形成所需的电镀层228与金属导孔226。然后参阅图2H,如图中所示,进一步利用光刻制作工艺,以进行电路影像转移,以在基材上方与下方的电镀层228形成上方电路层230与下方电路层232。
参阅图2I,如图中所示,本发明的埋入式元件电路板可进一步在其上方压合一上方层板240,并在其下方压合一金属导孔244,以增加电路板的电路变化。其中,上方层板240较佳地包含有一绝缘层242与一金属导孔244,而下方层板250较佳地包含有一绝缘层252与一金属导孔254。
图3A至图3I是绘示本发明的埋入式元件电路板制作方法的第三实施例的流程示意图。参阅图3A,如图中所示,当制作埋入式元件电路板时,首先提供一基板包含一铜箔层306与一承载层302。而铜箔层306与承载层302之中,可以设置一分离层304,以方便后续制作工艺中进行分离。其中,承载层302、分离层304与铜箔层306上设置有对位孔308,以便于后续制作工艺中进行基板的对位。对位孔308可以是由机械钻孔或激光钻孔的方式形成,然并不限定于此。
接着,参阅图3B,如图中所示,印刷粘着剂312于铜箔层306之上,并放置埋入式元件310于粘着剂312,以将埋入式元件310固定于基板之上。粘着剂312较佳地具有高粘度的特性,以减少粘着剂的流动,粘度较佳地大于10Pa·s。此外,粘着剂312较佳地更可以具备有低热膨胀系数的特性。举例来说,粘着剂312在玻璃转移温度以下的温度的热膨胀系数可小于80ppm。而在玻璃转移温度以上的热膨胀系数可小于160ppm。
其中,埋入式元件310可以是有源元件(Active device),例如是晶体管或二极管等,或者是无源元件(Passive device),例如是电阻(resistor)、电容(capacitor)或电感(inductor)。其中,本发明的埋入式元件电路板制作方法较佳地可使用在01005芯片式电阻/电容的埋入制作工艺中。埋入式元件310具有一第一端电极311与一第二端电极313以用来与铜箔层306或其他电路进行导通。
进一步参阅图3C,如图中所示,接着压合一绝缘胶片314以及一绝缘层316,其具有合适的开孔,以避开基板上的埋入式元件310。
参阅图3D,如图中所示,涂布一绝缘胶318至绝缘胶片314与绝缘层316的开孔中,较佳地一并抽真空,以达到填覆及无气泡要求,然后再热固化绝缘胶318。
参阅图3E,如图中所示,进一步压合一绝缘胶片320与一金属层322于其上,以形成一核心层。由于上述的绝缘胶片320与金属层322压合于具有绝缘胶片314以及绝缘层316的基材之上时,其开口已被绝缘胶318所填满,并填补埋入式元件310与绝缘胶片314以及绝缘层316的高度差,例如是使两者高度一致,故绝缘胶片320与金属层322可以形成一较为平坦的表面,以改善埋入式元件310因高度不同,而造成凹陷的问题,进而提高后续的影像转移的线路的品质。
在压合绝缘胶片320与金属层322于基材之后,接着将铜箔层306与承载层302利用分离层304剥离,亦即将承载层302与分离层304由铜箔层306上分离,以形成双面均具有金属层的电路板基材。
参阅图3F,利用激光开窗以移除铜箔层306,参阅标号380去除部分粘着剂312及/或绝缘材料,以形成开口324,进而露出部分的第一端电极311、第二端电极313以及两电极中间的非电极区域。开口324,亦即用来后续形成所需形状的导电窗的开口360,其长度362大于宽度364,参阅上方的图3F(a)。
相较于传统的导电窗,本发明的开口360的宽度364约介于25微米(μm)至150微米之间,较佳地介于50微米至125微米之间,更佳地介于75微米至100微米之间。而开口360的长度362大于开口360的宽度364。因此,开口360的长度362大于200微米,较佳地大于250微米之间,更佳地大于300微米。其中,于后续制作工艺中,开口360中间将被电性隔离,以使其一分为二,使第一端电极311的导电窗与第二端电极313的导电窗电性隔离。
同时参阅图7,以01005芯片式电阻/电容为例,01005芯片式电阻/电容的元件长度710约为400微米,元件宽度720约为200微米,而其电极长度730约为100微米,而电极中间的非电极区域的非电极区域的长度760约为200微米。因此,利用本发明的埋入式元件电路板制作方法,可形成一开口长度770约为300微米的导电窗,然后在去除部分电极中间的非电极区域的材料,使形成左右各一个的导电窗,其导电窗宽度740约为25微米,而开口770则是以激光平行01005芯片式电阻/电容的长边方向延伸,使其长度形成约在300微米左右,而当去除部分电极中间的非电极区域的导电窗材料后,左右的导电窗长度750约为50微米以上。因此,本发明可有效地增加导电窗的面积,且可以有效避免导电窗无法对准01005芯片式电阻/电容的电极的问题,进而避免搭接不良的情况。其中,左右的导电窗的距离可小于非电极区域的长度760。
回到图3G,如图所示,进行钻孔并进行电镀铜,以与基材上的铜箔层306以及金属层322,较佳地也为一铜箔层,形成所需的电镀层328与金属导孔326。然后参阅图3H,如图中所示,进一步利用光刻制作工艺,以进行电路影像转移,以在基材上方与下方的电镀层328形成上方电路层330与下方电路层332。此实施例在光刻制作工艺的同时,将连接两电极的导电窗中间的部分移除,使形成两独立的导电窗,且整体导电窗是由激光平行埋入式元件310的方向形成所需的开口,故有效地增加了导电窗的大小,使其确保与埋入式元件310的第一端电极311与第二端电极313电连接。其中,导电窗中间的部分移除所形成的开口382的宽度较佳地小于200微米,更佳地小于150微米。因此,所形成的导电窗甚至可连接埋入式元件310的第一端电极311与第二端电极313的侧边,以增加导电窗与电极的接触面积。
参阅图3I,如图中所示,本发明的埋入式元件电路板可进一步在其上方压合一上方层板340,并在其下方压合一金属导孔344,以增加电路板的电路变化。其中,上方层板340较佳地包含有一绝缘层342与一金属导孔344,而下方层板350较佳地包含有一绝缘层352与一金属导孔354。
图4A至图4I是绘示本发明的埋入式元件电路板制作方法的第四实施例的流程示意图。参阅图4A,如图中所示,当制作埋入式元件电路板时,首先提供一基板包含一铜箔层406与一承载层402。而铜箔层406与承载层402之中,可以设置一分离层404,以方便后续制作工艺中进行分离。其中,承载层402、分离层404与铜箔层406上设置有对位孔408,以便于后续制作工艺中进行基板的对位。对位孔408可以是由机械钻孔或激光钻孔的方式形成,然并不限定于此。
接着,参阅图4B,如图中所示,印刷粘着剂412于铜箔层406之上,并放置埋入式元件410于粘着剂412,以将埋入式元件410固定于基板之上。粘着剂412较佳地具有高粘度的特性,以减少粘着剂的流动,粘度较佳地大于10Pa·s。此外,粘着剂412较佳地更可以具备有低热膨胀系数的特性。举例来说,粘着剂412在玻璃转移温度以下的温度的热膨胀系数可小于80ppm。而在玻璃转移温度以上的热膨胀系数可小于160ppm。
其中,埋入式元件410可以是有源元件(Active device),例如是晶体管或二极管等,或者是无源元件(Passive device),例如是电阻(resistor)、电容(capacitor)或电感(inductor)。其中,本发明的埋入式元件电路板制作方法较佳地可使用在01005芯片式电阻/电容的埋入制作工艺中。埋入式元件410具有一第一端电极411与一第二端电极413以用来与铜箔层406或其他电路进行导通。
进一步参阅图4C,如图中所示,接着压合一绝缘胶片414以及一绝缘层416,其具有合适的开孔,以避开基板上的埋入式元件410。
参阅图4D,如图中所示,涂布一绝缘胶418至绝缘胶片414与绝缘层416的开孔中,较佳地一并抽真空,以达到填覆及无气泡要求,然后再热固化绝缘胶418。
参阅图4E,如图中所示,进一步压合一绝缘胶片420与一金属层422于其上,以形成一核心层。由于上述的绝缘胶片420与金属层422压合于具有绝缘胶片414以及绝缘层416的基材之上时,其开口已被绝缘胶418所填满,并填补埋入式元件410与绝缘胶片414以及绝缘层416的高度差,例如是使两者高度一致,故绝缘胶片420与金属层422可以形成一较为平坦的表面,以改善埋入式元件410因高度不同,而造成凹陷的问题,进而提高后续的影像转移的线路的品质。
在压合绝缘胶片420与金属层422于基材之后,接着将铜箔层406与承载层402利用分离层404剥离,亦即将承载层402与分离层404由铜箔层406上分离,以形成双面均具有金属层的电路板基材。
参阅图4F,利用激光开窗以移除铜箔层406,并参阅标号480去除部分粘着剂412及/或绝缘材料,以形成开口424,进而露出部分的第一端电极411、第二端电极413以及两电极中间的非电极区域。开口424,亦即用来后续形成所需形状的导电窗的开口460的长度462大于宽度464,参阅上方的图4F(a)。
相较于传统的导电窗,本发明的开口460的宽度464约介于25微米(μm)至150微米之间,较佳地介于50微米至125微米之间,更佳地介于75微米至100微米之间。而开口460的长度462大于开口460的宽度464。因此,开口460的长度462大于200微米,较佳地大于250微米之间,更佳地大于300微米。其中,于后续制作工艺中,开口460中间将被电性隔离,以使其一分为二分别形成所需的导电窗,使第一端电极411的导电窗与第二端电极413的导电窗电性隔离。
同时参阅图7,以01005芯片式电阻/电容为例,01005芯片式电阻/电容的元件长度710约为400微米,元件宽度720约为200微米,而其电极长度730约为100微米,而电极中间的非电极区域的非电极区域的长度760约为200微米。因此,利用本发明的埋入式元件电路板制作方法,可形成一开口长度770约为300微米的导电窗,然后在去除部分电极中间的非电极区域的材料,使形成左右各一个的导电窗,其导电窗宽度740约为25微米,而开口770则是以激光平行01005芯片式电阻/电容的长边方向延伸,使其长度形成约在300微米左右,而当去除部分电极中间的非电极区域的导电窗材料后,左右的导电窗长度750约为50微米以上。因此,本发明可有效地增加导电窗的面积,且可以有效避免导电窗无法对准01005芯片式电阻/电容的电极的问题,进而避免搭接不良的情况。其中,左右的导电窗的距离可小于非电极区域的长度760。
回到图4G,如图所示,进行钻孔,并形成导电层490于基材的表面,接着再分别形成上方光致抗蚀剂层492与下方光致抗蚀剂层494于基材的两面,并进行图案化,使其产生所需的电路图案,且于电极中间的非电极区域形成一中间光致抗蚀剂495,以用来隔离后续的导电窗。
接着,参阅图4H,如图中所示,进行电镀铜,以形成一图案化的上方电镀层496与图案化的下方电镀层498于导电层490之外,较佳地金属层422以及导电层490也为铜箔层。然后形成移除上方光致抗蚀剂层492与下方光致抗蚀剂层494,包含中间光致抗蚀剂495。
参阅图4I,如图中所示,进行闪蚀(flash etching),以移除未被图案化的上方电镀层496与图案化的下方电镀层498所覆盖的铜箔层406、金属层422以及导电层490,亦即利用闪蚀制作工艺,以将电镀层496与下方电镀层498开口与周围所露出的铜箔层406、金属层422以及导电层490移除,以在基材上方与下方形成上方电路层430与下方电路层432。此实施例在光刻制作工艺的同时,利用中间光致抗蚀剂495,以形成两独立的导电窗。其中,导电窗中间的开口482的宽度可小于非电极区域的长度,较佳地小于200微米,更佳地小于150微米。因此,所形成的导电窗甚至可连接埋入式元件410的第一端电极411与第二端电极413的侧边,以增加导电窗与电极的接触面积。同时参阅图7左侧的立体图,导电窗的距离小于非电极区域的长度760,且下方电路层或铜垫的距离也小于非电极区域的长度760。
如前所述,本发明的埋入式元件电路板也可进一步在其上方压合一上方层板,并在其下方压合一金属导孔,以增加电路板的电路变化。其中,上方层板较佳地包含有一绝缘层与一金属导孔,而下方层板较佳地包含有一绝缘层与一金属导孔。值得注意的是,此实施例较佳地是采用负光致抗蚀剂制作工艺,而图3A至图3I较佳地则是采用正光致抗蚀剂制作工艺。
因此,利用本发明的埋入式元件电路板,可有效地避免埋入式元件电路板产生凹陷的情况,以改善影像转移线路的断路的问题,且可改善导电窗与元件电极对准不易的情况,进而提高埋入式元件电路板的产品可靠度。
如熟悉此技术的人员所了解的,以上所述仅为本发明的较佳实施例而已,并非用以限定本发明的权利要求。凡其它未脱离本发明所揭示的精神下所完成的等效改变或修饰,均应包含在下述的权利要求内。
Claims (16)
1.一种埋入式元件电路板制作方法,包含:
提供一基材,具有铜箔层、承载层与分离层;
利用一粘着剂固定一埋入式元件于该基材之上,其中该埋入式元件包含第一端电极与第二端电极;
压合一第一绝缘胶片与一绝缘层于该基材上,其中该第一绝缘胶片与该绝缘层具有开孔对应于该埋入式元件;
涂布一绝缘胶至该第一绝缘胶片与该绝缘层的开孔中,其中该绝缘胶的高度等于该绝缘层的高度;
压合一第二绝缘胶片与一金属层于该绝缘胶与该绝缘层之上,以形成一核心层;以及
由铜箔层上,剥离该承载层与分离层,其中,该铜箔层上形成有至少一开口,以露出该第一端电极与该第二端电极,该开口的宽度介于25微米(μm)至50微米之间,该开口的长度大于该宽度。
2.如权利要求1所述的埋入式元件电路板制作方法,还包含,利用激光移除该铜箔层,以形成该开口,该开口的长度大于宽度;以及
去除该开口中的该粘着剂,以露出该第一端电极与该第二端电极。
3.如权利要求2所述的埋入式元件电路板制作方法,其中上述的开口的该宽度介于25微米(μm)至50微米之间,该长度大于50微米。
4.如权利要求3所述的埋入式元件电路板制作方法,其中上述的开口的该宽度介于25微米(μm)至40微米之间,该长度大于100微米。
5.如权利要求1所述的埋入式元件电路板制作方法,其中上述的铜箔层在该第一端电极上形成有两个以上的该开口,而该铜箔层在该第二端电极上也形成有两个以上的该开口。
6.如权利要求1所述的埋入式元件电路板制作方法,还包含,在该利用一粘着剂固定一埋入式元件于该基材之上的步骤之前,利用激光在该铜箔层上形成该开口。
7.如权利要求1所述的埋入式元件电路板制作方法,还包含:
利用激光形成该开口于该铜箔层上,且该开口是一长条形开口,由该第一端电极经一非电极区域,延伸至该第二端电极;
移除该长条形开口中的该粘着剂,以由该长条形开口中,露出该第一端电极、该第二端电极以及一非电极区域;
形成一电镀层;以及
图案化该电镀层,以形成一上方电路层、一下方电路层与两个导电窗,并且同时电性隔离该第一端电极与该第二端电极上的该两个导电窗。
8.如权利要求7所述的埋入式元件电路板制作方法,其中上述的两个导电窗的距离小于该非电极区域的长度。
9.如权利要求1所述的埋入式元件电路板制作方法,还包含:
利用激光形成该开口于该铜箔层上,且该开口是一长条形开口,由该第一端电极经一非电极区域,延伸至该第二端电极;
移除该长条形开口中的该粘着剂,以由该长条形开口中露出该第一端电极、该第二端电极以及一非电极区域;
形成一导电层;
形成一图案化的光致抗蚀剂层于该导电层之上;
形成一电镀层于该图案化的光致抗蚀剂层之中;
移除该图案化的光致抗蚀剂层;以及
蚀刻该电镀层开口中的该铜箔层与该导电层,以形成一上方电路层、一下方电路层与两个导电窗,并且同时电性隔离该第一端电极与该第二端电极上的该两个导电窗。
10.如权利要求9所述的埋入式元件电路板制作方法,其中上述的两个导电窗的距离小于该非电极区域的长度。
11.一种埋入式元件电路板,包含:
基材,具有铜箔层、承载层与分离层;
埋入式元件,其中该埋入式元件包含第一端电极与第二端电极;
粘着剂,固定该埋入式元件于该基材之上;
第一绝缘胶片与绝缘层,压合于该基材上,其中该第一绝缘胶片与该绝缘层具有开孔对应于该埋入式元件;
绝缘胶,涂布至该第一绝缘胶片与该绝缘层的开孔中,其中该绝缘胶的高度等于该绝缘层的高度;以及
第二绝缘胶片与金属层,压合于该绝缘胶与该绝缘层之上,以形成一核心层,其中,该铜箔层上形成有至少一开口,以露出该第一端电极与该第二端电极,该开口的宽度介于25微米(μm)至50微米之间,该开口的长度大于该宽度,且当该第二绝缘胶片与该金属层,压合于该绝缘胶与该绝缘层之后,该承载层与该分离层由该基材上移除。
12.如权利要求11所述的埋入式元件电路板,其中上述的开口的宽度介于25微米(μm)至50微米之间,该开口的长度大于50微米。
13.如权利要求11所述的埋入式元件电路板,其中上述的开口的宽度介于25微米(μm)至40微米之间,该开口的长度大于100微米。
14.如权利要求11所述的埋入式元件电路板,其中上述的铜箔层在该第一端电极上形成有两个以上的该开口,而该铜箔层在该第二端电极上也形成有两个以上的该开口。
15.如权利要求11所述的埋入式元件电路板,其中上述的开口是一长条形开口,由该第一端电极经一非电极区域,延伸至该第二端电极;以及
两个导电窗,形成于该长条形开口,且该两个导电窗彼此电性隔离。
16.如权利要求15所述的埋入式元件电路板,其中上述的两个导电窗的距离小于该非电极区域的长度。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210300615.7A CN103635028B (zh) | 2012-08-22 | 2012-08-22 | 埋入式元件电路板与其制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210300615.7A CN103635028B (zh) | 2012-08-22 | 2012-08-22 | 埋入式元件电路板与其制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103635028A CN103635028A (zh) | 2014-03-12 |
CN103635028B true CN103635028B (zh) | 2017-02-08 |
Family
ID=50215504
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210300615.7A Active CN103635028B (zh) | 2012-08-22 | 2012-08-22 | 埋入式元件电路板与其制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103635028B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105792548B (zh) * | 2016-05-23 | 2018-12-14 | 上海美维科技有限公司 | 一种用电镀和蚀刻方法制作阶梯槽结构印制电路板的方法 |
CN106061134A (zh) * | 2016-06-16 | 2016-10-26 | 广州杰赛科技股份有限公司 | 一种埋入式器件电路板的制作方法 |
CN107592749A (zh) * | 2017-09-18 | 2018-01-16 | 信利光电股份有限公司 | 一种摄像模组的底板及摄像模组 |
CN108882564B (zh) * | 2018-08-03 | 2019-12-06 | 江苏普诺威电子股份有限公司 | 嵌入式芯片的6层麦克风埋容线路板制作工艺 |
EP3633716A1 (en) | 2018-10-05 | 2020-04-08 | AT & S Austria Technologie & Systemtechnik Aktiengesellschaft | Package with embedded electronic component being encapsulated in a pressureless way |
CN111354650A (zh) * | 2018-12-21 | 2020-06-30 | 深南电路股份有限公司 | 一种埋入式元件电路板及其制作方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101188915A (zh) * | 2006-11-21 | 2008-05-28 | 三星电机株式会社 | 制造元件嵌入式印刷电路板的方法 |
CN101296566A (zh) * | 2007-04-29 | 2008-10-29 | 鸿富锦精密工业(深圳)有限公司 | 电气元件载板及其制造方法 |
CN101399210A (zh) * | 2007-09-28 | 2009-04-01 | 三星电机株式会社 | 基板制造方法 |
CN102256450A (zh) * | 2010-05-20 | 2011-11-23 | 深南电路有限公司 | 埋入式无源器件的电路板及其制造方法 |
-
2012
- 2012-08-22 CN CN201210300615.7A patent/CN103635028B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101188915A (zh) * | 2006-11-21 | 2008-05-28 | 三星电机株式会社 | 制造元件嵌入式印刷电路板的方法 |
CN101296566A (zh) * | 2007-04-29 | 2008-10-29 | 鸿富锦精密工业(深圳)有限公司 | 电气元件载板及其制造方法 |
CN101399210A (zh) * | 2007-09-28 | 2009-04-01 | 三星电机株式会社 | 基板制造方法 |
CN102256450A (zh) * | 2010-05-20 | 2011-11-23 | 深南电路有限公司 | 埋入式无源器件的电路板及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103635028A (zh) | 2014-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103635028B (zh) | 埋入式元件电路板与其制作方法 | |
CN105027691B (zh) | 印刷电路板及其制造方法 | |
KR100836653B1 (ko) | 회로기판 및 그 제조방법 | |
TWI507096B (zh) | 多層電路板及其製作方法 | |
CN103906371B (zh) | 具有内埋元件的电路板及其制作方法 | |
JPH0736351B2 (ja) | 電気接続要素の製造方法 | |
JPH0736350B2 (ja) | 電気接続要素の製造方法 | |
CN107801310A (zh) | 电路板制作方法及电路板 | |
CN104244597B (zh) | 一种对称结构的无芯基板的制备方法 | |
US20120175162A1 (en) | Printed circuit board | |
CN105489565B (zh) | 嵌埋元件的封装结构及其制法 | |
KR100857165B1 (ko) | 회로기판 제조방법 | |
TWI446841B (zh) | 埋入式元件電路板與其製作方法 | |
CN102523694B (zh) | 一种台阶电路板图形转移过程中避免漏基材的方法 | |
TW200830498A (en) | Manufacturing method for integrating passive component within substrate | |
CN103681586B (zh) | 无核心封装基板及其制法 | |
CN202231960U (zh) | 电子元件埋入式电路板 | |
CN104284530B (zh) | 无芯板工艺制作印制电路板的方法 | |
KR20090101404A (ko) | 코어리스 인쇄회로기판 제조 방법 | |
CN106851977A (zh) | 印刷电路板及其制作方法 | |
TW200930206A (en) | Printed circuit board and method for manufacturing the same | |
JPH05110229A (ja) | 電気接続要素 | |
CN202425190U (zh) | 一种台阶电路板 | |
TW201545621A (zh) | 印刷電路板的製造方法 | |
CN103391691B (zh) | 电路板及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |