CN103544928B - 多分支接口平面显示器 - Google Patents
多分支接口平面显示器 Download PDFInfo
- Publication number
- CN103544928B CN103544928B CN201210237356.8A CN201210237356A CN103544928B CN 103544928 B CN103544928 B CN 103544928B CN 201210237356 A CN201210237356 A CN 201210237356A CN 103544928 B CN103544928 B CN 103544928B
- Authority
- CN
- China
- Prior art keywords
- hardware setting
- driving chip
- specific
- setting value
- time schedule
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Electrotherapy Devices (AREA)
- Control Of El Displays (AREA)
Abstract
本发明公开一种多分支接口平面显示器,包括有多个驱动芯片,通过一硬件设定而具有多个个别硬件设定值;以及一时序控制器,用来通过至少一多分支接口传输至少一信号予该多个驱动芯片;其中,该时序控制器与该多个驱动芯片中一特定驱动芯片根据该多个个别硬件设定值中一相对应特定个别硬件设定值进行沟通。
Description
技术领域
本发明涉及一种多分支(multi-drop)接口平面显示器,尤指一种可通过硬件设定使不同驱动芯片具有不同硬件设定值,使得时序控制器与各驱动芯片可彼此沟通以进行调整,而具有较弹性应用的多分支接口平面显示器。
背景技术
随着液晶显示装置的高分辨率化与多灰阶化,面板驱动装置中时序控制器与驱动芯片(源极驱动器)间的数据传输量急遽增加,造成线路数量、耗电及电磁干扰暴增等问题。为此,业界提出多分支(multi-drop)接口,以解决上述线路数量、耗电等问题。
请参考图1A至图1D,图1A至图1D为公知多分支(multi-drop)接口平面显示器10、12、14、16的示意图。如图1A至图1D所示,在多分支接口平面显示器10、12、14、16中,一时序控制器100都通过至少一多分支接口传输至少一驱动信号(如相同的画面信号、栓锁数据信号、极性控制信号等)予多个驱动芯片(如驱动芯片DIC1~DIC18),使该多个驱动芯片据以对相对应数据线的画素进行驱动。虽然图1A至图1D的多分支接口平面显示器10、12、14、16的架构不同,但时序控制器100通过至少一多分支接口传输至少一驱动信号的操作相似因此以相同符号表示(唯多分支接口平面显示器14中时序控制器100除了以多分支接口传输至少一驱动信号外,还通过点对点接口进行传输)。
在此情形下,由于时序控制器100通过多分支接口广播传输驱动信号至全部驱动芯片,无法针对各驱动芯片的状态调整驱动信号或各驱动芯片的内部设定以进行控制,因此时序控制器100在控制驱动芯片上较为限制。
举例来说,距离时序控制器100较远的驱动芯片(如多分支接口平面显示器10中驱动芯片DIC1)可能因为所接收驱动信号的眼图(eye diagram)过差而无法辨视,此时由于所有驱动芯片对时序控制器100而言都相同而无法个别进行调整,导致显示有问题的影像。有鉴于此,公知技术实有改进的必要。
发明内容
因此,本发明的主要目的即在于提供一种通过硬件设定使不同驱动芯片具有不同硬件设定值,使得时序控制器与各驱动芯片可彼此沟通以进行调整,而具有较弹性应用的多分支接口平面显示器。
本发明公开一种多分支接口平面显示器。该多分支接口平面显示器包括有:多个驱动芯片,通过一硬件设定而具有多个个别硬件设定值;以及一时序控制器,用来通过一多分支接口传输至少一信号予该多个驱动芯片;其中,该时序控制器与该多个驱动芯片中一特定驱动芯片根据该多个个别硬件设定值中一相对应特定个别硬件设定值进行沟通。
在此配合下列图示、实施例的详细说明及权利要求书,将上述及本发明的其它目的与优点详述于后。
附图说明
图1A至图1D为公知四种多分支接口平面显示器的示意图。
图2A为本发明实施例中一多分支接口平面显示器的示意图。
图2B至图2E为本发明实施例五种多分支接口平面显示器的示意图。
其中,附图标记说明如下:
10~16、20~28 多分支接口平面显示器
100、200 时序控制器
DIC1~DIC18、DIC1'~DIC18' 驱动芯片
具体实施方式
请参考图2A,图2A为本发明实施例中一多分支(multi-drop)接口平面显示器20的示意图。如图2A所示,多分支接口平面显示器20包括有一时序控制器200以及驱动芯片DIC1'~DIC6'。驱动芯片DIC1'~DIC6'通过一硬件设定而具有个别硬件设定值HSV1~HSV6,时序控制器200通过至少一多分支接口传输至少一信号(如画面信号、栓锁数据信号、极性控制信号等驱动信号或控制信号等)予驱动芯片DIC1'~DIC6',其中,时序控制器200与驱动芯片DIC1'~DIC6'中一特定驱动芯片DICx'可根据一相对应特定个别硬件设定值HSVx进行沟通(特定驱动芯片DICx'可为任意一驱动芯片)。在此情况下,时序控制器200可个别针对特定驱动芯片DICx'进行控制,而特定驱动芯片DICx'可对时序控制器200回复其通过该至少一多分支接口接收该至少一信号的一接收状况,使得时序控制器200及特定驱动芯片DICx'据以调整操作。如此一来,本发明可通过硬件设定使不同驱动芯片DIC1'~DIC6'具有不同个别硬件设定值HSV1~HSV6,使得时序控制器200与各驱动芯片可彼此沟通以进行调整,而具有较弹性的应用。
详细来说,时序控制器200可在欲传输予特定驱动芯片DICx'的信号中加入特定个别硬件设定值HSVx,以指示具有特定个别硬件设定值HSVx的信号提供给特定驱动芯片DICx。因此,虽然时序控制器200在多分支接口传输具有特定个别硬件设定值HSVx的信号至全部驱动芯片DIC1'~DIC6',但仅特定驱动芯片DICx会根据具有特定个别硬件设定值HSVx的信号进行驱动或调整,其它驱动芯片则会忽略具有特定个别硬件设定值HSVx的信号。在此情况下,由于时序控制器200可根据特定个别硬件设定值HSVx得知特定驱动芯片DICx的状态,因此在传输信号时,可针对特定驱动芯片DICx的需求做适当的控制与调整。
举例来说,时序控制器200若发现具有特定个别硬件设定值HSVx的特定驱动芯片DICx工作状态异常也或是需调整所负责的显示画面,可传送具有个别硬件设定值HSVx的控制信号对驱动芯片DICx进行适当调整,例如时序控制器200知道具有个别硬件设定值HSV1的驱动芯片DIC1所对应的一芯片位置距离最远,因此可传送具有个别硬件设定值HSV1的控制信号调整驱动芯片DIC1的设定使得驱动芯片DIC1可正常接收后续驱动信号。如此一来,时序控制器200可个别针对特定驱动芯片DICx'进行控制。
另一方面,在时序控制器200传送未具有任何个别硬件设定值的驱动信号予全部驱动芯片DIC1'~DIC6'时,特定驱动芯片DICx可回复接收驱动信号的一接收状态及特定个别硬件设定值HSVx予时序控制器200。在此情况下,当特定驱动芯片DICx判断信号接收发生问题时,可通知时序控制器200需进行调整,使得时序控制器200得知其接收情形然后据以调整驱动信号,或传送具有特定个别硬件设定值HSVx的控制信号调整特定驱动芯片DICx。如此一来,特定驱动芯片DICx'可对时序控制器200回复其通过多分支接口所接收的信号的接收状况,使得时序控制器200与特定驱动芯片DICx据以调整操作让特定驱动芯片DICx'可正常接收信号。
举例来说,当特定驱动芯片DICx告知时序控制器200因驱动信号过小而无法正确接收时,时序控制器200可根据个别硬件设定值HSVx所对应的一芯片位置加强驱动信号传输至全部驱动芯片DIC1'~DIC6'进行驱动(即依无法正确接收的驱动芯片的芯片位置加强驱动信号使全部驱动芯片可正确接收),或根据个别硬件设定值HSVx所对应的一芯片位置加强驱动信号并加入个别硬件设定值HSVx,以指示所加强的驱动信号提供在特定驱动芯片DICx,使得特定驱动芯片DICx可正常接收信号;另一方面,当特定驱动芯片DICx告知时序控制器200因特定驱动芯片DICx的内部设定而无法正确接收驱动信号时(如所设定的带宽过低),时序控制器200根据个别硬件设定值HSVx调整特定驱动芯片DICx的内部设定,或特定驱动芯片DICx自行调整内部设定(此时时序控制器200停止传输信号)。
此外,在多分支接口平面显示器20中,硬件设定的实施方式是在印刷电路板(printed circuit board,PCB)上驱动芯片DIC1'~DIC6'所对应至少一个别脚位上进行不同的电阻配置,使得驱动芯片DIC1'~DIC6'具有个别硬件设定值HSV1~HSV6。详细来说,驱动芯片DIC1'~DIC6'分别具有三个个别脚位,配置有电阻则为高准位,因此驱动芯片DIC1'~DIC6'所具有个别硬件设定值HSV1~HSV6为(H,H,H)、(H,H,L)、(H,L,H)、(H,L,L)、(L,H,H)、(L,H,L)。如此一来,本发明可对不同驱动芯片DIC1'~DIC6'进行不同电阻配置,使其具有不同个别硬件设定值HSV1~HSV6。
值得注意的是,本发明的主要精神在于可通过硬件设定使不同驱动芯片DIC1'~DIC6'具有不同个别硬件设定值HSV1~HSV6,使得时序控制器200与各驱动芯片可彼此沟通以进行调整,而具有较弹性的应用。本领域普通技术人员当可据以进行修饰或变化,而不限于此。举例来说,多分支接口、所传输的信号、驱动芯片、驱动芯片所对应的个别脚位的数量、时序控制器200与驱动芯片DIC1'~DIC6'是否在不同印刷电路板以及多分支接口平面显示器的架构等,不限于图2A所绘示的实施例,而可如图2B至图2D所示的多分支接口平面显示器22、24、26具有其它数量及不同架构,只要通过硬件设定使不同驱动芯片具有不同个别硬件设定值(驱动芯片DIC7'~DIC9'具有不同个别硬件设定值、驱动芯片DIC10'~DIC12'具有不同个别硬件设定值而驱动芯片DIC13'~DIC18'具有不同个别硬件设定值),使得时序控制器200与各驱动芯片可彼此沟通以进行调整即可。其中,多分支接口平面显示器20、22、24、26中时序控制器200操作相似因此以相同符号表示(唯多分支接口平面显示器26中时序控制器200除以多分支接口传输至少一信号还另通过点对点接口传输信号)。
此外,在上述实施例中,硬件设定的实施方式是在印刷电路板上驱动芯片所对应个别脚位上进行不同的电阻配置,使得驱动芯片具有个别硬件设定值。但在其它实施例中,也可以其它方式进行硬件设定,使得驱动芯片具有个别硬件设定值。举例来说,请参考图2E,图2E为本发明实施例中更一多分支接口平面显示器28的示意图。多分支接口平面显示器28与多分支接口平面显示器24大致相似,因此作用相似的组件与信号以相同符号表示,多分支接口平面显示器28与多分支接口平面显示器24的主要差别在于,多分支接口平面显示器28中硬件设定的实施方式是在驱动芯片DIC10'~DIC12'所对应的玻璃位置设定其个别硬件设定值。在此情况下,可直接在玻璃上设定高低位准,因此不需配置额外电阻。
除此之外,硬件设定的实施方式也可在不同驱动芯片中烧录不同个别硬件设定值,如通过一次性可编程(One Time Programmable,OTP)技术,在芯片测试时也或是通过时序控制器200对不同驱动芯片中烧录不同个别硬件设定值。再者,硬件设定的实施方式也可直接在不同驱动芯片内部预设不同个别硬件设定值。
在公知技术中,时序控制器100通过多分支接口广播传输驱动信号至全部驱动芯片,无法针对各驱动芯片的状态调整驱动信号或各驱动芯片的内部设定以进行控制,因此时序控制器100在控制驱动芯片上较为限制。相较之下,本发明可通过硬件设定使不同驱动芯片DIC1'~DIC6'具有不同个别硬件设定值HSV1~HSV6,使得时序控制器200与各驱动芯片可彼此沟通以进行调整,而具有较弹性的应用。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (11)
1.一种多分支接口平面显示器,其特征在于,包括有:
多个驱动芯片,通过一硬件设定而具有多个个别硬件设定值;以及
一时序控制器,用来通过至少一多分支接口传输至少一信号予该多个驱动芯片;
其中,该时序控制器与该多个驱动芯片中一特定驱动芯片根据该多个个别硬件设定值中一相对应特定个别硬件设定值进行双向沟通,且该特定驱动芯片回复接收该至少一信号的一接收状态予该时序控制器;
其中,当该时序控制器传送未具有一特定个别硬件设定值的该至少一信号到该特定驱动芯片时,该特定驱动芯片回复该接收状态及该特定个别硬件设定值予该时序控制器。
2.如权利要求1所述的多分支接口平面显示器,其特征在于,该时序控制器在该至少一信号中加入该特定个别硬件设定值,以指示该至少一信号提供于该特定驱动芯片。
3.如权利要求1所述的多分支接口平面显示器,其特征在于,该时序控制器根据所接收到的该接收状态及该特定个别硬件设定值来调整该至少一信号。
4.如权利要求3所述的多分支接口平面显示器,其特征在于,该接收状态指示信号过小而无法正确接收时,该时序控制器根据该特定个别硬件设定值所对应的一芯片位置加强该至少一信号。
5.如权利要求4所述的多分支接口平面显示器,其特征在于,该时序控制器在该至少一信号中加入该特定个别硬件设定值,以指示所加强的该至少一信号提供于该特定驱动芯片。
6.如权利要求3所述的多分支接口平面显示器,其特征在于,该接收状态指示该特定驱动芯片因一内部设定而无法正确接收时,该时序控制器根据该特定个别硬件设定值调整该特定驱动芯片的该内部设定。
7.如权利要求3所述的多分支接口平面显示器,其特征在于,该接收状态指示该特定驱动芯片因一内部设定而无法正确接收时,该特定驱动芯片自行调整该内部设定。
8.如权利要求1所述的多分支接口平面显示器,其特征在于,该硬件设定是在该多个驱动芯片所对应至少一个别脚位上进行不同的电阻配置,使得该多个驱动芯片具有该多个个别硬件设定值。
9.如权利要求1所述的多分支接口平面显示器,其特征在于,该硬件设定是在该多个驱动芯片所对应的多个玻璃位置设定该多个个别硬件设定值。
10.如权利要求1所述的多分支接口平面显示器,其特征在于,该硬件设定是在该多个驱动芯片中烧录该多个个别硬件设定值。
11.如权利要求1所述的多分支接口平面显示器,其特征在于,该硬件设定是在该多个驱动芯片内部预设该多个个别硬件设定值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210237356.8A CN103544928B (zh) | 2012-07-10 | 2012-07-10 | 多分支接口平面显示器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210237356.8A CN103544928B (zh) | 2012-07-10 | 2012-07-10 | 多分支接口平面显示器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103544928A CN103544928A (zh) | 2014-01-29 |
CN103544928B true CN103544928B (zh) | 2017-04-12 |
Family
ID=49968328
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210237356.8A Active CN103544928B (zh) | 2012-07-10 | 2012-07-10 | 多分支接口平面显示器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103544928B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI561077B (en) | 2014-05-08 | 2016-12-01 | Novatek Microelectronics Corp | Video transmission system |
CN105096906B (zh) * | 2014-05-20 | 2018-06-08 | 联咏科技股份有限公司 | 可视信号传输系统 |
CN107068110A (zh) * | 2017-04-24 | 2017-08-18 | 惠科股份有限公司 | 一种显示装置及其控制电路、方法 |
CN109036328B (zh) * | 2017-06-09 | 2021-09-03 | 京东方科技集团股份有限公司 | 寄存器值传输方法及组件、显示装置 |
CN109039553B (zh) * | 2017-06-09 | 2022-05-24 | 京东方科技集团股份有限公司 | 信号检测方法、组件及显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101197114A (zh) * | 2006-12-04 | 2008-06-11 | 奇景光电股份有限公司 | 液晶显示器中时序控制器至源极驱动装置的数据传输方法 |
CN101751886A (zh) * | 2008-12-15 | 2010-06-23 | 乐金显示有限公司 | 液晶显示器及其驱动方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI378437B (en) * | 2007-09-28 | 2012-12-01 | Novatek Microelectronics Corp | Multi-level point-to-point transmission system and transmitter circuit and receiver circuit thereof |
KR101037559B1 (ko) * | 2009-03-04 | 2011-05-27 | 주식회사 실리콘웍스 | 데이터 구동부의 모니터링 수단이 구비된 디스플레이 구동 시스템 |
-
2012
- 2012-07-10 CN CN201210237356.8A patent/CN103544928B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101197114A (zh) * | 2006-12-04 | 2008-06-11 | 奇景光电股份有限公司 | 液晶显示器中时序控制器至源极驱动装置的数据传输方法 |
CN101751886A (zh) * | 2008-12-15 | 2010-06-23 | 乐金显示有限公司 | 液晶显示器及其驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103544928A (zh) | 2014-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103544928B (zh) | 多分支接口平面显示器 | |
CN102542974B (zh) | 用于在时序控制器与源极驱动器之间传送数据具有位误码率测试功能的方法及装置 | |
CN103956132B (zh) | 驱动电路、显示装置及实现多条传输线路等电阻的方法 | |
JP6573764B2 (ja) | 表示装置及びその駆動方法 | |
CN105261323B (zh) | 一种显示屏控制系统以及显示装置 | |
CN103680374A (zh) | 面板显示装置 | |
WO2015085607A1 (zh) | 显示装置 | |
US20140009450A1 (en) | Flat Panel Display with Multi-Drop Interface | |
US9287215B2 (en) | Source driver integrated circuit and display device comprising source driver integrated circuit | |
CN104915165A (zh) | 接收器电路及其操作方法 | |
EP4394579A3 (en) | Display apparatus and control method thereof | |
US10417986B2 (en) | Data driving system of liquid crystal display panel | |
WO2023226640A1 (zh) | 用于制造Mini-LED背光模组中单线链式通信链路的LED驱动芯片 | |
CN110827782A (zh) | 一种驱动电路及液晶显示装置 | |
US9015365B2 (en) | Integrated circuit using I2C bus and control method thereof | |
EP1708166A3 (en) | Chip-on-glass liquid crystal display and data transmission method for the same | |
KR20150120620A (ko) | 디스플레이 드라이버 ic와 이를 포함하는 디스플레이 시스템 | |
WO2012172976A1 (ja) | 半導体集積装置、表示装置、および半導体集積装置のデバッグ方法 | |
US9257079B2 (en) | Data driving system and chip for liquid crystal panel as well as liquid crystal display device | |
KR101853736B1 (ko) | 디스플레이장치 | |
CN101872605B (zh) | 一种用于拼接显示屏幕的方法及其装置 | |
US20080192030A1 (en) | Serial Data Transmission Method and Related Apparatus for Display Device | |
TW201337875A (zh) | 顯示裝置 | |
CN106055505B (zh) | 光模块及光模块中数据的传输方法 | |
US20110018888A1 (en) | Addressing method and structure for multiple chips and display system thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |