CN103531150A - 一种交流驱动的像素电路、驱动方法及显示装置 - Google Patents
一种交流驱动的像素电路、驱动方法及显示装置 Download PDFInfo
- Publication number
- CN103531150A CN103531150A CN201310532741.XA CN201310532741A CN103531150A CN 103531150 A CN103531150 A CN 103531150A CN 201310532741 A CN201310532741 A CN 201310532741A CN 103531150 A CN103531150 A CN 103531150A
- Authority
- CN
- China
- Prior art keywords
- switching transistor
- voltage
- light emitting
- driving transistors
- stage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明的实施例提供一种交流驱动的像素电路、驱动方法及显示装置,涉及显示器制造领域,能够在有效避免有机发光二极管的快速老化的同时,消除线路内阻对发光电流的影响和驱动晶体管阈值电压对面板显示不均匀性的影响。该像素电路包括:第一电容、第二电容,电压输入单元、数据信号输入单元、第一发光单元、第二发光单元和发光控制单元。本发明的实施例用于显示器制造。
Description
技术领域
本发明涉及显示器制造领域,尤其涉及一种交流驱动的像素电路、驱动方法及显示装置。
背景技术
AMOLED(Active Matrix Organic Light Emitting Diode,有源矩阵有机发光二极管面板)能够发光是由驱动TFT(Thin FilmTransistor,薄膜场效应晶体管),在饱和状态时产生的电流所驱动,因为输入相同的灰阶电压时,不同的临界电压会产生不同的驱动电流,造成电流的不一致性。LTPS(Low Temperature Poly-silicon,低温多晶硅)制程上Vth(晶体管阈值电压)的均匀性非常差,同时Vth也有漂移,如此传统的2T1C电路亮度均匀性一直很差。影响亮度均匀性的另一个原因在于,由于线路存在内阻,而OLED是电流驱动的发光器件,一旦有电流通过,线路内阻上必然产生压降,因此会直接导致不同位置的电源电压达不到要求的电压。
此外,OLED有机发光二极管的老化问题,这是所有OLED发光显示都必须面对的共性问题,由于现有技术大多使用直流驱动,空穴和电子的传输方向是固定不变的,它们分别从正负极注入到发光层,在发光层中形成激子,辐射发光。其中未参与复合的多余空穴(或电子),或者积累在空穴传输层/发光层(或发光层/电子传输层)界面,或者越过势垒流入电极。随着使用时间的延长,而随着OLED使用时间的延长,在发光层的内部界面积累的很多未复合的载流子使得OLED内部形成内建电场,导致发光二极管的阈值电压不断升高,其发光亮度也会不断降低,能量利用效率也逐步降低。现有技术提出了一种OLED交流驱动电路,该电路虽然实现了OLED的交流驱动解决了OLED有机发光二极管的老化问题,然而无法改善内阻和驱动晶体管阈值对面板显示不均匀性的影响。
发明内容
本发明的实施例提供一种交流驱动的像素电路、驱动方法及显示装置,能够在有效避免有机发光二极管的快速老化的同时,降低线路内阻和驱动晶体管阈值电压对面板显示不均匀性的影响。
为达到上述目的,本发明的实施例采用如下技术方案:
一方面,提供一种交流驱动的像素电路,包括:第一电容、第二电容,电压输入单元、数据信号输入单元、第一发光单元、第二发光单元和发光控制单元;
所述第一发光单元用于在所述驱动控制端、第一发光控制端、第一电压输入端、第二电压输入端的控制下发光;
所述第二发光单元用于在所述驱动控制端、第二发光控制端、第一电压输入端、第二电压输入端的控制下发光;其中所述第一发光单元在预设的第一时间周期内发光和所述第二发光单元在预设的第二时间周期内发光;
其中所述第一电压输入端用于向所述第一发光单元和所述第二发光单元提供第一电压端的第一输入电压;
所述电压输入单元用于在所述第一扫描端的控制下向所述第一发光单元和第二发光单元提供第二电压端的第二输入电压;
所述数据信号输入单元用于在所述第二扫描端的控制下向所述第二电容输入数据线的数据线信号;
所述发光控制单元用于在所述第三扫描端的控制下通过驱动控制端、第一发光控制端、第二发光控制端控制所述第一发光单元或第二发光单元发光;
所述第一电容的第一极连接所述第一电压端,所述第一电容的第二极连接所述驱动控制端;
所述第二电容的第一极连接所述数据信号输入单元,所述第二电容的第二极连接所述驱动控制端。
可选的,所述发光控制单元包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第三扫描端,所述第一开关晶体管的源极连接所述驱动控制端,所述第一开关晶体管的漏极连接所述第一发光控制端和所述第二发光控制端。
可选的,所述电压输入单元包括第二开关晶体管,所述第二开关晶体管的栅极连接所述第一扫描端,所述第二开关晶体管的源极连接所述第二电压端,所述第二开关晶体管的漏极连接所述第二电压输入端。
可选的,所述数据信号输入单元包括第三开关晶体管,所述第三开关晶体管的栅极连接所述第二扫描端,所述第三开关晶体管的源极连接所述数据线,所述第三开关晶体管的漏极连接所述第二电容的第一极。
可选的,所述发光控制单元包括第一开关晶体管和第四开关晶体管,所述第一开关晶体管的栅极连接所述第二扫描端,所述第一开关晶体管的源极连接所述驱动控制端,所述第一开关晶体管的漏极连接所述第一发光控制端;
所述第四开关晶体管的栅极连接所述第二扫描端,所述第四开关晶体管的源极连接所述驱动控制端,所述第四开关晶体管的漏极连接所述第二发光控制端。
可选的,所述第一发光单元包括:第一驱动晶体管和第一发光二极管;
所述第一驱动晶体管的栅极连接所述驱动控制端,所述第一驱动晶体管的源极连接所述第一电压输入端,所述第一驱动晶体管的漏极连接所述第一发光控制端;
所述第一发光二极管的第一极连接所述第一发光控制端,所述第一发光二极管的第二极连接所述第二电压输入端;
所述第二发光单元包括:第二驱动晶体管和第二发光二极管;
所述第二驱动晶体管的栅极连接所述驱动控制端,所述第二驱动晶体管的源极连接所述第一电压输入端,所述第二驱动晶体管的漏极连接所述第二发光控制端;
所述第二发光二极管的第二极连接所述第二发光控制端,所述第二发光二极管的第一极连接所述第二电压输入端;
所述第一驱动晶体管和第二驱动晶体管的类型不同。
可选的,所述第一发光单元在所述第一电压端和第二电压端提供的预设的高电平周期发光或预设的低电平周期发光,所述第二发光单元在所述第一电压端和第二电压端提供的预设的低电平周期发光或预设的高电平周期发光。
一方面,提供一种显示装置,包括上述任一项所述的像素电路。
一方面,提供一种像素电路的驱动方法,包括:
在第一阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,重置驱动控制端电压;
在第二阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,第一电压端为第一电容充电,数据线为第二电容充电;
在第三阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元关闭,数据线上的电压跳变通过第二电容耦合作用使得驱动控制端电压跳变;
在第四阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元关闭,第三扫描端控制发光控制单元关闭,驱动控制端、第一发光控制端、第一电压输入端、第二电压输入端驱动第一发光单元发光;
在第五阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,重置驱动控制端电压;
在第六阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,第一电压端为第一电容充电,数据线为第二电容充电;
在第七阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元关闭,数据线上的电压跳变通过第二电容耦合作用使得驱动控制端电压跳变;
在第八阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元关闭,第三扫描端控制发光控制单元关闭,驱动控制端、第二发光控制端、第一电压输入端、第二电压输入端驱动第一发光单元发光。
可选的,在第一阶段,第一开关晶体管、第二开关晶体管、第三开关晶体管及第一驱动晶体管导通,第二驱动晶体管截止;
在第二阶段,第一开关晶体管、第三开关晶体管及第一驱动晶体管导通,第二开关晶体管及第二驱动晶体管截止;
在第三阶段,第一开关晶体管、第二开关晶体管截止,第三开关晶体管导通,第一驱动晶体管和第二驱动晶体管断路;
在第四阶段,第一开关晶体管、第三开关晶体管及第二驱动晶体管截止,第二开关晶体管及第一驱动晶体管导通;
在第五阶段,第一开关晶体管、第二开关晶体管、第三开关晶体管及第二驱动晶体管导通,第一驱动晶体管截止;;
在第六阶段,第一开关晶体管、第三开关晶体管及第二驱动晶体管导通,第二开关晶体管及第一驱动晶体管截止;
在第七阶段,第一开关晶体管、第二开关晶体管截止,第三开关晶体管导通,第一驱动晶体管和第二驱动晶体管断路;
在第八阶段,第一开关晶体管、第三开关晶体管及第一驱动晶体管截止,第二开关晶体管及第二驱动晶体管导通。
可选的,所述方法还包括:
在第一阶段,第四开关晶体管导通;
在第二阶段,第四开关晶体管导通;
在第三阶段,第四开关晶体管截止;
在第四阶段,第四开关晶体管截止;
在第五阶段,第四开关晶体管导通;
在第六阶段,第四开关晶体管导通;
在第七阶段,第四开关晶体管截止;
在第八阶段,第四开关晶体管截止。
本发明的实施例提供的交流驱动的像素电路、驱动方法及显示装置,在像素电路中设置补偿电容以及两个分别工作在交流电的正负半周的发光单元,能够在有效避免有机发光二极管的快速老化的同时,降低线路内阻和驱动晶体管阈值电压对面板显示不均匀性的影响。
附图说明
为了更清楚地说明本发明的实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例。
图1为本发明的实施例提供的一种交流驱动的像素电路的结构示意图;
图2为本发明的另一实施例提供的一种交流驱动的像素电路的结构示意图;
图3为本发明的又一实施例提供的一种交流驱动的像素电路的结构示意图;
图4为本发明的实施例提供的一种交流驱动的像素电路的输入信号时序状态示意图;
图5为本发明的实施例提供的一种交流驱动的像素电路工作第一阶段等效电路图;
图6为本发明的实施例提供的一种交流驱动的像素电路工作第二阶段等效电路图;
图7为本发明的实施例提供的一种交流驱动的像素电路工作第三阶段等效电路图;
图8(a)为本发明的图2对应的实施例提供的一种交流驱动的像素电路工作第四阶段等效电路图;
图8(b)为本发明的图3对应的实施例提供的一种交流驱动的像素电路工作第四阶段等效电路图;
图9为本发明的实施例提供的一种交流驱动的像素电路工作第五阶段等效电路图;
图10为本发明的实施例提供的一种交流驱动的像素电路工作第六阶段等效电路图;
图11为本发明的实施例提供的一种交流驱动的像素电路工作第七阶段等效电路图;
图12(a)为本发明的图2对应的实施例提供的一种交流驱动的像素电路工作第八阶段等效电路图;
图12(b)为本发明的图3对应的实施例提供的一种交流驱动的像素电路工作第八阶段等效电路图。
具体实施方式
下面将结合本发明的实施例中的附图,对本发明的实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
本发明所有实施例中采用的开关晶体管和驱动晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,此外本发明实施例所采用的晶体管包括P型晶体管和N型晶体管两种,其中,P型晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型晶体管为在栅极为高电平时导通,在栅极为低电平时截止。
参照图1所示,一种交流驱动的像素电路,包括:第一电容C1、第二电容C2,电压输入单元11、数据信号输入单元12、第一发光单元13、第二发光单元14和发光控制单元15;
第一发光单元13连接第一电压输入端a、第二电压输入端b、驱动控制端g和第一发光控制端k1,用于在驱动控制端g、第一发光控制端k1、第一电压输入端a、第二电压输入端b的控制下发光;
第二发光单元14连接第一电压输入端a、第二电压输入端b、驱动控制端g和第二发光控制端k2,用于在驱动控制端g、第二发光控制端k2、第一电压输入端a、第二电压输入端b的控制下发光;其中所述第一发光单元13在预设的第一时间周期内发光和所述第二发光单元14在预设的第二时间周期内发光;
其中所述第一电压输入端用于向所述第一发光单元13和所述第二发光单元14提供第一电压端POWER1(n)的第一输入电压;
电压输入单元11连接第二电压端POWER2(n)、第二电压输入端b和第一扫描端EM(n);用于在第一扫描端EM(n)的控制下向第一发光单元13和第二发光单元14提供第二电压端POWER2(n)的第二输入电压;
数据信号输入单元12连接数据线DATA、第二扫描端G(n)通过第二电容C2串接至所述驱动控制端g,用于在第二扫描端G(n)的控制下向向所述第二电容C2输入数据线DATA的数据线信号;
发光控制单元15连接驱动控制端g、第一发光控制端k1、第二发光控制端k2和第三扫描端CRT(n),用于在第三扫描端CRT(n)的控制下通过驱动控制端g、第一发光控制端k1、第二发光控制端k2控制第一发光单元13或第二发光单元14发光;
第一电容C1的第一极连接第一电压端POWER1(n),第一电容C1的第二极连接驱动控制端g;
所述第二电容C2的第一极连接所述数据信号输入单元12,所述第二电容C2的第二极连接所述驱动控制端g。
其中,第一时间周期和第二时间周期可以为相邻的两个数据帧,但不以此为限定;第一时间周期和第二时间周期可以根据需要进行设定。通常,“一个数据帧(简称为一帧)”即为“一个显示周期”的时间,约在数毫秒至数十毫秒。
本发明的实施例提供的交流驱动的像素电路,在每个像素电路中设置补偿电容以及两个分别工作在不同的时间周期内的发光单元以实现像素电路的交流驱动,能够在有效避免有机发光二极管的快速老化的同时,消除线路内阻对发光电流的影响和驱动晶体管阈值电压对面板显示不均匀性的影响。
本发明的实施例提供一种交流驱动的像素电路,包括:第一电容C1、第二电容C2、电压输入单元11、数据信号输入单元12、第一发光单元13、第二发光单元14和发光控制单元15;
发光控制单元15包括第一开关晶体管T1,所述第一开关晶体管T1的栅极连接所述第三扫描端CRT(n),所述第一开关晶体管T1的源极连接所述驱动控制端g,所述第一开关晶体管T1的漏极连接所述第一发光控制端k1和所述第二发光控制端k2。
第一电压输入端POWER1(n)连接第一电压端a;
电压输入单元11包括第二开关晶体管T2,所述第二开关晶体管T2的栅极连接所述第一扫描端EM(n),所述第二开关晶体管T2的源极连接所述第二电压端POWER2(n),所述第二开关晶体管T2的漏极连接所述第二电压输入端b。
数据信号输入单元12包括第三开关晶体管T3,所述第三开关晶体管T3的栅极连接所述第二扫描端G(n),所述第三开关晶体管T3的源极连接所述数据线DATA,所述第三开关晶体管T3的漏极连接所述第二电容C2的第一极。
所述第一发光单元13包括:第一驱动晶体管DTFT1和第一发光二极管OLED1;
所述第一驱动晶体管DTFT1的栅极连接所述驱动控制端g,所述第一驱动晶体管DTFT1的源极连接所述第一电压输入端a,所述第一驱动晶体管DTFT1的漏极连接所述第一发光控制端k1;
所述第一发光二极管OLED1的第一极连接所述第一发光控制端k1,所述第一发光二极管OLED1的第二极连接所述第二电压输入端b;
所述第二发光单元14包括:第二驱动晶体管DTFT2和第二发光二极管OLED2;
所述第二驱动晶体管DTFT2的栅极连接所述驱动控制端g,所述第二驱动晶体管DTFT2的源极连接所述第一电压输入端a,所述第二驱动晶体管DTFT2的漏极连接所述第二发光控制端k2;
所述第二发光二极管OLED2的第二极连接所述第二发光控制端k2,所述第二发光二极管OLED1的第一极连接所述第二电压输入端b;
所述第一驱动晶体管DTFT1和第二驱动晶体管DTFT2的类型不同。例如:第一驱动晶体管DTFT1为P型晶体管,第二驱动晶体管DTFT2为N型晶体管。
所述第一发光单元在所述第一电压端和第二电压端提供的预设的高电平周期发光或预设的低电平周期发光,所述第二发光单元在所述第一电压端和第二电压端提供的预设的低电平周期发光或预设的高电平周期发光。
可选的在采用交流电时,所述第一发光单元在所述第一电压端和第二电压端提供的交流电的正半周发光或负半周发光,所述第二发光单元在所述第一电压端和第二电压端提供的交流电的负半周发光或正半周发光,即第一发光单元在交流电的正半周发光时,第二发光单元在交流电的负半周发光;第二发光单元在交流电的正半周发光时,第一发光单元在交流电的负半周发光。具体的可以采用以下方式提供交流电:当前像素电路在进行当前帧的输出和下一帧的输出时,第一电压端POWER1(n)和第二电压端POWER2(n)的电压要发生反向跳变。
可选的,参照图3所示,与图2不同的是,在图3中,发光控制单元15包括第一开关晶体管T1和第四开关晶体管T4,所述第一开关晶体管T1的栅极连接所述第三扫描端CRT(n),所述第一开关晶体管T1的源极连接所述驱动控制端g,所述第一开关晶体管T1的漏极连接所述第一发光控制端k1。
所述第四开关晶体管T4的栅极连接所述第三扫描端CRT(n),所述第四开关晶体管T4的源极连接所述驱动控制端g,所述第四开关晶体管T4的漏极连接所述第二发光控制端k2。
本发明的实施例提供一种显示装置,包括上述的像素电路。
本发明的实施例提供的显示装置,在每个像素电路中设置补偿电容以及两个分别工作在不同的时间周期内的发光单元以实现像素电路的交流驱动,能够在有效避免有机发光二极管的快速老化的同时,降低线路内阻和驱动晶体管阈值电压对面板显示不均匀性的影响。
本发明的实施例提供一种像素电路的驱动方法,包括:
在第一阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,重置驱动控制端电压;
在第二阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,第一电压端为第一电容充电,数据线为第二电容充电;
在第三阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元关闭,数据线上的电压跳变通过第二电容耦合作用使得驱动控制端电压跳变;
在第四阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元关闭,第三扫描端控制发光控制单元关闭,驱动控制端、第一发光控制端、第一电压输入端、第二电压输入端驱动第一发光单元发光;
在第五阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,重置驱动控制端电压;
在第六阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,第一电压端为第一电容充电,数据线为第二电容充电;
在第七阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元关闭,数据线上的电压跳变通过第二电容耦合作用使得驱动控制端电压跳变;
在第八阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元关闭,第三扫描端控制发光控制单元关闭,驱动控制端、第二发光控制端、第一电压输入端、第二电压输入端驱动第一发光单元发光。
可选的,该方法还包括:在第一阶段,第一开关晶体管、第二开关晶体管、第三开关晶体管及第一驱动晶体管导通,第二驱动晶体管截止;
在第二阶段,第一开关晶体管、第三开关晶体管及第一驱动晶体管导通,第二开关晶体管及第二驱动晶体管截止;
在第三阶段,第一开关晶体管、第二开关晶体管截止,第三开关晶体管导通,第一驱动晶体管和第二驱动晶体管断路;
在第四阶段,第一开关晶体管、第三开关晶体管及第二驱动晶体管截止,第二开关晶体管及第一驱动晶体管导通;
在第五阶段,第一开关晶体管、第二开关晶体管、第三开关晶体管及第二驱动晶体管导通,第一驱动晶体管截止;;
在第六阶段,第一开关晶体管、第三开关晶体管及第二驱动晶体管导通,第二开关晶体管及第一驱动晶体管截止;
在第七阶段,第一开关晶体管、第二开关晶体管截止,第三开关晶体管导通,第一驱动晶体管和第二驱动晶体管断路;
在第八阶段,第一开关晶体管、第三开关晶体管及第一驱动晶体管截止,第二开关晶体管及第二驱动晶体管导通。
进一步的,该方法还包括:在第一阶段,第四开关晶体管导通;
在第二阶段,第四开关晶体管导通;
在第三阶段,第四开关晶体管截止;
在第四阶段,第四开关晶体管截止;
在第五阶段,第四开关晶体管导通;
在第六阶段,第四开关晶体管导通;
在第七阶段,第四开关晶体管截止;
在第八阶段,第四开关晶体管截止。
本发明的实施例提供的交流驱动的像素电路的驱动方法,在每个像素电路中设置补偿电容以及两个分别工作在不同的时间周期内的发光单元以实现像素电路的交流驱动,能够在有效避免有机发光二极管的快速老化的同时,消除线路内阻对发光电流的影响和驱动晶体管阈值电压对面板显示不均匀性的影响。
以上第一扫描端、第二扫描端、第三扫描端可以采用单独供电的方式,也可以采用扫描线的形式进行供电,或者两者结合热任意组合,以下具体实施例以扫描线的形式进行说明,即第一扫描线作为第一扫描端、第二扫描线作为第二扫描端、第三扫描线作为第三扫描端分别为本发明的电路提供输入的控制信号。
具体的,结合图4所示的信号时序状态图,以及图2或3所示的像素电路,以第一时间周期和第二时间周期为相邻的两个数据帧(N和N+1)为例对本发明提供的像素驱动方法具体说明如下:
图3为本发明的像素驱动电路原理图,整个电路的构成包括4个开关晶体管(T1-T4),两个驱动晶体管DTFT1、DTFT2,两个电容C1和C2,DTFT1为P型,DTFT2为N型,T1-T4作为开关晶体管全为P型,两个发光二极管OLED1、OLED2,可以理解的是,发光二极管包括阴极和阳极,因此以上发光二极管的第一极和第二极分别为发光二极管的阳极和阴极,根据具体需求与驱动晶体管的漏极连接,本实施例中发光二极管的第一极为阳极,第二极为阴极;每行有一个第一扫描信号EM(n)用于发光控制、一个第二扫描信号G(n),一个第三扫描信号CRT(n),两个电源信号分别由第一电压端POWER1(n)、第二电压端POWER2(n)提供,一条数据线DATA。需要说明的是每一行像素电路需要单独的电源信号控制,且每过一帧的时间后,每行像素电路电源信号(第一电压端POWER1、第二电压端POWER2)需要翻转。参照图4所示,当前像素电路的电源由第一电压端POWER1(n)、第二电压端POWER2(n)提供,下一级像素电路的电源由第一电压端POWER1(n+1)、第二电压端POWER2(n+1)提供,图4中还示出了当前像素电路的第一扫描信号EM(n)、第二扫描信号G(n),第三扫描信号CRT(n),下一级像素电路的的第一扫描信号EM(n+1)、第二扫描信号G(n+1),第三扫描信号CRT(n+1),以及数据线信号VDATA,其中每行像素电路的操作分4个阶段(图4中示出,当前帧t1-t4以及下一帧t5-t8),由于相邻两帧的发光驱动是由像素电路中对称的部分交替进行,因此这里会将相邻两帧的每个阶段的电路操作作一一说明,共8个阶段,但电路操作本身只需4个阶段。开关晶体管导通电平为高电平VGH,截止电平为VGL。电源的高电平为VDD,低电平为VSS。当然这里只是以P型的开关晶体管为例说明,当换成N型的开关晶体管时,只需要调换栅极的信号的时序即可,当然本发明中以开关晶体管能够实现方法权利要求中的开关作用即可。
具体电路操作时序图如图4所示,第N帧的四个阶段的操作情况如下:
第一阶段t1:等效电路如图5,
G(n)、CTR(n)、EM(n)均为低电平。T1、T2、T3、T4导通,同时POWER2(n)从VDD跳变为VSS,POWER1(n)从VSS跳变为VDD。此时数据线DATA上的信号为Vh,需要说明的是对于DTFT1,Vh等于Vdata的最大值(这里Vh的设计值可以为电源电压VDD)。DTFT1处于正向偏置状态,DTFT2处于反向截止状态。该阶段的作用是清除上一阶段的信号电压,重置g点的电位,使得g点电位下拉到VSS+Voled1,Voled1为OLED1的发光跨压,OLED1为正向偏置有电流从OLED1流过。OLED2由于DTFT2的截止处于断路状态。
第二阶段t2:等效电路如图6,G(n)、CTR(n)为保持低电平、EM(n)跳变为高电平,因此T1、T3、T4导通,T2截止。DTFT1为正向偏置,DTFT2为反向截止状态。数据线DATA上的电压仍为Vh,由于DTFT1导通,T2截止,因此不断有电流流过DTFT1到达DTFT1的栅极,直到g点的电位上升到VDD-|Vthd1|,Vthd1为DTFT1的阈值电压。需要说明的是,由于此时电源VDD和VSS都为断路状态没有电流流过,因此POWER1(n)为设计的电源电位值VDD,即a端的电位Va不受内阻影响。
第三阶段t3:等效电路如图7,该阶段,G(n)保持低电平,EM(n)保持高电平,CTR(n)跳变为高电平,T1、T2、T4截止,T3导通,DTFT1和DTFT2都处于断路状态,数据线DATA上的电压跳变为信号电压Vdata,T1、T4截止,g点悬空,由于C2的耦合作用,g点电位发生跳变,跳变为:
Vg=VDD-|Vthd1|+(Vdata-Vh)*C2/(C1+C2);
因此C1两端的电压为:
Vc1=Va-Vg=VDD-Vg=(Vh-Vdata)*C2/(C1+C2)+|Vthd1|;
由于此时电源POWER1(n)和POWER2(n)都为断路状态没有电流流过,因此POWER1(n)为设计的电源电位值VDD。即C1两端的电压不受内阻影响。
第四阶段t4:等效电路如图8(a)(对应图2示出的像素电路)和8(b)(对应图3示出的像素电路),该阶段由于图2对应的像素电路和图3对应的像素电路连接方式的不同,其等效电路图有所不同,但实现的功能是相同的,该阶段,G(n)跳变为高电平、EM(n)跳变为低电平,CTR(n)保持高电平,T1、T3、T4截止,T2导通。由于T1、T3、T4截止,g点悬空。对于DTFT1来说,栅源电压即为电容C1两端的电压,即:
Vsg=Vc1=(Vh-Vdata)*C2/(C1+C2)+|Vthd1|;
通过DTFT1的驱动电流即OLED1的发光电流为:
Ioled1=kd1(Vsg-|Vthd1|)^2
=kd1[(Vh-Vdata)*C2/(C1+C2)+|Vthd1|-|Vthd1|]^2;
=kd1[(Vh-Vdata)*C2/(C1+C2)]^2;
Kd1为与工艺和驱动设计有关的常数;Vthd1为DTFT1的阈值电压。驱动电流只受数据电压Vdata和Vdata的最大值Vh的影响,与驱动管的阈值电压无关。OLED1从该阶段起进入正向偏置,从交流的负半周期进入正半周期,进入工作阶段。同时OLED2从该阶段开始进入反向偏置的状态,无电流流过,也不发光进入恢复状态,因此DTFT2为断路状态。OLED2从交流驱动的正半周期转向负半周期,而且OLED2将在一帧的时间内都处于负半周期。当负半周电压来到时,发光层界面上多余空穴和电子改变运动方向,朝着相反的方向运动,相对地消耗了这些多余的电子和空穴,从而削弱了由正半周的多余载流子在OLED内部形成的内建电场,进一步增强了下一个正半周的载流子注入及复合,最终有利提高复合效率。另外,负半周的反向偏压处理可以“烧断(Burnout)”某些局部导通的微观小通道“细丝(Filaments)”,这种细丝实际上是由某种“针孔”引起的,针孔的消除对于延长器件的使用寿命是相当重要的。因此OLED2在这一帧时间中处于恢复期。
在过了一帧的时间后,第n行进入第N+1帧,该帧电路的4个阶段的操作情况如下:
第五阶段t5:等效电路如图9,G(n)、CTR(n)、EM(n)均为低电平。T1、T2、T3、T4导通,同时POWER1(n)从VDD跳变为VSS,POWER2(n)从VSS跳变为VDD。此时数据线DATA上的信号为Vl,需要说明的是对于DTFT2,Vl等于Vdata的最小值(该值可以设计为电源电压的最小值VSS)。DTFT2处于正向偏置状态,DTFT1处于反向截止状态。该阶段的作用是清除上一阶段的信号电压,重置g点的电位,使得g点电位上拉到VDD-Voled2,Voled2为OLED2的发光跨压,OLED2为正向偏置有电流从OLED2流过。OLED1由于DTFT1的截止处于断路状态。
第六阶段t6:等效电路如图10,G(n)、CTR(n)为保持低电平、EM(n)跳变为高电平,因此T1、T3、T4导通,T2截止。DTFT2为正向偏置,DTFT1为反向截止状态。数据线DATA上的电压仍为Vl,由于DTFT2导通,T2截止,因此电容C1通过DTFT2放电,直到g点的电位下降到VSS+Vthd2,Vthd2为DTFT2的阈值电压。需要说明的是,由于此时电源VDD和VSS都为断路状态没有电流流过,因此POWER1(n)为设计的电源电位值VSS。即a端的电位不受内阻影响。
第七阶段t7:等效电路如图11,G(n)保持低电平,EM(n)保持高电平,CTR(n)跳变为高电平,T1、T2、T4截止,T3导通,DTFT1和DTFT2都处于断路状态,数据线DATA上的电压跳变为信号电压Vdata,T1、T4截止,g点悬空,由于C2的耦合作用,g点电位发生跳变,跳变为:
Vg=VSS+Vthd2+(Vdata-Vl)*C2/(C1+C2);
因此C1两端的电压为:
Vc1=Vg-Va=Vg-VSS
=Vthd2+(Vdata-Vl)*C2/(C1+C2);
由于此时电源VDD和VSS都为断路状态没有电流流过,因此POWER1(n)为设计的电源电位值VSS。即C1两端的电压不受内阻影响。
第八阶段t8:等效电路如图12(a)(对应图2示出的像素电路)和12(b)(对应图3示出的像素电路),该阶段由于图2对应的像素电路和图3对应的像素电路连接方式的不同,其等效电路图有所不同,但实现的功能是相同的,该阶段G(n)跳变为高电平、EM(n)跳变为低电平,CTR(n)保持高电平,T1、T3、T4截止,T2导通。由于T1、T3、T4截止,g点悬空。对于DTFT2来说,栅源电压即为电容C1两端的电压,即:
Vgs=Vc1=Vthd2+(Vdata-Vl)*C2/(C1+C2);
通过DTFT2的驱动电流即OLED2的发光电流为:
Ioled2=kd2(Vgs-Vthd2)^2
=kd2[Vthd2+(Vdata-Vl)*C2/(C1+C2)-Vthd2]^2;
=kd2[(Vdata-Vl)*C2/(C1+C2)]^2;
Kd2为与工艺和驱动设计有关的常数;Vthd2为DTFT2的阈值电压。驱动电流只受数据电压Vdata和Vdata的最小值Vl的影响,与驱动管的阈值电压无关。OLED2从该阶段起进入正向偏置,从交流的负半周期进入正半周期,进入工作阶段。同时OLED1从该阶段开始进入反向偏置的状态,无电流流过,也不发光进入恢复状态。如同第四阶段电路对OLED2的作用一样,该阶段可以延长OLED1的使用寿命。
以上即是本发明相邻两帧时间里的驱动电路的操作。需要说明的是由于在相邻两帧时间里,驱动晶体管不一样,驱动电流的表达方式也不一样,因此需要数据线针对不同的驱动晶体管提供不同的数据线电压。具体的参照时序电路图4,在第N帧的范围内,在第一阶段数据线提供VDD,在第二阶段数据线提供数据信号Vdata,第三阶段数据线提供VDD,在第四阶段数据线提供数据信号Vdata,在第N+1帧的范围内,第五阶段数据线提供VSS,在第六阶段数据线提供数据信号Vdata,第七阶段数据线提供VSS,在第八阶段数据线提供数据信号Vdata。当然可选的,参照图2所示,本发明采用的3个开关晶体管时,也能实现相应的功能,原理相同这里不再赘述。当然该像素电路的开关晶体管适用于非晶硅、多晶硅、氧化物等工艺的薄膜晶体管,该电路可以经过简化、替代、组合轻易改成其它NMOS、PMOS或CMOS电路,只需对应的调整输入信号的时序关系即可实现,因此只要不违背本发明的实质都属于本发明范畴。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (11)
1.一种交流驱动的像素电路,其特征在于,包括:第一电容、第二电容,电压输入单元、数据信号输入单元、第一发光单元、第二发光单元和发光控制单元;
所述第一发光单元用于在所述驱动控制端、第一发光控制端、第一电压输入端、第二电压输入端的控制下发光;
所述第二发光单元用于在所述驱动控制端、第二发光控制端、第一电压输入端、第二电压输入端的控制下发光;其中所述第一发光单元在预设的第一时间周期内发光和所述第二发光单元在预设的第二时间周期内发光;
其中所述第一电压输入端用于向所述第一发光单元和所述第二发光单元提供第一电压端的第一输入电压;
所述电压输入单元用于在所述第一扫描端的控制下向所述第一发光单元和第二发光单元提供第二电压端的第二输入电压;
所述数据信号输入单元用于在所述第二扫描端的控制下向所述第二电容输入数据线的数据线信号;
所述发光控制单元用于在所述第三扫描端的控制下通过驱动控制端、第一发光控制端、第二发光控制端控制所述第一发光单元或第二发光单元发光;
所述第一电容的第一极连接所述第一电压端,所述第一电容的第二极连接所述驱动控制端;
所述第二电容的第一极连接所述数据信号输入单元,所述第二电容的第二极连接所述驱动控制端。
2.根据权利要求1所述的像素电路,其特征在于,所述发光控制单元包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第三扫描端,所述第一开关晶体管的源极连接所述驱动控制端,所述第一开关晶体管的漏极连接所述第一发光控制端和所述第二发光控制端。
3.根据权利要求1所述的像素电路,其特征在于,所述电压输入单元包括第二开关晶体管,所述第二开关晶体管的栅极连接所述第一扫描端,所述第二开关晶体管的源极连接所述第二电压端,所述第二开关晶体管的漏极连接所述第二电压输入端。
4.根据权利要求1所述的像素电路,其特征在于,所述数据信号输入单元包括第三开关晶体管,所述第三开关晶体管的栅极连接所述第二扫描端,所述第三开关晶体管的源极连接所述数据线,所述第三开关晶体管的漏极连接所述第二电容的第一极。
5.根据权利要求1所述的像素电路,其特征在于,所述发光控制单元包括第一开关晶体管和第四开关晶体管,所述第一开关晶体管的栅极连接所述第二扫描端,所述第一开关晶体管的源极连接所述驱动控制端,所述第一开关晶体管的漏极连接所述第一发光控制端;
所述第四开关晶体管的栅极连接所述第二扫描端,所述第四开关晶体管的源极连接所述驱动控制端,所述第四开关晶体管的漏极连接所述第二发光控制端。
6.根据权利要求1所述的像素电路,其特征在于,
所述第一发光单元包括:第一驱动晶体管和第一发光二极管;
所述第一驱动晶体管的栅极连接所述驱动控制端,所述第一驱动晶体管的源极连接所述第一电压输入端,所述第一驱动晶体管的漏极连接所述第一发光控制端;
所述第一发光二极管的第一极连接所述第一发光控制端,所述第一发光二极管的第二极连接所述第二电压输入端;
所述第二发光单元包括:第二驱动晶体管和第二发光二极管;
所述第二驱动晶体管的栅极连接所述驱动控制端,所述第二驱动晶体管的源极连接所述第一电压输入端,所述第二驱动晶体管的漏极连接所述第二发光控制端;
所述第二发光二极管的第二极连接所述第二发光控制端,所述第二发光二极管的第一极连接所述第二电压输入端;
所述第一驱动晶体管和第二驱动晶体管的类型不同。
7.根据权利要求1-6任一项所述的像素电路,其特征在于,所述第一发光单元在所述第一电压端和第二电压端提供的预设的高电平周期发光或预设的低电平周期发光,所述第二发光单元在所述第一电压端和第二电压端提供的预设的低电平周期发光或预设的高电平周期发光。
8.一种显示装置,其特征在于,包括权利要求1-7任一项所述的像素电路。
9.一种像素电路的驱动方法,其特征在于,包括:
在第一阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,重置驱动控制端电压;
在第二阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,第一电压端为第一电容充电,数据线为第二电容充电;
在第三阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元关闭,数据线上的电压跳变通过第二电容耦合作用使得驱动控制端电压跳变;
在第四阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元关闭,第三扫描端控制发光控制单元关闭,驱动控制端、第一发光控制端、第一电压输入端、第二电压输入端驱动第一发光单元发光;
在第五阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,重置驱动控制端电压;
在第六阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元开启,第一电压端为第一电容充电,数据线为第二电容充电;
在第七阶段,第一扫描端控制电压输入单元关闭,第二扫描端控制数据信号输入单元开启,第三扫描端控制发光控制单元关闭,数据线上的电压跳变通过第二电容耦合作用使得驱动控制端电压跳变;
在第八阶段,第一扫描端控制电压输入单元开启,第二扫描端控制数据信号输入单元关闭,第三扫描端控制发光控制单元关闭,驱动控制端、第二发光控制端、第一电压输入端、第二电压输入端驱动第一发光单元发光。
10.根据权利要求9所述的驱动方法,其特征在于,
在第一阶段,第一开关晶体管、第二开关晶体管、第三开关晶体管及第一驱动晶体管导通,第二驱动晶体管截止;
在第二阶段,第一开关晶体管、第三开关晶体管及第一驱动晶体管导通,第二开关晶体管及第二驱动晶体管截止;
在第三阶段,第一开关晶体管、第二开关晶体管截止,第三开关晶体管导通,第一驱动晶体管和第二驱动晶体管断路;
在第四阶段,第一开关晶体管、第三开关晶体管及第二驱动晶体管截止,第二开关晶体管及第一驱动晶体管导通;
在第五阶段,第一开关晶体管、第二开关晶体管、第三开关晶体管及第二驱动晶体管导通,第一驱动晶体管截止;
在第六阶段,第一开关晶体管、第三开关晶体管及第二驱动晶体管导通,第二开关晶体管及第一驱动晶体管截止;
在第七阶段,第一开关晶体管、第二开关晶体管截止,第三开关晶体管导通,第一驱动晶体管和第二驱动晶体管断路;
在第八阶段,第一开关晶体管、第三开关晶体管及第一驱动晶体管截止,第二开关晶体管及第二驱动晶体管导通。
11.根据权利要求10所述的驱动方法,其特征在于,所述方法还包括:
在第一阶段,第四开关晶体管导通;
在第二阶段,第四开关晶体管导通;
在第三阶段,第四开关晶体管截止;
在第四阶段,第四开关晶体管截止;
在第五阶段,第四开关晶体管导通;
在第六阶段,第四开关晶体管导通;
在第七阶段,第四开关晶体管截止;
在第八阶段,第四开关晶体管截止。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310532741.XA CN103531150B (zh) | 2013-10-31 | 2013-10-31 | 一种交流驱动的像素电路、驱动方法及显示装置 |
US14/428,504 US9595226B2 (en) | 2013-10-31 | 2014-07-30 | Pixel circuit for AC driving, driving method and display apparatus |
PCT/CN2014/083351 WO2015062322A1 (zh) | 2013-10-31 | 2014-07-30 | 交流驱动的像素电路、驱动方法及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310532741.XA CN103531150B (zh) | 2013-10-31 | 2013-10-31 | 一种交流驱动的像素电路、驱动方法及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103531150A true CN103531150A (zh) | 2014-01-22 |
CN103531150B CN103531150B (zh) | 2015-06-10 |
Family
ID=49933114
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310532741.XA Active CN103531150B (zh) | 2013-10-31 | 2013-10-31 | 一种交流驱动的像素电路、驱动方法及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9595226B2 (zh) |
CN (1) | CN103531150B (zh) |
WO (1) | WO2015062322A1 (zh) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015062322A1 (zh) * | 2013-10-31 | 2015-05-07 | 京东方科技集团股份有限公司 | 交流驱动的像素电路、驱动方法及显示装置 |
CN105006218A (zh) * | 2015-05-15 | 2015-10-28 | 友达光电股份有限公司 | 像素电路及其驱动方法 |
CN105575330A (zh) * | 2016-03-17 | 2016-05-11 | 京东方科技集团股份有限公司 | 一种阵列基板、其驱动方法及相关装置 |
WO2016119377A1 (zh) * | 2015-01-30 | 2016-08-04 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法和显示设备 |
WO2019037232A1 (zh) * | 2017-08-24 | 2019-02-28 | 深圳市华星光电半导体显示技术有限公司 | 一种 oled 像素电路及减缓 oled 器件老化的方法 |
CN110111741A (zh) * | 2019-04-18 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
WO2019214419A1 (zh) * | 2018-05-09 | 2019-11-14 | 京东方科技集团股份有限公司 | 像素结构及其驱动方法、显示面板及显示装置 |
WO2021249164A1 (zh) * | 2020-06-10 | 2021-12-16 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板和显示装置 |
CN115410526A (zh) * | 2022-11-02 | 2022-11-29 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法和显示面板 |
WO2024065240A1 (zh) * | 2022-09-28 | 2024-04-04 | 厦门市芯颖显示科技有限公司 | 显示面板、显示面板驱动方法和显示装置 |
WO2024078014A1 (zh) * | 2022-10-12 | 2024-04-18 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103366682B (zh) * | 2013-07-25 | 2015-06-17 | 京东方科技集团股份有限公司 | 一种交流驱动oled电路、驱动方法及显示装置 |
CN103531148B (zh) * | 2013-10-31 | 2015-07-08 | 京东方科技集团股份有限公司 | 一种交流驱动的像素电路、驱动方法及显示装置 |
CN103531149B (zh) * | 2013-10-31 | 2015-07-15 | 京东方科技集团股份有限公司 | 一种交流驱动的像素电路、驱动方法及显示装置 |
CN106023891B (zh) * | 2016-07-22 | 2018-05-04 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及显示面板 |
KR102455784B1 (ko) * | 2017-11-17 | 2022-10-18 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102584274B1 (ko) * | 2018-10-05 | 2023-10-04 | 삼성디스플레이 주식회사 | 화소 및 표시 장치 |
KR102649168B1 (ko) * | 2019-03-04 | 2024-03-19 | 삼성디스플레이 주식회사 | 화소 및 화소의 구동 방법 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4869497B2 (ja) | 2001-05-30 | 2012-02-08 | 株式会社半導体エネルギー研究所 | 表示装置 |
KR101499236B1 (ko) | 2008-12-29 | 2015-03-06 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
CN103000131A (zh) | 2012-12-05 | 2013-03-27 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN103325340B (zh) * | 2013-06-25 | 2015-07-01 | 京东方科技集团股份有限公司 | 像素电路、像素电路驱动方法及显示装置 |
CN103366682B (zh) * | 2013-07-25 | 2015-06-17 | 京东方科技集团股份有限公司 | 一种交流驱动oled电路、驱动方法及显示装置 |
CN103531150B (zh) * | 2013-10-31 | 2015-06-10 | 京东方科技集团股份有限公司 | 一种交流驱动的像素电路、驱动方法及显示装置 |
-
2013
- 2013-10-31 CN CN201310532741.XA patent/CN103531150B/zh active Active
-
2014
- 2014-07-30 WO PCT/CN2014/083351 patent/WO2015062322A1/zh active Application Filing
- 2014-07-30 US US14/428,504 patent/US9595226B2/en active Active
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015062322A1 (zh) * | 2013-10-31 | 2015-05-07 | 京东方科技集团股份有限公司 | 交流驱动的像素电路、驱动方法及显示装置 |
US9595226B2 (en) | 2013-10-31 | 2017-03-14 | Boe Technology Group Co., Ltd. | Pixel circuit for AC driving, driving method and display apparatus |
WO2016119377A1 (zh) * | 2015-01-30 | 2016-08-04 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法和显示设备 |
US10043445B2 (en) | 2015-01-30 | 2018-08-07 | Boe Technology Group Co., Ltd. | Pixel driving circuit and driving method thereof and display apparatus |
CN105006218A (zh) * | 2015-05-15 | 2015-10-28 | 友达光电股份有限公司 | 像素电路及其驱动方法 |
CN105575330A (zh) * | 2016-03-17 | 2016-05-11 | 京东方科技集团股份有限公司 | 一种阵列基板、其驱动方法及相关装置 |
WO2019037232A1 (zh) * | 2017-08-24 | 2019-02-28 | 深圳市华星光电半导体显示技术有限公司 | 一种 oled 像素电路及减缓 oled 器件老化的方法 |
WO2019214419A1 (zh) * | 2018-05-09 | 2019-11-14 | 京东方科技集团股份有限公司 | 像素结构及其驱动方法、显示面板及显示装置 |
US11211007B2 (en) | 2018-05-09 | 2021-12-28 | Boe Technology Group Co., Ltd. | Pixel structure and method of driving the same, display panel and display device |
CN110111741A (zh) * | 2019-04-18 | 2019-08-09 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
CN110111741B (zh) * | 2019-04-18 | 2020-09-01 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及显示面板 |
WO2021249164A1 (zh) * | 2020-06-10 | 2021-12-16 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板和显示装置 |
US11915646B2 (en) | 2020-06-10 | 2024-02-27 | Boe Technology Group Co., Ltd. | Organic light-emitting diode pixel circuit and driving method therefor, and display panel and display apparatus |
WO2024065240A1 (zh) * | 2022-09-28 | 2024-04-04 | 厦门市芯颖显示科技有限公司 | 显示面板、显示面板驱动方法和显示装置 |
WO2024078014A1 (zh) * | 2022-10-12 | 2024-04-18 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
CN115410526A (zh) * | 2022-11-02 | 2022-11-29 | 惠科股份有限公司 | 像素驱动电路、像素驱动方法和显示面板 |
US11942038B1 (en) | 2022-11-02 | 2024-03-26 | HKC Corporation Limited | Pixel driving circuit, pixel driving method and display panel |
Also Published As
Publication number | Publication date |
---|---|
WO2015062322A1 (zh) | 2015-05-07 |
US9595226B2 (en) | 2017-03-14 |
US20150287359A1 (en) | 2015-10-08 |
CN103531150B (zh) | 2015-06-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103531150B (zh) | 一种交流驱动的像素电路、驱动方法及显示装置 | |
CN103531149B (zh) | 一种交流驱动的像素电路、驱动方法及显示装置 | |
CN103531148B (zh) | 一种交流驱动的像素电路、驱动方法及显示装置 | |
CN103413519B (zh) | 一种像素电路及其驱动方法、阵列基板和显示装置 | |
CN103366682B (zh) | 一种交流驱动oled电路、驱动方法及显示装置 | |
CN106531075B (zh) | 有机发光像素驱动电路、驱动方法以及有机发光显示面板 | |
CN100565644C (zh) | 有机发光二极管的驱动电路及使用该驱动电路的显示器 | |
CN103700338B (zh) | 像素电路及其驱动方法及采用该电路的有机发光显示装置 | |
CN103123773B (zh) | Amoled像素驱动电路 | |
CN106782322B (zh) | Amoled像素驱动电路及amoled像素驱动方法 | |
CN102654973B (zh) | 像素电路及其驱动方法、显示面板 | |
CN203480806U (zh) | 一种像素电路、阵列基板和显示装置 | |
CN106448560A (zh) | 有机发光显示面板及其驱动方法、有机发光显示装置 | |
CN103198793A (zh) | 像素电路及其驱动方法、显示装置 | |
CN105304020B (zh) | 有机发光二极管像素驱动电路、阵列基板及显示装置 | |
CN102956185B (zh) | 一种像素电路及显示装置 | |
CN103000131A (zh) | 一种像素电路及其驱动方法、显示面板及显示装置 | |
CN106097976A (zh) | 像素驱动电路及显示装置 | |
CN104123909B (zh) | 像素电路、显示系统以及用于操作像素电路的方法 | |
CN104167167A (zh) | 像素电路及其驱动方法、显示装置 | |
CN105139805A (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
CN104505024A (zh) | 一种显示驱动方法、显示面板和显示装置 | |
CN104575379A (zh) | 显示装置及其驱动方法 | |
CN105679243A (zh) | Amoled像素驱动电路及像素驱动方法 | |
CN203325414U (zh) | 一种交流驱动oled电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |