CN103514129B - 一种芯片接口转换方法及芯片 - Google Patents

一种芯片接口转换方法及芯片 Download PDF

Info

Publication number
CN103514129B
CN103514129B CN201210208087.2A CN201210208087A CN103514129B CN 103514129 B CN103514129 B CN 103514129B CN 201210208087 A CN201210208087 A CN 201210208087A CN 103514129 B CN103514129 B CN 103514129B
Authority
CN
China
Prior art keywords
chip
pulse
input
train
standard interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210208087.2A
Other languages
English (en)
Other versions
CN103514129A (zh
Inventor
赵世赟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen ZTE Microelectronics Technology Co Ltd
Original Assignee
Shenzhen ZTE Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen ZTE Microelectronics Technology Co Ltd filed Critical Shenzhen ZTE Microelectronics Technology Co Ltd
Priority to CN201210208087.2A priority Critical patent/CN103514129B/zh
Publication of CN103514129A publication Critical patent/CN103514129A/zh
Application granted granted Critical
Publication of CN103514129B publication Critical patent/CN103514129B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明提供了一种芯片接口转换方法及芯片,涉及集成电路领域,该方法包括:脉冲串通过所述输入管脚输入所述芯片;根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作。本发明解决了芯片管脚少、而输入的脉冲串需要使用的管脚数量大于芯片的管脚数量所导致的问题,进而达到了提高芯片的通用性和兼容性的有益效果。

Description

一种芯片接口转换方法及芯片
技术领域
本发明涉及集成电路领域,具体而言,涉及一种芯片接口转换方法及芯片。
背景技术
随着通讯和消费类电子市场的迅猛发展,以模拟电路为主的数模混合芯片得到了广泛应用。以模拟电路为主的数模混合芯片面积小、芯片管脚少,其中数字管脚更少。
现有技术中,在芯片管脚少、而输入的脉冲串需要使用的管脚数量大于芯片的管脚数量时,可能会导致一些问题,例如,数字电路的标准接口协议几乎都需要很多管脚,而以模拟电路为主的数模混合芯片的管脚少,由于管脚数目的限制而不能在该芯片中使用数字电路的标准接口,从而降低了芯片的通用性和兼容性。
发明内容
本发明提供了一种芯片接口转换方法及芯片,以至少解决上述问题。
根据本发明的一个方面,提供了一种芯片接口转换方法,所述芯片包括至少一个输入管脚,包括:脉冲串通过所述输入管脚输入所述芯片;根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作。
优选地,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号包括:根据所输入的脉冲串的脉冲数目产生控制所述芯片的接口转换电路的状态分支的标准接口信号。
优选地,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号包括:当芯片在控制信号状态下,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,其中,所述控制信号时序是所述标准接口信号。
优选地,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号包括:当芯片在地址或数据输入状态下,根据所输入的脉冲串的脉冲数目产生生成地址或数据的标准接口信号。
优选地,所述芯片的接口转换电路的复位和时钟是内部或外部复位和时钟。
根据本发明的另一方面,提供了一种芯片,包括:至少一个输入管脚,用于将接收到的脉冲串输入到所述芯片;接口转换电路,用于根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作。
优选地,所述接口转换电路用于根据所输入的脉冲串的脉冲数目产生控制所述芯片的状态分支的标准接口信号。
优选地,所述接口转换电路用于当芯片在控制信号状态下,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,其中,所述控制信号时序是所述标准接口信号。
优选地,所述接口转换电路用于当芯片在地址或数据输入状态下,根据所输入的脉冲串的脉冲数目产生生成地址或数据的标准接口信号。
优选地,所述接口转换电路的复位和时钟是内部或外部复位和时钟。
通过本发明,采用了脉冲串通过所述输入管脚输入所述芯片,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作,解决了芯片管脚少、而输入的脉冲串需要使用的管脚数量大于芯片的管脚数量所导致的问题,进而达到了减少芯片管脚的使用数量、提高芯片的通用性和兼容性的效果。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的一种芯片接口转换方法的流程图;
图2是根据本发明实施例的一种芯片的结构示意图;
图3是根据本发明实施例的一次可编程器件标准接口转换电路的状态图;
图4是根据相关技术的一次可编程器件标准接口协议时序图;
图5是根据本发明实施例的一次可编程器件标准接口转换电路的时序图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
本实施例中提供了一种芯片接口转换方法,图1是根据本发明实施例的芯片接口转换方法的流程图,如图1所示,该方法包括:
步骤S102,脉冲串通过所述输入管脚输入所述芯片;
步骤S104,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作。
现有技术中,在芯片管脚少、而输入的脉冲串需要使用的管脚数量大于芯片的管脚数量时,会出现芯片的通用性和兼容性的问题。通过上述步骤,根据输入的脉冲串的脉冲数目产生标准接口信号,从而可以通过比较少的管脚输入所有的脉冲串,这样为解决相关技术中的问题提供了技术实现上的可能。
例如,可以根据所输入的脉冲串的脉冲数目产生控制所述芯片的接口转换电路的状态分支的标准接口信号。当然也可以根据技术的发展以及其他等因素考虑,根据脉冲串的其他特性产生控制接口转换电路的状态分支的标准接口信号,或者根据脉冲串的脉冲数目产生控制芯片的状态分支的标准接口信号,或者根据脉冲串的脉冲数目产生接口转换电路的其他特性的标准接口信号。本段中的例子仅仅是一个优选的示例,并不限于此。
例如,当芯片在控制信号状态下,可以根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,其中,控制信号时序是标准接口信号。在这个实施例中,是考虑到芯片可以根据控制接口转换电路的状态分支的标准接口信号进入到不同的状态分支或者芯片根据其他的特性进入到不同的状态分支,而控制信号状态是芯片状态中的一种,在该种状态下,可以根据脉冲串的脉冲数目产生相应的控制信号时序。在另外的实施例中,当芯片在控制信号状态下时,也可以根据脉冲串的脉冲数目产生其他标准接口信号,或者根据脉冲串的其他特性产生相应的控制信号时序。
例如,当芯片在地址或数据输入状态下,可以根据所输入的脉冲串的脉冲数目产生生成地址或数据的标准接口信号。在这个实施例中,是考虑到芯片可以根据控制接口转换电路的状态分支的标准接口信号进入到不同的状态分支或者芯片根据其他的特性进入到不同的状态分支,而地址或数据输入状态都是芯片状态中的一种,在该种状态下,可以根据脉冲串的脉冲数目产生生成地址或数据的标准接口信号。在另外的实施例中,当芯片在地址或数据输入状态下,可以根据脉冲串的脉冲数目产生其他标准接口信号,或者根据脉冲串的其他特性产生相应的生成地址或数据的标准接口信号。
如果根据所输入的脉冲串的脉冲数目可以产生芯片的标准接口信号以控制芯片进行相应的操作,那么,芯片的接口转换电路的复位和时钟可以是内部或外部复位和时钟。在这个实施例中,是考虑到脉冲串的复位和时钟还可能有其他的方式。
本实施例中还提供了一种芯片。如本申请所使用的,术语“子模块”、“模块”、“组件”或“单元”可以指在Web应用程序的回归测试装置100上执行的软件对象或例程。此处所描述的不同组件、子模块、模块、单元、引擎和服务可被实现为在Web应用程序的回归测试装置100上执行(例如,作为单独的线程)的对象或进程。尽管此处所描述的系统和方法较佳地以软件来实现,但是硬件或软件和硬件的组合的实现也是可能并被构想的。
该芯片用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的芯片较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
该芯片的结构示意图如图2所示,包括:至少一个输入管脚202、接口转换电路204。下面对此进行说明。
至少一个输入管脚202,用于将接收到的脉冲串输入到所述芯片;
接口转换电路204,用于根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作。
优选地,所述接口转换电路204用于根据所输入的脉冲串的脉冲数目产生控制所述芯片的状态分支的标准接口信号。
优选地,所述接口转换电路204用于当芯片在控制信号状态下,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,其中,所述控制信号时序是所述标准接口信号。
优选地,所述接口转换电路204用于当芯片在地址或数据输入状态下,根据所输入的脉冲串的脉冲数目产生生成地址或数据的标准接口信号。
优选地,所述接口转换电路204的复位和时钟是内部或外部复位和时钟。
图3是根据本发明实施例的一次可编程器件标准接口转换电路的状态图,该接口转换电路的复位和时钟是内部或外部复位和时钟。如图3所示,该一次可编程器件接口转换电路的状态包括以下自定义状态:SIDLE(空闲)状态302、SPPROGH状态304、SVPPH状态306、SPA状态308、SDINH状态310、SDINL状态312、SPWEH状态314、SPWEL状态316、SVPPL状态318、SPPROGL状态320。其中,SIDLE状态302是空闲状态;SPA状态308是地址输入状态;SDINH状态310、SDINL状态312是数据输入状态;SPPROGH状态304、SVPPH状态306、SPWEH状态314、SPPROGL状态320、SVPPL状态318、SPWEL状态316是控制信号状态。
接口转换路根据所输入的脉冲串的脉冲数目产生控制其接口转换电路的状态分支的标准接口信号。具体地说,可编程器件的系统上电后,接口转换电路处于SIDLE状态302。在SIDLE状态302,通过输入管脚输入2个脉冲即脉宽为2,接口转换电路等待10us,如果在10us内没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SPPROGH状态304;在SPPROGH状态304,通过输入管脚输入1个脉冲,接口转换电路等待10us,如果在10us内没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SVPPH状态306;在SVPPH状态306,通过输入管脚输入1个脉冲,接口转换电路等待10us,如果在10us内没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SPA状态308;在SPA状态308,通过输入管脚输入n个脉冲,其中n大于等于1小于等于4,接口转换电路等待10us,如果在10us内没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SDINH状态310;在SDINH状态310,输入管脚输入n个脉冲,其中,n大于等于1小于等于16,接口转换电路等待10us,如果在10us内没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SDINL状态312;在SDINL状态312,输入管脚输入n个脉冲,其中,n大于等于1小于等于16,接口转换电路接收到输入的脉冲串后等待10us,如果在10us内没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SPWEH状态314;在SPWEH状态314,输入管脚输入1个脉冲,接口转换电路接收到输入的脉冲串后等待100us,如果在100us没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SPWEL状态316;在SPWEL状态,通过输入管脚输入2个脉冲,接口转换电路等待10us,如果在10us内没有接收到其他脉冲串,则根据脉冲串数目产生控制其状态分支的标准接口信号以控制转换电路进入SPA状态308。
进一步地,在控制信号状态下,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,其中,所述控制信号时序是所述标准接口信号。具体地说,在SPPROGH状态304,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,将控制信号SPPROG置为1;在SVPPH状态306,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,将控制信号SVPP置为1;在SPWEH状态,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,将控制信号SPWE置为1;在SPWEL状态,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,将控制信号SPWE置为0。
进一步地,在地址或数据输入状态下,根据所输入的脉冲串的脉冲数目产生生成地址或数据的标准接口信号。在SPA状态308,根据所输入的脉冲串的脉冲数目产生生成地址的标准接口信号,以控制芯片写入地址PA=n-1;在SDINH状态310,根据所输入的脉冲串的脉冲数目产生生成数据的标准接口信号,以控制芯片写入数据高4位SDIN[7:4]=n-1;在SDINL状态312,根据所输入的脉冲串的脉冲数目产生生成数据的标准接口信号,以控制芯片写入数据低4位SDIN[3:0]=n-1。
下面通过数模混合仿真和芯片流片后测试,对比分析在手机电池充电管理芯片中采用本发明实施例所述芯片接口转换方法实现的一次可编程器件标准接口转换电路和一次可编程器件标准接口协议的各项指标。下面具体说明:
图4是根据相关技术的一次可编程器件标准接口协议时序图,图5是根据本发明实施例的一次可编程器件标准接口转换电路的时序图,脉冲串通过输入引脚输入到该一次可编程器件接口转换电路后,一次可编程器件接口转换电路将输入的脉冲串根据脉冲串数目生成的时序图。如图4、图5所示,根据数模混合仿真结果,可以得出如下结论:采用本发明实施例提供的芯片接口转换方法实现的一次可编程器件标准接口转换电路与一次可编程器件标准接口协议相比,可实现一次可编程器件标准接口协议功能,即在一次可编程器件内部产生的信号时序为一次可编程器件标准接口协议时序。具体地说,本发明实施例的芯片接口转换方法实现的一次可编程器件标准接口转换电路,需要一个输入管脚,而一次可编程器件标准接口协议需要13个输入管脚,本发明实施例在实现一次可编程器件标准接口协议功能的基础上,减少了芯片管脚的使用数量,解决了由于芯片管脚数目的限制而不能使用数字电路的标准接口的问题。
从以上的描述中,可以看出,本发明实现了如下技术效果:在芯片管脚少、而输入的脉冲串需要使用的管脚数量大于芯片的管脚数量时,提高了芯片的通用性和兼容性。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (8)

1.一种芯片接口转换方法,所述芯片包括至少一个输入管脚,其特征在于,包括:
脉冲串通过所述输入管脚输入所述芯片;
根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作;
其中,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号包括:
根据所输入的脉冲串的脉冲数目产生控制所述芯片的接口转换电路的状态分支的标准接口信号。
2.根据权利要求1所述的方法,其特征在于,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号包括:
当芯片在控制信号状态下,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,其中,所述控制信号时序是所述标准接口信号。
3.根据权利要求1或2所述的方法,其特征在于,根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号包括:
当芯片在地址或数据输入状态下,根据所输入的脉冲串的脉冲数目产生生成地址或数据的标准接口信号。
4.根据权利要求1所述的方法,其特征在于,所述芯片的接口转换电路的复位和时钟是内部或外部复位和时钟。
5.一种芯片,其特征在于,包括:
至少一个输入管脚,用于将接收到的脉冲串输入到所述芯片;
接口转换电路,用于根据所输入的脉冲串的脉冲数目产生所述芯片的标准接口信号以控制所述芯片进行相应的操作;
其中,所述接口转换电路用于根据所输入的脉冲串的脉冲数目产生控制所述芯片的状态分支的标准接口信号。
6.根据权利要求5所述的芯片,其特征在于,所述接口转换电路用于当芯片在控制信号状态下,根据所输入的脉冲串的脉冲数目产生相应的控制信号时序,其中,所述控制信号时序是所述标准接口信号。
7.根据权利要求5或6所述的芯片,其特征在于,所述接口转换电路用于当芯片在地址或数据输入状态下,根据所输入的脉冲串的脉冲数目产生生成地址或数据的标准接口信号。
8.根据权利要求5所述的芯片,其特征在于,所述接口转换电路的复位和时钟是内部或外部复位和时钟。
CN201210208087.2A 2012-06-21 2012-06-21 一种芯片接口转换方法及芯片 Active CN103514129B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210208087.2A CN103514129B (zh) 2012-06-21 2012-06-21 一种芯片接口转换方法及芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210208087.2A CN103514129B (zh) 2012-06-21 2012-06-21 一种芯片接口转换方法及芯片

Publications (2)

Publication Number Publication Date
CN103514129A CN103514129A (zh) 2014-01-15
CN103514129B true CN103514129B (zh) 2017-03-29

Family

ID=49896877

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210208087.2A Active CN103514129B (zh) 2012-06-21 2012-06-21 一种芯片接口转换方法及芯片

Country Status (1)

Country Link
CN (1) CN103514129B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1679118A (zh) * 2002-07-22 2005-10-05 先进微装置公司 闪存单元的内建式自测试
CN1889805A (zh) * 2006-07-12 2007-01-03 北京中星微电子有限公司 一种模拟量控制装置及其方法
CN101458971A (zh) * 2008-12-02 2009-06-17 炬力集成电路设计有限公司 一种嵌入式存储器的测试系统及测试方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6438638B1 (en) * 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1679118A (zh) * 2002-07-22 2005-10-05 先进微装置公司 闪存单元的内建式自测试
CN1889805A (zh) * 2006-07-12 2007-01-03 北京中星微电子有限公司 一种模拟量控制装置及其方法
CN101458971A (zh) * 2008-12-02 2009-06-17 炬力集成电路设计有限公司 一种嵌入式存储器的测试系统及测试方法

Also Published As

Publication number Publication date
CN103514129A (zh) 2014-01-15

Similar Documents

Publication Publication Date Title
CN102855178B (zh) 一种单元测试中生成Mock库的方法和装置
CN106777723A (zh) 一种自动绘制原理图的方法
CN104731080B (zh) 一种硬件在环仿真环境模型自动生成系统及方法
CN108345288A (zh) Can信号接口软件的自动生成方法、系统及车辆
CN108763077B (zh) 基于星上在轨可重构fpga软件的验证测试系统
CN109753043A (zh) Can总线通信矩阵的测试装置及方法
CN111898328B (zh) 一种基于FPGA的SoC原型验证系统
CN110244688A (zh) 基于LabVIEW的仪表总线面板自动生成方法及其系统
CN103631627A (zh) 一种设备配置方法、配置文件生成方法及配置系统
CN204116942U (zh) 车载电子控制单元lin总线通信自动化测试装置
Guili et al. Design of virtual oscilloscope based on GPIB interface and SCPI
CN101986282B (zh) 拓扑适配方法及装置
CN102291274A (zh) 一种实现网络测试仪表自动适配的系统及方法
CN101566835A (zh) 仪表控制方法及装置
CN103514129B (zh) 一种芯片接口转换方法及芯片
CN106845041A (zh) 基于mmc的实时仿真系统、仿真方法及mmc阀仿真器
CN110109658A (zh) 一种基于形式化模型的ros代码生成器及代码生成方法
CN101303646A (zh) 基于可执行元语言的电信领域建模方法
CN104426709A (zh) Tr069测试方法和系统
CN104866640A (zh) 一种全fifo电路设计方法及其通用验证平台
CN115982043A (zh) 一种车辆接口测试方法、装置、设备及存储介质
CN205487031U (zh) 一种基于双核心控制模块的电子技术实验装置
CN202904427U (zh) 多功能模式的时钟树生成电路
CN103729215B (zh) 一种以太网板卡数据输入输出方法
CN218866641U (zh) 一种欧美标充电协议plc载波演示系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20140115

Assignee: Xi'an Chris Semiconductor Technology Co. Ltd.

Assignor: SHENZHEN ZTE MICROELECTRONICS TECHNOLOGY CO., LTD.

Contract record no.: 2019440020036

Denomination of invention: Chip interface conversion method and chip

Granted publication date: 20170329

License type: Common License

Record date: 20190619